完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > xilinx
Xilinx是全球領先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統(tǒng)級功能的IP(Intellectual Property)核。
文章:1670個 瀏覽:124369次 帖子:5354個
ISE13.1調用Modelsim10.0出現(xiàn)的一點小問題及解決過程
在System Generator做了點仿真,驗證成功之后,自動生成了testbench文件,然后在ISE中打開生成的工程,調用Modelsim選擇be...
其中“l(fā)ocation”可以是FPGA芯片中任一或多個合法位置。如果為多個定位,需要用逗號“,”隔開,如下所示
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載8:Spartan
Spartan-6的時鐘緩沖器/多路復用器(BUFG或BUFPLL)可以直接驅動時鐘輸入信號到時鐘線上,或者通過多路復用器在兩個不相關的信號甚至異步時鐘...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載7:Spartan
時鐘布線資源具有高速、低SKEW的特點,它對系統(tǒng)設計非常重要,即使系統(tǒng)速率不高,也應該關注時鐘設計,以消除潛在的時鐘危險。
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載4:2.1 Spartan
Spartan-6每個CLB模塊里包含兩個SLICE。CLB通過交換矩陣和外部通用邏輯陣列相連,如圖2-1和圖2-2所示。底部的SLICE標號為SLIC...
7 FPGA大數(shù)據(jù)互聯(lián)及視頻系統(tǒng)開發(fā)板
Digilent Genesys 2是一款基于Xilinx強大的Kintex-7?FPGA芯片的高性能打開即用型數(shù)字電路開發(fā)平臺。Genesys 2擁有...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載27:Spartan
Vrtex-6 HXT器件內的GTH模塊比GTX有更高的線速率,用它可以實現(xiàn)最高性能的高速串行收發(fā)器。GTH具有如下特性。
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載26:Spartan
Virtex-6支持多種高速串行接口,其中高速串行模塊GTX收發(fā)器可以實現(xiàn)150Mbit/s~6.5Gbit/s的線速率。GTX收發(fā)器是芯片與芯片之間、...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載25:Spartan
Virtex-6每個I/O片(I/O Tile)包含兩個IOB、兩個ILOGIC、兩個OLOGIC 和兩個IODELAY,如圖5-24 所示。
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載24:Spartan
為了適應越來越復雜的DSP運算,Virtex-6中嵌入了功能更強大的DSP48E1 SLICE,簡化的DSP48E1模塊如圖5-16所示。
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載23:Spartan
Virtex-6中嵌入BRAM,大大拓展了FPGA的應用范圍和應用的靈活性。BRAM可被配置為單端口RAM、雙端口RAM、內容地址存儲器(CAM)以及F...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載22:Spartan
除了豐富的時鐘網(wǎng)絡以外,Xilinx還提供了強大的時鐘管理功能,提供更多更靈活的時鐘。Xilinx在時鐘管理上不斷改進,從Virtex-4的純數(shù)字管理單...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載21:Spartan
為了更好的控制時鐘,Virtex-6器件分成若干個時鐘區(qū)域,最小器件有6個區(qū)域,最大器件有18個區(qū)域。每個時鐘區(qū)域高40個CLB。在時鐘設計中,推薦使用...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載19:Spartan
Virtex-6是Xilinx 在2009年2月推出的新一代旗艦產(chǎn)品,采用了第三代Xilinx ASMBL架構、40nm 工藝,提供多達760000 個...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載18:Spartan
Spartan-6 LX平臺面向邏輯、DSP資源以及存儲模塊進行了優(yōu)化,能夠以較低的功耗滿足更高的帶寬和性能需求;而Spartan-6 LXT面向邏輯、...
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載17:Spartan
Spartan-6 FPGA系列為消費、汽車、無線和其他價格敏感或大批量市場,提供了低風險和低成本的串行連接解決方案。
Xilinx可編程邏輯器件設計與開發(fā)(基礎篇)連載16:Spartan
Spartan-6器件具有2或4個專用嵌入式多端口存儲器控制器模塊(MCB),實現(xiàn)了到4個常見存儲器標準的簡單連接:DDR3、DDR2、DDR 和LPD...
編輯推薦廠商產(chǎn)品技術軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |