SAN JOSE - Cadence Design Systems Inc.今天宣布推出基于塊的設計(BBD)和基于平臺的設計(PBD) )方法和工具流向蘇格蘭的阿爾巴中心。 BBD和PBD是用于片上系統(SoC)開發的一套完全編碼和驗證的設計方法。
“BBD和PBD設計方法,以及之前由Cadence提供的時序驅動設計TDD方法,代表完整SoC設計環境的重要組成部分,“Cadence方法論服務高級副總裁Adriaan Ligtenberg說。
這三種SOC設計方法是Alba中心工科學生課程的一部分。系統級集成研究所(ISLI),其中Cadence是主要參與者(參見4月在線出版物的故事)。 “我們感謝Cadence為該研究所及其成員大學提供的幫助,為我們的課程開發最先進的SOC技術設計課程和項目,”ISLI主任Steve Beaumont教授說。
BBD和PBD方法建立在Cadence的TDD方法基礎之上,用于快速創建IP核。
BBD是一種通過流片輸出進行寄存器傳輸級(RTL)設計的分層方法。它包括項目管理,時序驅動的塊創作,分層芯片規劃,頂級芯片組裝和分層驗證。它還包括測試,塊級驗證,基于總線的設計和設計重用的方法。
PBD是一種基于平臺的SoC設計方法,建立在BBD的基礎之上,增加了功能用于嵌入式軟件設計,模擬模塊設計,高級系統設計,快速原型設計和IP管理。它還包括一個參考多媒體設計平臺。
-
PCB打樣
+關注
關注
17文章
2968瀏覽量
21835 -
華強PCB
+關注
關注
8文章
1831瀏覽量
27949 -
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
43178
發布評論請先 登錄
相關推薦
評論