91在线观看视频-91在线观看视频-91在线观看免费视频-91在线观看免费-欧美第二页-欧美第1页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何設(shè)計用于EMI的PCB基本疊層

PCB線路板打樣 ? 來源:ct ? 2019-08-14 03:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群


本系列的第1部分描述了數(shù)字信號如何通過PC板傳播[參考文獻1]。 1,2,5,6]。在第2部分中,我們將研究特定的電路板設(shè)計,以實現(xiàn)低EMI。我在客戶的電路板設(shè)計中看到的最大問題是層疊不良。

重申第1部分中的兩個基本規(guī)則并實現(xiàn)數(shù)字信號電源(瞬態(tài))是在電介質(zhì)層中移動的電磁波,我們看到PC板設(shè)計有兩個非常重要的原則:

PC板上的每個信號和電源走線(或平面)都應(yīng)該

傳輸線中的數(shù)字信號傳播實際上是銅跡線和GRP之間空間中電磁場的移動。

要構(gòu)建傳輸線,你需要兩個相鄰的金屬片來捕獲或包含場地。例如,相鄰接地返回平面(GRP)上的微帶線或與GRP相鄰的帶狀線或與GRP相鄰的功率跡線(或平面)。例如,在電源和接地參考平面之間定位多個信號層將導(dǎo)致快速信號的真正EMI問題。觀察這兩個規(guī)則將決定層疊。

換句話說,每個信號或功率跟蹤(路由功率)必須具有相鄰的GRP,并且所有功率平面應(yīng)具有相鄰的GRP。多個GRP應(yīng)與拼接過孔矩陣連接在一起。在本文中,我們將研究幾種堆疊設(shè)計。

典型的六層設(shè)計(Altium)
我經(jīng)常看到的一個疊加是這個六層設(shè)計(圖1)。這在20世紀(jì)90年代到21世紀(jì)初可能運行良好,但是今天的速度和混合信號技術(shù)要快得多,這是EMI災(zāi)難的秘訣。這有兩個問題:底部的兩個信號層以電源平面為參考,電源和接地返回平面不相鄰且距離太遠。


圖1.一種非常常見但很差的EMI疊層設(shè)計(6層示例)。信號層4和6以功率為參考,而GRP和功率平面不相鄰,其間有兩個信號層。這將耦合這兩個信號層上的電源瞬變。


除少數(shù)例外(一些DDR RAM電源和信號(例如)電流想要返回其源,這些源以GRP為參考。將這些信號引用到電源平面是非常具有EMI風(fēng)險的,因為沒有明確定義的返回路徑,除了通過平面到平面的電容,在這種情況下相對較小。此外,返回路徑中的這些間隙導(dǎo)致場泄漏到電路板介電層的其他區(qū)域。反過來,這會導(dǎo)致交叉耦合和輻射EMI。

當(dāng)我們將功率和GRP分成兩個信號層時,會出現(xiàn)第二個問題。任何電網(wǎng)瞬變都將在介電層內(nèi)交叉耦合,沿著路徑耦合到層3和4上的任何信號跡線。如果這些平面間隔超過3-4密耳,您也會失去任何平面到平面的電容效益。

以下是幾個想法適用于符合數(shù)字信號傳播傳輸線方面的PC板疊加。

四層板:設(shè)計1
良好的四層電路板堆疊,可提高EMI(圖2)。我們使用路由或傾倒功率以及第2層和第3層上的信號來代替電源平面。因此,每個信號/功率跡線與GRP相鄰。此外,只要兩個GRP通過拼接過孔矩陣連接在一起,就可以輕松地在所有層之間運行過孔。如果沿著周邊(例如,每隔5mm)運行一排縫合過孔,則會形成法拉第籠。


圖2.這種良好的四層電路板疊層可提高EMI,使信號和布線功率保持在接地參考平面附近。


四層板:設(shè)計2
另一方面,如果您更愿意訪問信號和路由/傾倒的電源線,您可以簡單地反轉(zhuǎn)層對,這樣兩個GRP層位于中間,兩個信號層位于中間在頂部和底部,具有布線功率和足夠的去耦電容,而不是電源平面(圖3)。


圖3.這種用于改善EMI的良好的四層電路板疊層將接地參考平面放置在電路板內(nèi)。結(jié)果


對于這兩種設(shè)計,您希望運行一種縫合過孔圖案,將兩個GRP連接起來,最大距離為1厘米。

八層板(Altium)
四層和八層板設(shè)計(圖4)遵循保持良好傳輸線設(shè)計的兩個基本規(guī)則。此外,對于八層設(shè)計,功率和GRP平面現(xiàn)在相距4密耳,提供相當(dāng)好的平面到平面電容。更接近甚至?xí)谩@纾?密耳至3密耳的間隔對于最小化EMI是理想的。所有GRP應(yīng)與1 cm的過孔圖案拼接在一起。


圖4.良好的EMI疊層設(shè)計(8層示例)。所有信號層都參考相鄰的GRP,而功率也參考相鄰的GRP。


當(dāng)然,在信號和GRP或功率和GRP之間創(chuàng)建正確的傳輸線對還有很多次迭代。

兩層電路板怎么樣?
簡單,只需在第1層運行信號和路由電源,并在第2層使用GRP。那么,這可能適用于昨天的技術(shù)。在今天的技術(shù)中,我們經(jīng)常需要使用至少兩層來運行信號。答案是在兩條信號走線之間運行“三聯(lián)體”和接地回路(圖5)。這是恩智浦半導(dǎo)體高級應(yīng)用工程師Daniel Beeker的一個想法[參考文獻5]。


圖5.信號路由三元組的示例,以及嘗試保留路由功率的傳輸線原理。禮貌:Daniel Beeker,恩智浦半導(dǎo)體


在這里,我們看到了保護路由功率的傳輸線特性。該示例還顯示了模擬信號跡線,它們之間具有接地返回跡線 - 路由“三重態(tài)”。由于在每個信號走線和返回走線之間充分捕獲電磁場,因此幾乎沒有場泄漏。

如果您愿意要了解更多有關(guān)在PC板上設(shè)計EMI合規(guī)性的信息,我還建議Rick Hartley作為他為期2天的研討會的優(yōu)秀來源(參考文獻6)。最后,我要感謝Ralph Morrison,Dan Beeker和Rick Hartley,他們真正教我電路板中的快速信號[參考文獻3,4,5,6]。

本系列的第3部分將討論電路部分的劃分,高速走線的布線以及一些其他布局實踐,以幫助降低EMI。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23491

    瀏覽量

    409685
  • emi
    emi
    +關(guān)注

    關(guān)注

    53

    文章

    3751

    瀏覽量

    131141
  • 可制造性設(shè)計
    +關(guān)注

    關(guān)注

    10

    文章

    2065

    瀏覽量

    16079
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43926
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3504

    瀏覽量

    5478
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    如何為EMC設(shè)計選擇PCB結(jié)構(gòu)

    在設(shè)計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?864次閱讀
    如何為EMC設(shè)計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計中,導(dǎo)入模板能夠確保設(shè)計的標(biāo)準(zhǔn)化和規(guī)范化,避免因手動設(shè)置參數(shù)而可能出現(xiàn)的錯誤或不一致情況。
    的頭像 發(fā)表于 07-10 17:10 ?1055次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計避坑指南

    每次PCB設(shè)計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當(dāng)你的設(shè)計
    的頭像 發(fā)表于 06-25 07:36 ?1757次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計避坑指南

    PCB設(shè)計避坑指南

    每次PCB設(shè)計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當(dāng)你
    發(fā)表于 06-24 20:09

    天合光能再度刷新組件功率世界紀(jì)錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀(jì)錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?349次閱讀

    天合光能鈣鈦礦晶體硅組件再次刷新世界紀(jì)錄

    天合光能宣布,其光伏科學(xué)與技術(shù)全國重點實驗室自主研發(fā)的大面積鈣鈦礦/晶體硅組件在轉(zhuǎn)換效率方面取得重大突破,經(jīng)德國夫瑯禾費太陽能研究所(Fraunhofer ISE)獨立測試認(rèn)證,面積為1185cm2的實驗室
    的頭像 發(fā)表于 06-11 16:03 ?337次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計中,多層板的設(shè)計直接影響信號完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?217次閱讀

    HDMI2.0濾波保護共模濾波器介紹

    HDMI2.0面臨的電磁兼容問題,包括高頻信號輻射干擾、共模和差模干擾、線纜輻射干擾及特定頻率干擾。為應(yīng)對這些問題,提出了由TSGM2012F900TF和TSGM0806D900TF共模濾波器組成的復(fù)合濾波方案,該方案通過小型化
    發(fā)表于 05-07 17:25 ?0次下載

    效率超30%!雙面鈣鈦礦/晶硅電池的IBC光柵設(shè)計與性能優(yōu)化

    全球正致力于提升鈣鈦礦光伏電池的效率,其中太陽能電池(TSCs)因其高效率、低熱損耗和易于集成成為研究熱點。本研究采用美能絨面反射儀RTIS等先進表征手段,系統(tǒng)分析了雙面鈣鈦礦/硅
    的頭像 發(fā)表于 04-16 09:05 ?483次閱讀
    效率超30%!雙面鈣鈦礦/晶硅<b class='flag-5'>疊</b><b class='flag-5'>層</b>電池的IBC光柵設(shè)計與性能優(yōu)化

    天合光能鈣鈦礦晶體硅技術(shù)再破世界紀(jì)錄

    今日,位于天合光能的光伏科學(xué)與技術(shù)全國重點實驗室宣布鈣鈦礦晶體硅技術(shù)再破紀(jì)錄,其自主研發(fā)的210mm大面積鈣鈦礦/晶體硅兩端太陽電池,經(jīng)德國夫瑯禾費太陽能研究所下屬的檢測實驗室
    的頭像 發(fā)表于 04-11 15:50 ?397次閱讀

    高頻 PCB 設(shè)計:牽一發(fā)而動全身,優(yōu)化策略大起底

    電子設(shè)備中尤為重要。 RF PCB堆疊的關(guān)鍵組件: 信號:通常,信號用于承載RF信號,這些的設(shè)計需要考慮阻抗匹配和信號完整性。 接地層
    的頭像 發(fā)表于 03-07 13:46 ?400次閱讀
    高頻 <b class='flag-5'>PCB</b> <b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計:牽一發(fā)而動全身,優(yōu)化策略大起底

    PCB板EMC/EMI的設(shè)計技巧

    隨著 IC 器件集成度的提高、設(shè)備的逐步小型化和器件的速度愈來愈高, 電子產(chǎn)品中的 EMI 問題也更加嚴(yán)重。從系統(tǒng)設(shè)備 EMC/EMI 設(shè)計的觀點來看,在設(shè)備的PCB 設(shè)計階段處理好 EMC/
    發(fā)表于 11-18 15:02 ?6次下載

    如何根據(jù)貼片電感參數(shù)進行選型

    如何根據(jù)貼片電感參數(shù)進行選型 gujing 編輯:谷景電子 對于大部分電子設(shè)備來說,貼片電感的選擇是一個特別重要的部分,它直接影響到電路的性能和穩(wěn)定性。即使我們已經(jīng)在多篇文章中
    的頭像 發(fā)表于 10-18 19:14 ?529次閱讀

    一文詳解九PCB結(jié)構(gòu)

    導(dǎo)電,通常由銅箔制成。這些導(dǎo)電用于承載電路信號和電流。 2.絕緣:在導(dǎo)電之間,有八
    的頭像 發(fā)表于 07-26 14:49 ?1239次閱讀

    一文讓你了解PCB板布局

    PCB板的結(jié)構(gòu)通常采用對稱結(jié)構(gòu),即 TOP 和 BOTTOM 為信號
    的頭像 發(fā)表于 07-23 11:36 ?3765次閱讀
    主站蜘蛛池模板: 一级做a爰片久久毛片免费看 | 狠狠色综合网 | 四虎伊人 | 午夜精品久久久久 | 天天摸天天添人人澡 | 最新版资源在线天堂 | 午夜国产精品久久影院 | 亚洲精品在线视频观看 | 久久夜色精品国产噜噜 | 亚洲精品午夜视频 | 日韩免费 | 天天草视频 | ggg成人| 五月天免费在线播放 | 日韩精品一级a毛片 | 午夜特级毛片 | 99色99| 亚洲你我色 | 黄网站视频观看免费 | 特黄级| 在线a亚洲老鸭窝天堂新地址 | 久久伊人色 | 亚洲一级毛片免费看 | 七月丁香八月婷婷综合激情 | 日韩精品一区二区在线观看 | 天天天狠天天透天天制色 | 日本特黄特色大片免费看 | 天天狠天天干 | 日本x色视频 | 午夜日韩视频 | 一区二区三区四区无限乱码在线观看 | 在线观看视频播放 | 日韩一级片免费观看 | 免费公开在线视频 | 国产免费资源 | 天天操天天玩 | 香蕉狠狠再啪线视频 | 九色窝| 激情五月综合 | 免费观看视频在线 | 成人五级毛片免费播放 |