1. 盡量增加平行線段的距離(S),至少大于3H,H指信號走線到參考平面的距離。通俗的說就是繞大彎走線,只要S足夠大,就幾乎能完全避免相互的耦合效應。
2. 減小耦合長度Lp,當兩倍的Lp延時接近或超過信號上升時間時,產生的串擾將達到飽和。
3. 帶狀線(Strip-Line)或者埋式微帶線(Embedded Micro-strip)的蛇形線引起的信號傳輸延時小于微帶走線(Micro-strip)。理論上,帶狀線不會因為差模串擾影響傳輸速率。
4. 高速以及對時序要求較為嚴格的信號線,盡量不要走蛇形線,尤其不能在小范圍內蜿蜒走線。
5. 可以經常采用任意角度的蛇形走線,能有效的減少相互間的耦合。
6. 高速PCB設計中,蛇形線沒有所謂濾波或抗干擾的能力,只可能降低信號質量,所以只作時序匹配之用而無其它目的。
7. 有時可以考慮螺旋走線的方式進行繞線,仿真表明,其效果要優(yōu)于正常的蛇形走線。
責任編輯:ct
-
pcb
+關注
關注
4357文章
23440瀏覽量
407650 -
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
43787
發(fā)布評論請先 登錄
PCB設計100問
符合EMC的PCB設計準則
怎么設計ADS828E的高速PCB板,要注意哪些問題?
pcb設計時注意事項
PCB設計時別忽視,這11個細節(jié)!
射頻電路pcb設計需要注意事項
功率地和信號地pcb怎么處理呢
CC13xx/CC26xx硬件配置和PCB設計注意事項

評論