在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何在 Vivado中完成平臺準備工作——創建硬件設計

454398 ? 來源:Xilinx賽靈思官微 ? 作者:Xilinx賽靈思官微 ? 2020-09-26 11:29 ? 次閱讀

本文系《創建 Vitis? 加速平臺的簡單指南》的第1部分。(您可通過下列鏈接查看其它各部分:第 2 部分:在 PetaLinux 中為加速平臺創建軟件工程;第 3 部分:在 Vitis 中封裝加速平臺?;第 4 部分:在 Vitis 中測試定制加速平臺)。

在本文中,我們將講解如何在 Vivado? Design Suite 中完成平臺準備工作,以便將其用作為 Vitis 中的加速平臺。

您既可以采用已確認的成熟設計作為平臺,這樣只需稍作增強便可靈活運用于加速軟件功能,或者也可以采用僅含加速所需拓撲結構的簡單基礎平臺。重點在于,此平臺并沒有必要采用一次性設計,而應采用可有機變化的設計,這樣即可隨您的設計需求而變。

引言

加速軟件組件就意味著將其從 CPU 卸載至可編程邏輯中的加速 IP。Vitis 工具將負責處理在加速 IP 與 CPU 之間添加數據移動程序的操作。

但它確實需要用戶提供輸入信息。它需要了解從 SoC 和加速 IP 連接到哪個接口。它還需要了解有哪些時鐘/復位可供使用。

并且由于我們在 CPU 與加速 IP 之間發送數據塊,因此需要中斷信號?;旧暇瓦@些…… 好吧,其實還要向 Vitis 工具提供一些其它信息,這個我們稍后再聊。

先繼續往下看。啟動 Vivado 并創建工程。我使用的是 ZCU104 評估板。但以下步驟對于所有 Zynq? UltraScale? 開發板都是通用的,無論是開發板還是定制板都一樣。

創建硬件設計

創建塊設計 (BD)。此處名稱與用于命名平臺的名稱相同。

從 IP 目錄添加 Zynq UltraScale 處理器子系統 IP 塊。如果使用的是開發板,那么應啟用“塊自動化設置 (Block Automation)”功能。

我把默認接口更改為僅包含 LPD:

在我們的簡單平臺中,可以只創建 2 個時鐘。這些時鐘將在 Vitis 中使用。

我們可從 IP 目錄添加 Clocking Wizard:

默認情況下,復位處于高電平有效狀態,而復位源(位于 Zynq UltraScale 器件上)則處于低電平有效狀態。因此,在進行時鐘設置配置時需牢記此信息。

我添加了 3 個輸出時鐘:100Mhz、150Mhz 和 300Mhz:

并將復位極性設置為低電平有效(Active Low):

針對每個時鐘都需要提供同步復位。我們有 3 個時鐘,因此需要從 IP 目錄添加 3 個 Processor System Reset IP 核:

下一步,需要添加中斷信號。這里我們從 IP 目錄添加 AXI Interrupt Controller。用戶可以使用 IP integrator 中的“運行自動連接(Run Connection Automation)”功能來處理 AXI 連接。

使用 100Mhz 時鐘

在 AXI Interrupt Controller 中,將“中斷輸出連接(Interrupt Output Connection)”設置為“單連接 (Single)”,并將其連接到 Zynq UltraScale IP 上的 pl_ps_irq:

對于基本硬件平臺,這樣設置就可以了。

現在,我們只需設置元數據,以便通過 Platform (PFM) 屬性將硬件信息告知 Vitis 即可。

添加 PFM 屬性

PFM 屬性是將元數據傳遞給 Vitis 所必需的。

Vitis 會提取這些數據以判定哪些接口、時鐘和中斷信號可用于在現有平臺中添加加速部分。

平臺名稱

首先,對平臺命名:

完成命名后,您將看到一個新的“平臺 (Platform)”選項卡。其中將顯示整個設計中的所有時鐘、接口和中斷信號。 我們需要篩選可用于 Vitis 的資源。

啟用時鐘

右鍵單擊時鐘,然后單擊“啟用 (Enable)”:

針對 clk_out3 重復此操作。

時鐘屬性

選中“選項 (Options)”選項卡:

注:時鐘 ID 必須以 0 開頭并遞增,因此,請更改此處設置。我們還必須指定默認值。

此處默認值即 Vitis 中使用的默認時鐘:

設置 clk_out3 的索引

啟用接口

可采用塊設計中可用的任意接口,例如,Zynq UltraScale 器件上的接口或 AXI Interconnect 上的接口。

在此例中,我只添加 Zynq UltraScale 器件上的接口。

啟用中斷

工程屬性

Vitis IDE 是支持眾多不同流程(例如,數據中心、加速或嵌入式流程等)的統一工具。我們需要將此用途傳遞給 Vitis 工具。

如果要創建嵌入式設計,就需要指定該用途。在此示例中,我們將把 Vitis 用于加速。此用途必須明確指定,因為 Vitis 需要告知下游工具如何處理該平臺。

此處可看到下列屬性:

創建 XSA

完成以下任務以創建 XSA

? 生成塊設計
? 創建 HDL 封裝
? 生成比特流
? 依次單擊“File -> Export -> Export Hardware”
o 依次單擊“Expandable -> Pre Synthesis”,然后選中“Bitstream”

用戶可在此處輸入詳細信息:

至此大功告成。

如需了解后續步驟,請參閱本系列博客的第 2 部分:在 PetaLinux 中為加速平臺創建軟件工程

文章轉載自:Xilinx賽靈思官微
編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Xilinx
    +關注

    關注

    73

    文章

    2183

    瀏覽量

    124474
  • 開發板
    +關注

    關注

    25

    文章

    5565

    瀏覽量

    102765
  • Vivado
    +關注

    關注

    19

    文章

    831

    瀏覽量

    68322
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    電能質量檢測前的準備工作介紹

    電能質量問題檢測測試前的準備工作詳細介紹。
    的頭像 發表于 05-17 09:52 ?178次閱讀
    電能質量檢測前的<b class='flag-5'>準備工作</b>介紹

    Vivado 2018.3軟件的使用教程

    大家好,歡迎來到至芯科技FPGA煉獄營地,準備開啟我們的偉大征程!正所謂“兵馬未動,糧草先行”,戰前的準備自是必不可少,在FPGA的漫漫沙場,我們何以入場,何以取勝呢?在這里我們為各位戰友準備
    的頭像 發表于 04-30 14:14 ?694次閱讀
    <b class='flag-5'>Vivado</b> 2018.3軟件的使用教程

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件,添加或創建設計的工程源文件后,需要創建xdc文件設置時序約束。時序約束文件可以直接創建或添加已存
    的頭像 發表于 03-24 09:44 ?2912次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時序約束

    dsm hyper v,在Hyper-V中部署DSM的步驟

    于家庭和企業的數據存儲與共享場景。而Hyper-V作為微軟的虛擬化平臺,能夠為用戶提供高效的虛擬機創建和管理環境。在Hyper-V中部署DSM系統,能讓用戶在虛擬化環境下充分享受DSM系統帶來的便利。接下來,就為大家詳細介紹如何在
    的頭像 發表于 02-05 15:25 ?507次閱讀
    dsm hyper v,在Hyper-V中部署DSM的步驟

    IBM發布《可持續發展準備工作狀態報告》

    近日,IBM(紐約證券交易所:IBM)首次發布《可持續發展準備工作狀態報告》(Sustainability Readiness Report)報告。結果顯示,88% 的企業高管計劃在未來 12個月
    的頭像 發表于 11-20 14:30 ?638次閱讀

    三星硅電容器已完成量產準備

    在近日舉行的韓國半導體展覽會上,三星公司宣布了一項重要技術突破:其技術團隊已順利完成硅電容器的量產準備工作。這一成果標志著三星在先進半導體領域取得了顯著進展,預示著半導體技術的新一輪革新。
    的頭像 發表于 10-28 16:59 ?611次閱讀

    AI云平臺怎么構建

    構建AI云平臺是一個復雜而系統的過程,涉及多個環節和技術棧。從準備工作到最終的部署運行,每一步都需要精心設計和實現。
    的頭像 發表于 10-11 10:52 ?468次閱讀

    何在 TIDK 器件和客戶產品 HS 器件完成安全流程

    電子發燒友網站提供《如何在 TIDK 器件和客戶產品 HS 器件完成安全流程.pdf》資料免費下載
    發表于 09-13 11:08 ?0次下載
    如<b class='flag-5'>何在</b> TIDK 器件和客戶產品 HS 器件<b class='flag-5'>中</b><b class='flag-5'>完成</b>安全流程

    怎樣將keil的程序導出

    1. 準備工作 在開始導出程序之前,需要確保已經完成了以下準備工作: 安裝Keil MDK-ARM軟件。 創建一個新的項目,并添加所需的源文件和庫文件。 配置項目設置,包括芯片型號、編
    的頭像 發表于 09-02 10:23 ?4512次閱讀

    配電室停電的準備工作和步驟

    。正確的停送電操作流程不僅可以保障人員安全,還能有效防止設備損壞,維護電網的穩定運行。 一、停電操作前的準備工作 1. 安全檢查和評估 在實施停電操作前,電工必須對配電室內的設備及電路進行全面細致的檢查。這包括檢視設
    的頭像 發表于 08-27 10:38 ?2282次閱讀

    何在服務器上調試本地FPGA板卡

    ?》。 簡介 Vivado 可以在功能更強大的服務器上遠程運行,同時可以在本地PC上連接的 FPGA 板卡上進行開發調試。在此配置,服務器和工作站必須安裝相同版本的
    發表于 07-31 17:36

    物聯網網關如何采集廣數機床數據上云?

    目錄 EG網關網口接廣數機床操作說明 1 一. 準備工作 1 1.1 在對接前我們需準備如下物品 1 1.2 EG20-DF網關準備工作 1 1.3 廣數機床準備工作 1 二. EMC
    的頭像 發表于 07-19 16:24 ?673次閱讀
    物聯網網關如何采集廣數機床數據上云?

    何在SQL創建觸發器

    的業務邏輯,以及執行審計和記錄更改歷史等功能。下面,我將詳細解釋如何在SQL創建觸發器,并附帶示例代碼。
    的頭像 發表于 07-18 16:01 ?3296次閱讀

    何在Draftsman創建PCB制造圖紙

    在制作PCB的過程,繪制面板制造圖紙是不可或缺的一步。單個PCB的制造圖紙只顯示單個PCB的鉆孔和板特征,但這些需要合并到整個面板的一張圖紙。根據不同公司或制造商的具體需求,一些設計團隊需要接手創建面板圖紙,包括指定拆板方法
    的頭像 發表于 07-16 09:30 ?942次閱讀
    如<b class='flag-5'>何在</b>Draftsman<b class='flag-5'>中</b><b class='flag-5'>創建</b>PCB制造圖紙

    【PHYTEC AM62x開發板試用】準備工作

    、ubunt系統phyLinux init 初始化時要根據核心板和底板的型號選擇屬于自己的型號 Ubuntu系統準備工作 參照Build the BSP 下載配置相關軟件 執行指令 sudo
    發表于 07-01 16:22
    主站蜘蛛池模板: 四虎最新网址在线观看 | 亚洲午夜小视频 | 中文一区二区 | 天天久久影视色香综合网 | 欧美日韩国产成人精品 | 色偷偷免费| www资源| 亚洲欧美一区二区三区图片 | 在线国产你懂的 | xxxx黄色| 男女免费网站 | 毛片在线看免费版 | 夜色福利| 美女被网站免费看九色视频 | 激情五月婷婷在线 | 国产aaa级一级毛片 国产ar高清视频+视频 | 日韩在线天堂免费观看 | 欧美激情伊人 | 久久精品国产免费看久久精品 | 同性男男肉交短文 | 手机看片福利日韩 | 国产成年美女毛片80s | 综合网视频 | 久久夜夜视频 | 国产特黄1级毛片 | 丁香激情综合 | 午夜影视在线观看 | 在线种子资源网 | 五月天色丁香 | 天天摸日日碰天天看免费 | 亚洲欧美视频二区 | 新版天堂资源中文8在线 | 好吊色7777sao在线视频观看 | 香港日本三级在线播放 | 日日操天天操夜夜操 | 国产女同 | 日韩毛片在线看 | 日韩视频高清 | 狠狠躁夜夜躁人人爽天天段 | 色综合小说天天综合网 | 综合免费一区二区三区 |