91在线观看视频-91在线观看视频-91在线观看免费视频-91在线观看免费-欧美第二页-欧美第1页

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

進行RTL代碼設計需要考慮時序收斂的問題

454398 ? 來源:AI加速 ? 作者:AI加速 ? 2020-11-20 15:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

硬件描述語言(verilog,systemVerilog,VHDL等)不同于軟件語言(C,C++等)的一點就是,代碼對應于硬件實現,不同的代碼風格影響硬件的實現效果。好的代碼風格能讓硬件“跑得更快”,而一個壞的代碼風格則給后續時序收斂造成很大負擔。你可能要花費很長時間去優化時序,保證時序收斂。拆解你的代碼,添加寄存器,修改走線,最后讓你原來的代碼“遍體鱗傷”。這一篇基于賽靈思的器件來介紹一下如何在開始碼代碼的時候就考慮時序收斂的問題,寫出一手良好的代碼。

1. Counter結構

計數器是在FPGA設計中經常要用到的結構,比如在AXI總線中對接收數據量的計算,用計數器來產生地址和last等信號。在計數器中需要用到進位鏈,進位鏈是影響時序的主要因素。如果進位鏈越長,那么組合邏輯的級數就越高,組合邏輯延遲越大,能夠支持的最大時鐘頻率就會越低。在一個CLB中通常會含有一個進位鏈結構,比如在ultrascale中是CARRY8,在zynq7系列中是CARRY4,CARRY4可以實現4bit進位。如果是一個48bit計數器就需要12個這樣的進位結構。一個CARRY4輸出有兩種CO和O,CO是進位bit,用于級聯到下一級的CARRY4的CI,O是結果輸出。因此我們可以看到在計數器中最下的進位結構是CARRY4,如果直接讓多個進位結構級聯,那么組合邏輯就會變大,時序延遲就會增大。如果可以將計數器拆分成小的計數器,那么時序就可以得到改善。


比如一個48bit計數器拆分成3個16bit計數器,那么CARRY4的級聯級別就從原來的12個降低到4個。每4個之間增加了FF來進行時序改善。

always @(posedge clk)begin
         if(rst)
                   cnt_o <= 0;
         else 
                   cnt_o <= cnt_o + 1;
end  

拆分后代碼為:

genvar i;
generate
for(i=0;i<3;i=i+1)begin: CNT_LOOP
         wire trigger_nxt, trigger_pre;

         if(i == 0)begin
                   always @(posedge clk)begin
                            if(rst)
                                     cnt_o[i*16 +: 16] <= 0;
                            else
                                     cnt_o[i*16 +: 16] <= cnt_o[i*16 +: 16] + 1;
                   end

                   assign trigger_nxt = (cnt_o[i*16 +: 16] == 16'hFFFF) ? 1 : 0;
         end//if
         else begin
                   assign trigger_pre = CNT_LOOP[i-1].trigger_nxt;

                   always @(posedge clk)begin
                            if(rst)
                                     cnt_o[i*16 +: 16] <= 0;
                            else if(trigger_pre)
                                     cnt_o[i*16 +: 16] <= cnt_o[i*16 +: 16] + 1;
                   end 

                   assign trigger_nxt =  CNT_LOOP[i-1].trigger_nxt && (cnt_o[i*16 +: 16] == 16'hFFFF);
         end//else
end//for
endgenerate

綜合后我們就可以看到它的schematic每4個CARRY4都被FF隔開了,可以降低邏輯延時。但是代價是增加了LUT的數量,這些LUT是用來判斷前一個16bit計數器的數值的,從而驅動后邊16bit寄存器計數。


2. 邏輯拆分

在上一節中拆解計數器本質上就是在拆分組合邏輯。當一個組合邏輯過大的時候,延時較大。將其拆解成兩個或者兩個以上邏輯,中間增加寄存器可以來提高能跑得時鐘頻率。比如下圖有一個較大的組合邏輯,前邊有一個FF,后邊連續接2個FF。組合邏輯的延時就成為了整體時鐘頻率的一個關鍵路徑。如果我們可以將其拆分成兩個,中間用一級寄存器連接,這樣總共的時鐘周期還是3個,但是時鐘頻率明顯會好于前一種。


3. 改善扇出

扇出是指某個信號驅動的信號的數量。驅動的信號越多,那么要求其產生的電流越大。學過數字電路就會知道,當一個信號輸出連接的越多的時候,其輸出負載就會越小,那么輸出電壓就會減小。所以如果信號扇出過大就會影響到高低電平,最終就會導致時序不收斂。另外一個原因是如果信號扇出過大,那么由于FPGA上走線路徑的差異,就可能造成這個信號到達不同地址的延遲不同,造成時序不同步。一種解決辦法是復制,將扇出較大的信號復制幾份,這樣就可以減小扇出。比如一個輸入d_i需要和3個數進行求和。那么這個信號扇出就是3.如果將其復制3份,給每個數輸送一份,那么扇出就變為1。

always @(posedge clk)begin
         data1_o <= data_i + data1_o;
         data2_o <= data_i + data2_o;
         data3_o <= data_i + data3_o;
end 


如果我們復制輸入數據,如下圖,從中可以看出輸入信號復制了三份,分別接給三個加法器。

(* keep = "true" *)reg data_rp1;
(* keep = "true" *)reg data_rp2;
(* keep = "true" *)reg data_rp3;   


always @(posedge clk)begin
         data_rp1 <= data_i;
         data_rp2 <= data_i;
         data_rp3 <= data_i;
         data1_o <= data_rp1 + data1_o;
         data2_o <= data_rp2 + data2_o;
         data3_o <= data_rp3 + data3_o;
end


4. URAM和BRAM使用

Xilinx器件中BRAM的大小是36Kbit,如果不使用校驗位,可以配置成1-32bit位寬的存儲。比如32x1K。在RTL代碼中使用存儲的時候,需要適配BRAM大小,這樣可以不浪費BRAM存儲空間。比如你需要使用一個FIFO,那么這個FIFO位寬32bit,那么它的深度512和1024配置,都消耗了一個BRAM。

BRAM輸出中最好用register,不要直接接組合邏輯,這樣會增加延時。BRAM中含有register,如果代碼中輸出有用到register,那么這個register在綜合時會被移到BRAM內部。如果BRAM外要連接組合邏輯,最好在BRAM的register的外部在添加一個register,這樣有更好的時序。


當我們需要的存儲空間和位寬都超過了一個BRAM的時候,就涉及到多個BRAM的級聯問題。如何選擇單個BRAM的位寬拼接和級聯BRAM的個數呢?比如我們要一個32bit位寬,深度為2**15大小的存儲。有兩種極限方式來配置BRAM。一種是將每個BRAM配置為1x32K,那么32個拼接組成32x32K的存儲。另外一種是將每個BRAM設置為32x1K,那么32個級聯形成32K深度。前一種不需要多余邏輯來對不同BRAM進行選擇操作,但是32個BRAM同時讀寫,這樣會增加power。而后一種32個BRAM級聯在一起造成延時路徑較長,同時需要增加組合邏輯來選擇不同BRAM。但是每次只讀寫一個BRAM,power較低。可以選擇這兩個極限的中間值來即降低power也不會有太長的邏輯延時。可以通過約束條件來進行設置。如下圖。級聯設置為4,這樣每次只有8個BRAM同時使能。

(* ram_style = "block", cascade_height = 4 *)
reg [31:0] mem[2**15-1:0];
reg [14:0] addr_reg;
always @(posedge clk)begin
         addr_reg <= addr;
         dout <= mem[addr_reg];
         if(we)
                   mem[addr_reg] <= din;
end


URAM的使用方式類似,只不過URAM存儲空間比BRAM大,其可以配置為72x64K大小。

5. 其它

1) 進行條件判定的時候,如果條件過多,盡量減少if-else語句的使用,盡可能用case替代。因為if-else是有優先級的,而case條件判斷的平等的。前者會用掉更多邏輯;

2) 在一個always塊中盡量對一個信號賦值,不要對具有不同判斷條件的信號同時賦值,這樣可以減少不必要的邏輯;

3) 盡量使用時鐘同步復位,不要使用異步復位。即要用:

always @(posedge clk)begin

If(rst)

End

而不是

always @(posedge clk or posedge rst)

4) 在使用乘法較多的時候,使用DSP原語是最好的。一個DSP除了有乘法功能外,還有前加法器和后加法器,這兩個是經常用到的,可以用來計算很多功能。DSP的具體使用可以參考DSP的手冊。

總結

以上總結了幾點在進行RTL代碼設計時,最需要考慮的幾種情況。這些對時序影響很大,需要注意。另外從整體來講,如何選擇一個好的算法,然后設計出一個簡潔的架構更加重要。因為這些是從整體讓你的設計有更多靈活的空間。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618414
  • 寄存器
    +關注

    關注

    31

    文章

    5434

    瀏覽量

    124474
  • RTL
    RTL
    +關注

    關注

    1

    文章

    389

    瀏覽量

    61110
  • AXI總線
    +關注

    關注

    0

    文章

    66

    瀏覽量

    14556
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    利用AMD VERSAL自適應SoC的設計基線策略

    您是否準備將設計遷移到 AMD Versal 自適應 SoC?設計基線是一種行之有效的時序收斂方法,可在深入研究復雜的布局布線策略之前,幫您的 RTL 設計奠定堅實的基礎。跳過這些步驟可能會導致
    的頭像 發表于 06-04 11:40 ?260次閱讀

    TDengine 發布時序數據分析 AI 智能體 TDgpt,核心代碼開源

    2025 年 3 月 26 日,濤思數據通過線上直播形式正式發布了其新一代時序數據分析 AI 智能體——TDgpt,并同步開源其核心代碼。這一創新功能作為 TDengine 3.3.6.0 的重要
    的頭像 發表于 03-27 10:30 ?302次閱讀
    TDengine 發布<b class='flag-5'>時序</b>數據分析 AI 智能體 TDgpt,核心<b class='flag-5'>代碼</b>開源

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創建設計的工程源文件后,需要創建xdc文件設置時序約束。時序約束文件可以直接創建或添加已存在的約束文件,創建約束文件有兩種方式:Con
    的頭像 發表于 03-24 09:44 ?3515次閱讀
    一文詳解Vivado<b class='flag-5'>時序</b>約束

    ADS1675進行高速采集的程序,看時序圖應該會使用PLL進行3倍頻,但是這個PLL需要配置嗎?

    我現在寫ADS1675進行高速采集的程序,看時序圖應該會使用PLL進行3倍頻,但是這個PLL需要配置嗎?一直達不到我想要的結果。謝謝大哥們,幫幫小弟呀
    發表于 12-10 08:15

    選擇貼片電感型號時需要考慮什么參數?

    在選擇貼片電感型號時,需要綜合考慮多個參數以確保電感能夠滿足電路的需求并保證其可靠性。以下是一些關鍵參數及其考慮因素: 1. 電感值(Inductance, L) 定義:電感值是電感的標稱感值,反映
    的頭像 發表于 12-02 15:29 ?629次閱讀
    選擇貼片電感型號時<b class='flag-5'>需要</b><b class='flag-5'>考慮</b>什么參數?

    ASIC集成電路設計中的常見問題

    標準單元門的方式編碼,因為這可能降低代碼的可讀性,并在采用新的單元庫或新工藝時需要反復修改代碼。 在定義時序塊時,需要注意哪些信號
    的頭像 發表于 11-20 15:46 ?1193次閱讀

    如何創建虛擬時鐘

    通常RTL設計要求對芯片/module的輸入信號進行reg_in打拍處理,對芯片/module的輸出也要求做reg_out打拍處理,這是良好的代碼習慣,為時序
    的頭像 發表于 10-23 09:40 ?797次閱讀
    如何創建虛擬時鐘

    使用IBIS模型進行時序分析

    電子發燒友網站提供《使用IBIS模型進行時序分析.pdf》資料免費下載
    發表于 10-21 10:00 ?1次下載
    使用IBIS模型<b class='flag-5'>進行時序</b>分析

    高速ADC與FPGA的LVDS數據接口中避免時序誤差的設計考慮

    電子發燒友網站提供《高速ADC與FPGA的LVDS數據接口中避免時序誤差的設計考慮.pdf》資料免費下載
    發表于 10-15 09:50 ?6次下載
    高速ADC與FPGA的LVDS數據接口中避免<b class='flag-5'>時序</b>誤差的設計<b class='flag-5'>考慮</b>

    更新紅外熱像儀需要考慮什么

    對于需要每天定時或長時間持續使用熱像儀的用戶,提高熱像儀的電池壽命至關重要。對于早期購買熱像儀或使用前忘記給設備充電的用戶來說,升級電池用量更大的熱像儀是一個不錯的選擇。用戶也可以考慮一個專用的紅外熱像儀,它提供了更換電池的能力,進一步避免了不必要的停機時間。
    的頭像 發表于 10-14 09:45 ?587次閱讀

    使用MXO58示波器輕松進行電源時序分析

    當今復雜的電路必須集成多個在不同功率等級下運行的組件。要確保這些組件的互操作性,電路需要精心設計,具備干凈且穩定的電源分配網絡來進行電源時序管理。在較低的電壓水平下,容差以百分比表示,這可能會給精確
    的頭像 發表于 10-13 08:07 ?633次閱讀
    使用MXO58示波器輕松<b class='flag-5'>進行</b>電源<b class='flag-5'>時序</b>分析

    鎖存器的基本輸出時序

    在深入探討鎖存器的輸出時序時,我們需要詳細分析鎖存器在不同控制信號下的行為表現,特別是控制信號(如使能信號E)的電平變化如何影響數據輸入(D)到輸出(Q)的傳輸過程。以下是對鎖存器輸出時序的詳細描述,旨在全面覆蓋其工作原理和
    的頭像 發表于 08-30 10:43 ?1174次閱讀

    RTL8187L和802.11n

    連接的弱信號,從而確保大多數檢測到的信號都能成功連接。這種特性使得它在需要穩定連接的環境下非常實用。 軟件兼容性:RTL8187L對破解軟件的兼容性幾乎完美,這意味著使用該芯片的設備在執行網絡破解
    發表于 08-24 14:23

    優化 FPGA HLS 設計

    RTL代碼進行任何更改即可實現的。 更高水平的性能 要達到更高的性能水平,需要在所有方面進行優化——架構設計、
    發表于 08-16 19:56

    聚徽觸控-選擇工控機需要考慮的問題都有哪些

    選擇工控機時,需要考慮的問題主要有以下幾個方面:
    的頭像 發表于 07-26 10:11 ?415次閱讀
    主站蜘蛛池模板: 欧美一级看片免费观看视频在线 | 天天操女人| 特级毛片免费视频 | 老色批午夜免费视频网站 | 亚洲va国产日韩欧美精品色婷婷 | 国产三级在线观看免费 | 神马午夜影视 | 黄色在线看网站 | 午夜在线观看福利 | 国产黄色高清视频 | 免费两性的视频网站 | 大象焦伊人久久综合网色视 | 伊人蕉久| 黄色免费小视频 | 欧美日韩啪啪 | 69pao强力打造免费高清 | 日韩免费三级 | 国产手机在线国内精品 | 色网站在线播放 | 中国日韩欧美中文日韩欧美色 | 色噜噜噜噜噜 | 日本不卡在线观看免费v | 特级全黄一级毛片免费 | 四虎4hu影库永久地址 | 日本一区免费观看 | 在线91精品亚洲网站精品成人 | 亚洲伊人久久大香线蕉啊 | 亚洲爱婷婷色婷婷五月 | 扒开双腿爽爽爽视频www | 国产va免费精品高清在线观看 | 四虎一影院区永久精品 | 狠狠干伊人网 | 天天摸天天操免费播放小视频 | 日一日操一操 | 色综合久久综合 | 天天摸天天舔天天操 | 黄频免费 | 天天插插插 | 午夜久久久久久亚洲国产精品 | 亚洲国产精品久久网午夜 | 日本不卡免费一区 |