我們在進行pcb設計的時候,需要根據不同的PCB板結構以及一些電子產品的需求來進行各種不同區域的設計,包括允許布局區域設計、禁止布局區域設計。允許布線區域設計等等。在allegro設計中,設置這些就在Areas,如圖5-60所示。
圖5-60 各類布局布線區域示意圖
? 在Allegro軟件中有Route Keepout、Route Keepin、Package Keepout、Package Keepin、Via Keepout等多種類型的區域進行設置,對PCB工程師的設計進行輔助,每一個的具體的含義如下所示:
l Route Keepout:表示的是在設置的這個區域進行布線操作,包括禁止走線、鋪銅、打孔;
l Route Keepin:表示的是在設置的這個區域進行布線操作,包括允許走線、鋪銅、打孔,
l Package Keepout:表示的是設置的這個區域禁止放置超高的器件,默認為不允許放置任何元器件,可設置允許放置元器件的高度,需要與元器件的封裝進行配合使用;
l Package Keepin:表示是的設置的這個區域可以放置元器件,在PCB板框確定后,可以設置比板框內縮一定寬度的Package Keepin區域,這樣在放置元器件的時候,不要太靠近板邊,提高可制造性;
l Via Keepout:表示的是設置的這個區域內不允許打孔;
l Shape Keepout:表示的是設置的這個區域不運行鋪銅。
編輯:hfy
-
pcb
+關注
關注
4326文章
23166瀏覽量
400039 -
allegro
+關注
關注
42文章
664瀏覽量
145563
發布評論請先 登錄
相關推薦
【PCB設計】PCB設計中的過孔分析
![【<b class='flag-5'>PCB設計</b>】<b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的過孔分析](https://file.elecfans.com//web2/M00/73/09/poYBAGNXtBiAVpITAABAxqnC_-8252.png)
![](https://file.elecfans.com/web2/M00/68/6F/pYYBAGMakaOAJx_VAALMWsCxU-A339.jpg)
PCB設計軟件allegro16.6演示區域規則的設置
AD21--1個重新調整PCB設計區域的方法
如何對不同區域的多臺UPS電源進行集中管理
Allegro SI在高速PCB設計中的應用
![Allegro SI在高速<b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的應用](https://file1.elecfans.com//web2/M00/A6/42/wKgZomUMPIyAER42AAAIoNR9AUY185.jpg)
評論