來源:互聯(lián)網(wǎng)
在電路中加上拉電阻或下拉電阻的目的是確定某個(gè)狀態(tài)電路中的高電平或低電平。
上、下拉電阻的作用
提高電路穩(wěn)定性,避免引起誤動(dòng)作。一些情況下按鍵如果不通過電阻上拉到高電平,那么在上電瞬間可能發(fā)生誤動(dòng)作,因?yàn)樵谏想娝查g單片機(jī)的引腳電平是不確定的,上拉電阻R12的存在保證了其引腳處于高電平狀態(tài),而不會(huì)發(fā)生誤動(dòng)作。
提高輸出管腳的帶載能力。受其他外圍電路的影響單片機(jī)在輸出高電平時(shí)能力不足,達(dá)不到VCC狀態(tài),這會(huì)影響整個(gè)系統(tǒng)的正常工作,上拉電阻的存在可以使管腳的驅(qū)動(dòng)能力增強(qiáng)。這里特別強(qiáng)調(diào)如下:帶片上I2C資源的單片機(jī),其SCL和SDA引腳是開漏引腳,如果當(dāng)做普通的GPIO來用的話,你會(huì)發(fā)現(xiàn)該引腳輸出高電平極不穩(wěn)定甚至因?yàn)樨?fù)載的關(guān)系都無法正常輸出高電平,這時(shí)候需要在這兩個(gè)引腳上加上拉電阻了。
下面舉幾個(gè)例子進(jìn)行講解:
按鍵檢測中的上拉電阻
增加上拉電阻的目的是使當(dāng)按鍵斷開時(shí),KeyIn1處于高電平狀態(tài),若無上拉,懸空,狀態(tài)無法確定。斷開為1,閉合為0,數(shù)字邏輯關(guān)系明確。
比較器輸出加上拉電阻
當(dāng)比較器反相輸入端電壓>同相輸入端電壓時(shí),比較器輸出低電平(地),沒問題;
當(dāng)比較器反相輸入端電壓<同相輸入端電壓時(shí),若無上拉電阻,比較器是不會(huì)輸出高電平的,而是相當(dāng)于懸空狀態(tài)的導(dǎo)線,只有增加上拉電阻才會(huì)輸出高電平。
三極管、MOS管等控制端上拉或下拉
三極管和MOS管當(dāng)開關(guān)使用時(shí),控制端加上拉或下拉電阻的目的是當(dāng)沒有輸入信號(hào)時(shí),使控制極處于穩(wěn)定電平狀態(tài),確保三極管或MOS管截止。
還有處理器IO口、光耦輸出、某些反相器等增加上拉或下拉電阻的目的也是一樣的,為了確定電平狀態(tài),減少干擾和誤差。
審核編輯 黃昊宇
-
上拉電阻
+關(guān)注
關(guān)注
5文章
366瀏覽量
31088 -
下拉電阻
+關(guān)注
關(guān)注
4文章
153瀏覽量
20834 -
電路設(shè)計(jì)
+關(guān)注
關(guān)注
6701文章
2531瀏覽量
213740
發(fā)布評(píng)論請(qǐng)先 登錄
浮思特 | 電子電路下拉電阻詳解:原理、計(jì)算與應(yīng)用指南

三極管下拉電阻設(shè)計(jì):穩(wěn)定與效率的平衡藝術(shù)

TXS01088E能不能直接把OE連接到VCCA,是否還需要加上拉、下拉電阻之類的?
NTC熱敏電阻與電路設(shè)計(jì)的關(guān)系
當(dāng)LMK00725的輸入為LVPECL電平時(shí),由于芯片輸入管腳內(nèi)部存在51KOhm上下拉,在芯片外部是否還需要增加上下拉偏置電阻呢?
如何在電路設(shè)計(jì)中優(yōu)化電阻
TLV320AIC3100原理圖,音頻輸入電路MIC的上拉電阻R1303和下拉電阻R1304是否需要?

【RS-485總線】詳解RS-485上下拉電阻的選擇

評(píng)論