重點
● 雙方在技術賦能方面的緊密合作使GLOBALFOUNDRIES? 12LP、12LP+ (12nm FinFET) 以及22FDX? (22nm FD-SOI) 平臺釋放最佳PPA潛能
● Fusion Compiler的針對性創新可在GF平臺上實現高達18%的性能、功耗和面積 (PPA)提升,同時獲得設計收斂結果的速度翻倍
● Fusion Compiler集成了PrimeTime? 電壓縮放技術和StarRC?簽核參數提取功能,可為用于FD-SOI平臺的自適應襯底偏置 (ABB) 提供優化解決方案
新思科技(Synopsys)近日宣布與GLOBALFOUNDRIES(GF? )展開最新合作,為采用Synopsys Fusion Compiler? RTL至GDSII產品的客戶提高生產力并優化功耗、性能和面積 (PPA),該產品是業界唯一的單一數據模型并能支持黃金簽核的設計實現解決方案。基于此合作,用戶能夠在功能豐富的GF平臺上快速跟蹤其在汽車、數據中心、物聯網和移動通信等垂直領域的產品。
此次合作將利用Fusion Compiler的最新先進技術來提高GF平臺的效益,并加快實現客戶在GF平臺(12LP和12LP+ (12nm FinFET)以及22FDX (22nm FD-SOI) )交付高度優化且具有針對性的設計實現解決方案。此次合作還將進一步擴展對GF平臺要求的支持,包括FD-SOI特定的自適應襯底偏置 (ABB) 和正向偏置設計流程。通過融合StarRC簽核參數提取與PrimeTime智能電壓縮放技術進行延遲和變異性分析,Fusion Compiler的全流程將得到優化,并通過這一先進平臺技術實現功耗、效益最大化。
“我們的差異化平臺和專業解決方案對諸多具有巨大增長潛力的市場應用進行了優化,對其需求的不斷增長,要求流程必須能實現高效交付最佳PPA并解決當今設計復雜性和時間緊迫性的問題。我們很高興能深化與新思科技的合作,為采用12LP、12LP+和22FDX解決方案進行設計的客戶提供基于Fusion Compiler的流程及其集成的RTL至GDSII設計實現系統。”
—— Richard Trihy
設計賦能部門副總裁
GF
Fusion Compiler解決方案的獨特架構使設計團隊能夠以最具收斂性的方式實現最佳PPA, 并確保最快、最可預測的獲得結果時間(TTR)。 Fusion Compiler是圍繞統一、高度可擴展數據模型構建而成,在部署通用全流程RTL至GDSII優化框架方面獨樹一幟,并可利用新思科技業界領先的黃金簽核產品技術組成一個單一的分析主干,進一步凸顯其差異化優勢。 這些關鍵技術可提供重要PPA指標的最佳收斂性和簽核的相關性,從而使這些指標在整個設計流程中得到準確而有效的優化。 Fusion Compiler提供了領先的SoC設計實現平臺,以應對行業內工藝技術、設計實現和簽核等不斷增長的設計挑戰。
“在整個半導體行業中,Fusion Compiler得到許多領導者和市場塑造者的前所未有的深度采用,他們正在積極部署該解決方案,以實現行業中最復雜和最搶手的SoC設計。我們與GF的合作是致力于以Fusion Compiler獨特架構的關鍵效益(包括一流的全流程PPA和最佳結果獲得時間),助力我們的共同客戶交付可定義市場的下一代產品。”
—— Charles Matar
設計部門系統解決方案和
生態系統支持業務高級副總裁
新思科技
責任編輯:haq
-
半導體
+關注
關注
334文章
27719瀏覽量
222676 -
GF
+關注
關注
0文章
19瀏覽量
28748 -
PPA
+關注
關注
0文章
21瀏覽量
7513
發布評論請先 登錄
相關推薦
評論