在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SPI編程時,如何理解時鐘相位和時鐘極性

Q4MP_gh_c472c21 ? 來源:嵌入式ARM ? 作者:劉小舒 ? 2020-11-12 18:09 ? 次閱讀

SPI是單片機外設(shè)電路中常用的一種通訊方式,適用于近距離通信,通常用于芯片間的通訊,有四根線。在SPI通訊中總線時鐘和總線相位也兩個比較重要的概念,一般在使用SPI通信時都使用默認設(shè)置,所以容易把這兩個參數(shù)忽略。和大家分享一下SPI通訊、時鐘極性以及時鐘相位的基礎(chǔ)知識。 什么是SPI通訊總線 SPI總線的英文全稱為S“Serial Periphral Interface”,意思是串行外設(shè)接口,由于通訊距離比較短,適用于芯片級別的短距離通訊。SPI的通訊分為主機和從機,屬于高速全雙工的總線通訊方式,SPI有四根線,分別為:

MISO:主設(shè)備輸入與從設(shè)備輸出線;

MOSI:主設(shè)備輸出與從設(shè)備輸入線;

SCK:串行同步時鐘信號線;

SS:從機片選信號線,也用CS來表示。

SPI總線的主機和從機的系統(tǒng)連接圖如下圖所示。

SPI總線時鐘的極性含義解釋 SPI的時鐘極性用CPOL來表示。SPI總線通訊的時基基準是時鐘信號線SCK,SCK既有高電平,又有低電平,SPI的時鐘極性用來表示時鐘信號在空閑時是高電平還是低電平。情況說明如下:

當CPOL=0:SCK信號線在空閑時為低電平;

當CPOL=1:SCK信號線在空閑時為高電平;

SPI總線時鐘的相位含義解釋

時鐘的相位用CPHA來表示,用來決定何時進行信號采樣,在第一個跳變沿還是第二個跳變沿,至于是上升沿還是下降沿則由CPOL相位極性來表示。下面分兩種情況來介紹。如下圖所示。

上圖表示CPHA=1時的情形,即在SCK時鐘的第二個邊沿進行數(shù)據(jù)的采樣,至于是上升沿采樣還是下降沿采樣取決于時鐘極性CPOL的值。如果CPHA=1,CPOL=1,則在SCK時鐘的第二個邊沿為上升沿時進行數(shù)據(jù)采樣。如果CPHA=1,CPOL=0,則在SCK時鐘的第二個邊沿為下降沿時進行數(shù)據(jù)采樣。 CPHA=0時的情形如下圖所示。

上圖表示CPHA=0時的情形,即在SCK時鐘的第一個邊沿進行數(shù)據(jù)的采樣,至于是上升沿采樣還是下降沿采樣取決于時鐘極性CPOL的值。如果CPHA=0,CPOL=1,則在SCK時鐘的第一個邊沿為下降沿時進行數(shù)據(jù)采樣。如果CPHA=0,CPOL=0,則在SCK時鐘的第一個邊沿為上升沿時進行數(shù)據(jù)采樣。 總結(jié)一下,SPI的時鐘極性決定了SCK在空閑時是低電平還是高電平;而相位極性則決定了在第一個邊沿還是第二個邊沿進行數(shù)據(jù)采樣。SPI的時鐘極性CPOL和相位極性CPHA是相互影響相互決定的,以上概念可能很繞口難以理解,但是對SPI進行一次編程之后,所有的內(nèi)容都好理解了。

責(zé)任編輯:xj

原文標題:SPI編程時,時鐘相位(CPHA)和時鐘極性(CPOL)怎么理解?

文章出處:【微信公眾號:嵌入式ARM】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1886

    瀏覽量

    132903
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1785

    瀏覽量

    94904
  • 編程
    +關(guān)注

    關(guān)注

    88

    文章

    3685

    瀏覽量

    94923

原文標題:SPI編程時,時鐘相位(CPHA)和時鐘極性(CPOL)怎么理解?

文章出處:【微信號:gh_c472c2199c88,微信公眾號:嵌入式微處理器】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    第十七章 SPI

    本篇文章介紹了W55MH32的SPI接口,可工作于SPI或I2S模式,支持半 / 全雙工、主從操作,具可編程時鐘極性/
    的頭像 發(fā)表于 05-28 17:29 ?318次閱讀
    第十七章 <b class='flag-5'>SPI</b>

    FPGA時序約束之設(shè)置時鐘

    Vivado中時序分析工具默認會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時鐘
    的頭像 發(fā)表于 04-23 09:50 ?325次閱讀
    FPGA時序約束之設(shè)置<b class='flag-5'>時鐘</b>組

    AD9547雙路/四路輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器技術(shù)手冊

    AD9547針對許多系統(tǒng)提供同步功能,包括同步光纖網(wǎng)絡(luò)(SONET/SDH)。該器件產(chǎn)生的輸出時鐘可以與兩路差分或四路單端外部輸入?yún)⒖?b class='flag-5'>時鐘之一同步。數(shù)字鎖相環(huán)(PLL)可以降低與外部參考時鐘相
    的頭像 發(fā)表于 04-11 09:37 ?188次閱讀
    AD9547雙路/四路輸入網(wǎng)絡(luò)<b class='flag-5'>時鐘</b>發(fā)生器/同步器技術(shù)手冊

    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    降低與外部參考時鐘相關(guān)的輸入時間抖動或相位噪聲。借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9559也能持續(xù)產(chǎn)生低抖動輸出時鐘
    的頭像 發(fā)表于 04-10 14:35 ?265次閱讀
    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊

    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    (DPLL)可以降低與外部參考時鐘相關(guān)的輸入時間抖動或相位噪聲。 借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9554也能持續(xù)產(chǎn)生低抖動輸出時鐘
    的頭像 發(fā)表于 04-10 11:51 ?270次閱讀
    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊

    AD9554-1四路PLL、四通道輸入、四通道輸出多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    。 DPLL可以降低與外部參考時鐘相關(guān)的輸入時間抖動或相位噪聲。 借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9554-1也能持續(xù)產(chǎn)生低抖動輸出時鐘
    的頭像 發(fā)表于 04-10 11:21 ?240次閱讀
    AD9554-1四路PLL、四通道輸入、四通道輸出多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊

    白話理解RCC時鐘樹(可下載)

    時鐘就像是單片機的“心臟”,單片機正常工作離不開時鐘的支持,下圖是我們單片機的時鐘樹 ,它反映了單片機的時鐘關(guān)系。我們來詳細描述一下時鐘樹的
    發(fā)表于 03-27 13:50 ?0次下載

    ADS1298的時鐘相位極性是什么?

    ADS1298的時鐘相位極性是什么,如果用STM32,它的時鐘相位極性應(yīng)該如何配置?
    發(fā)表于 02-08 08:22

    1.5GHz低相位噪聲時鐘評估板

    電子發(fā)燒友網(wǎng)站提供《1.5GHz低相位噪聲時鐘評估板.pdf》資料免費下載
    發(fā)表于 12-19 14:46 ?0次下載
    1.5GHz低<b class='flag-5'>相位</b>噪聲<b class='flag-5'>時鐘</b>評估板

    通信協(xié)議之SPI總線硬件篇

    SPI:Serial Peripheral Interface,串行外圍設(shè)備接口。 是由摩托羅拉在20世紀80年代中期開發(fā)的同步串行總線接口規(guī)范(帶有時鐘信號,通過時鐘極性
    的頭像 發(fā)表于 11-25 17:56 ?2136次閱讀
    通信協(xié)議之<b class='flag-5'>SPI</b>總線硬件篇

    請問LMK05318BEVM如何實現(xiàn)輸入和輸出時鐘相位同步?

    我們使用開發(fā)板,想實現(xiàn)輸入時鐘和輸出時鐘相位同步的功能,輸入和輸出時鐘都是LVCMOS電平,一路輸入時鐘12.288M,一路輸出時鐘49.
    發(fā)表于 11-11 08:25

    飛凌嵌入式ElfBoard ELF 1板卡-spi編程示例之spi硬件原理

    時鐘極性(CPOL)和相位(CPHA)共同決定讀取數(shù)據(jù)的方式: CPOL用來決定SCLK空閑時的電平:CPOL=0,空閑時為低電平;CPOL=1,空閑時為高電平。 CPHA用來決定采樣時刻:CPHA=0,每個周期的第一個
    發(fā)表于 11-05 08:44

    時鐘產(chǎn)品參數(shù)解讀

    引言:時鐘是現(xiàn)代通信和數(shù)字系統(tǒng)中的核心組成部分,對于數(shù)據(jù)傳輸和系統(tǒng)同步至關(guān)重要。為了評估時鐘的性能和穩(wěn)定性,人們通常關(guān)注一些主要參數(shù)指標。本文將介紹時鐘的主要參數(shù)指標,包括穩(wěn)定度、頻率精度和
    的頭像 發(fā)表于 10-21 15:51 ?1524次閱讀
    <b class='flag-5'>時鐘</b>產(chǎn)品參數(shù)解讀

    CDCF5801A具有延遲控制和相位對準的時鐘乘法器數(shù)據(jù)表

    電子發(fā)燒友網(wǎng)站提供《CDCF5801A具有延遲控制和相位對準的時鐘乘法器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 10:56 ?0次下載
    CDCF5801A具有延遲控制和<b class='flag-5'>相位</b>對準的<b class='flag-5'>時鐘</b>乘法器數(shù)據(jù)表

    時鐘抖動與相位噪聲的關(guān)系

    時鐘抖動和相位噪聲是數(shù)字系統(tǒng)和通信系統(tǒng)中兩個至關(guān)重要的概念,它們之間存在著緊密而復(fù)雜的關(guān)系。以下是對時鐘抖動和相位噪聲關(guān)系的詳細探討,旨在全面解析兩者之間的相互作用和影響。
    的頭像 發(fā)表于 08-19 18:01 ?1548次閱讀
    主站蜘蛛池模板: 女人aaaaa片一级一毛片 | 激情五月激情综合 | 久久香蕉综合色一综合色88 | 中文天堂在线视频 | 91精品国产免费久久久久久青草 | 亚洲一区二区三区在线网站 | 久久99热狠狠色精品一区 | 黄色在线视频免费看 | 欧美系列在线 | 特级毛片视频在线 | 国产操视频| 色色色色色网 | 男人j桶女人j免费视频 | 欧美高清老少配性啪啪 | 西西人体大胆高清啪啪欧洲 | 狠狠色丁香婷婷综合最新地址 | 成人欧美精品大91在线 | 香港三级理论在线观看网站 | 免费播放视频 | ww欧美| 好紧好爽太大了h视频 | 99久久伊人 | 四虎网站最新网址 | 四虎影永久在线观看精品 | 日本加勒比在线视频 | 天天射视频 | 天堂社区在线观看 | 亚洲一区二区三 | 天天躁夜夜躁狠狠躁2018a | 国产精品久久久精品视频 | 亚洲一区二区在线播放 | 美女扒开尿口给男人桶 | 手机看片福利盒子久久 | 黄网站视频观看免费 | 视频亚洲一区 | 老司机色网 | 国产视频一区二区在线观看 | 色综合成人| 中文字幕在线观看第一页 | 亚洲午夜久久久久国产 | 在线精品一区二区三区 |