在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

上/下拉電阻詳解

GReq_mcu168 ? 來源:玩轉單片機 ? 作者:玩轉單片機 ? 2021-02-14 15:00 ? 次閱讀

除了前一節討論的拉電阻基本使用方法外,上拉電阻也可以提升高電平的電壓閾值,以便于前后級信號相匹配,比如,TTL邏輯電平驅動CMOS邏輯電平時,我們通常會添加一個上拉電阻R1,如下圖所示:

579eabb4-56fc-11eb-8b86-12bb97331649.jpg

But Why? 我們先來看看TTL電平標準圖與CMOS電平標準圖,如下圖所示:

57c94f22-56fc-11eb-8b86-12bb97331649.jpg

可以看到,TTL邏輯輸出的低電平最大值VOLMAX(0.4V)小于CMOS邏輯輸入低電平最大值VILMAX(0.3×VCC=1.5V),因此,TTL低電平驅動CMOS邏輯是完全沒有問題的,但是TTL邏輯輸出的高電平最小值VOHMIN(2.4V)卻低于CMOS邏輯輸入高電平的最小值VIHMIN(0.7×VCC=3.5V),換言之,CMOS邏輯可能不能夠識別TTL邏輯高電平(注意“可能”這兩個字)。

那為什么添加上拉電阻后就能夠使TTL邏輯可靠驅動CMOS邏輯呢?我們看看TTL邏輯電路的輸出結構,如下圖的所示:(下圖來自TI公司六反相器7404數據手冊)

5801ffca-56fc-11eb-8b86-12bb97331649.jpg

事實上,所有TTL邏輯輸出結構都是一致的,如下圖所示2輸入與門:(下圖來自TI公司四個兩輸入與門7408數據手冊)。

582eb89e-56fc-11eb-8b86-12bb97331649.jpg

如下圖所示2輸入或門:(下圖來自TI公司四個兩輸入或門7432數據手冊)。

585f86b8-56fc-11eb-8b86-12bb97331649.jpg

其它TTL邏輯輸出結構也是類似的,此處不再贅述。TTL邏輯輸出為高電平時內部狀態如下圖所示:

5893761c-56fc-11eb-8b86-12bb97331649.jpg

按照TTL電平標準,輸出高電平VOH至少2.4V(VOHMIN=2.4V),換言之,這個輸出電壓也可能高于或低于CMOS高電平輸入識別閾值最小值3.5V(不可靠),而添加上拉電阻后的TTL邏輯電路狀態如下圖所示:

58b0e4c2-56fc-11eb-8b86-12bb97331649.jpg

由于上拉電阻R4的存在,使得三極管Q3與二極管D2都處于截止狀態,因此輸出電平被上拉至5V高電平,妥妥地超過了CMOS邏輯高電平判斷閾值的最小值( 3.5V),這樣CMOS邏輯電路就能夠可靠地進行高電平判斷。

但是,反過來CMOS邏輯電平能夠可靠地驅動TTL邏輯電平,讀者可自行對照兩者的邏輯電平標準圖就真相大白了。

上拉電阻也可以提升單片機引腳的高電平驅動能力。前面我們已經介紹過,任何單片機的IO引腳的驅動電流都是有限的(比如,STM32單片機引腳的驅動能力為25mA),如下圖所示:

58fd8bba-56fc-11eb-8b86-12bb97331649.jpg

3.3V單片機IO引腳最大可以驅動約132歐姆的電阻(負載),如果驅動的電阻小于132歐姆,輸出高電平“H”就因電流驅動能力不足而使得輸出電壓下降,這時我們可以添加一個上拉電阻,如下圖所示:

592348b4-56fc-11eb-8b86-12bb97331649.jpg

100歐姆負載需要約33mA的驅動電流,但單片機IO引腳只有25mA可以提供,額外的8mA將由3.3V直流電源通過上拉電阻R1提供。

在高速數字設計電路中,信號的傳輸路徑可用傳輸線來表征,一般差分傳輸線阻抗約100歐姆左右,單端傳輸線的阻抗約為50歐姆左右,如果接收端的輸入阻抗與傳輸線阻抗不匹配(匹配就是相等的意思),則會引起信號反射,如下圖所示:

59389728-56fc-11eb-8b86-12bb97331649.jpg

事實上,大多數接收端的輸入阻抗遠大于傳輸線阻抗,將傳輸線出來的信號直接與接收端對接必定將產生反射,從而引起信號完整性(Signal Integrity, SI)問題,因此,我們通常都會使用各種端接手段進行阻抗的匹配,添加下拉電阻就是其中一個手段,如下圖所示:

5969a3a4-56fc-11eb-8b86-12bb97331649.jpg

也可以使用上下拉電阻配合的方式進行阻抗的匹配(遠端戴維南端接),如下圖所示:

5991d540-56fc-11eb-8b86-12bb97331649.jpg

如果讀者有過DDRII SDRAM的應用經驗,會發現其中有一個VTT電壓,如下圖所示:

59b6f762-56fc-11eb-8b86-12bb97331649.jpg

VTT就是端接電壓(termination voltage),它通常是VDDQ的一半。差分傳輸線的端接原理也是相似的,至于更多細節方面可參考系列文章《高速數字邏輯電平標準之SSTL》及《高速PCB設計之端接》,此處不再贅述。

我們在說某個電阻是上拉電阻或下拉電阻的時候,它其實還同時有限制電流的能力,只不過在使用拉電阻過程中,上拉或下拉的功能占主導地位,也因此而得名,你可以把端接電阻稱為上拉電阻或下拉電阻,但你總不會稱其為限流電阻吧?

責任編輯:xj

原文標題:上/下拉電阻

文章出處:【微信公眾號:玩轉單片機】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5752

    瀏覽量

    236368
  • 電阻
    +關注

    關注

    86

    文章

    5571

    瀏覽量

    172996
  • TTL
    TTL
    +關注

    關注

    7

    文章

    507

    瀏覽量

    70543

原文標題:上/下拉電阻

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    請問ADS1278配置管腳的下拉電阻阻值選擇多少?

    請問ADS1278的配置管腳的下拉電阻阻值選擇多少? 拉到 3.3v 下拉到 gnd 對了 數字地和模擬地可以公用么? 謝謝~
    發表于 01-23 08:29

    DAC101S101初次電瞬間下拉電阻的開關是默認閉合的嗎?

    引腳的0V是因為100K或是1K(見下圖)下拉電阻到底產生;還是說輸出就是0V,下拉電阻沒有接通。 疑問: 1、初次電瞬間
    發表于 11-25 06:18

    下拉電阻的使用方法

    電阻是把一個信號通過一個電阻接到電源(Vcc),下拉電阻是一個信號通過一個電阻接到地(GND
    的頭像 發表于 11-07 10:22 ?776次閱讀
    上<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的使用方法

    電阻下拉電阻有什么區別?#硬件工程師 #電路設計 #揚興科技

    電阻
    揚興科技
    發布于 :2024年09月26日 16:41:20

    【RS-485總線】詳解RS-485上下拉電阻的選擇

    RS-485總線廣泛應用于通信、工業自動化等領域,在實際應中,通常會遇到是否需要加上下拉電阻以及加多大的電阻合適的問題,下面我們將對這些問題進行詳細的分析。為什么需要加上下拉
    的頭像 發表于 09-21 08:06 ?1052次閱讀
    【RS-485總線】<b class='flag-5'>詳解</b>RS-485上<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的選擇

    電路設計基礎:電阻下拉電阻分析

    電阻下拉電阻 在電子元器件間中,并不存在上拉電阻下拉
    發表于 08-22 13:59

    請問ESP8266 GPIO的內部拉/下拉電阻范圍有多大?

    ESP8266 GPIO的內部拉/下拉電阻范圍有多大?
    發表于 07-08 07:16

    通俗理解:下載口的上下拉電阻

    ,而且ST-LINK的價格也很便宜。如上圖所示,一般我們都會這樣設計SWD接口,但是為什么SWDIO需要10K電阻拉?SWCLK為什么需要10K電阻下拉?我們先來參
    的頭像 發表于 05-20 08:11 ?3144次閱讀
    通俗理解:下載口的上<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>

    電阻下拉電阻的用處和區別介紹

    電阻下拉電阻是電子電路設計中常用的兩種電阻。盡管它們有共同點,例如影響電路的阻抗特性和限制電流流過電路的能力,但它們的工作原理和應用場
    的頭像 發表于 05-02 15:18 ?5437次閱讀
    <b class='flag-5'>上</b>拉<b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的用處和區別介紹

    下拉電阻的作用有哪些

    下拉電阻是一種常見的電子元件,用于在沒有輸入或輸入為高阻抗狀態時,將電路節點固定在低邏輯電平(通常是地或負電源)。其主要作用包括: 確保默認邏輯電平:下拉電阻可以保證即使沒有信號輸入或
    的頭像 發表于 05-02 15:08 ?2644次閱讀

    電阻的作用是什么

    電阻是一種用于保證輸入信號為預期邏輯電平的電阻元件。電阻的作用在于通過一個串聯的電阻器將
    的頭像 發表于 05-02 14:51 ?3958次閱讀
    <b class='flag-5'>上</b>拉<b class='flag-5'>電阻</b>的作用是什么

    最全講解上下拉電阻下拉電阻的選擇與上下拉電阻的應用

    在電子元器件間中,并不存在上拉電阻下拉電阻這兩種實體的電阻,之所以這樣稱呼,原因是根據電阻不同使用的場景來定義的,其本質還是
    的頭像 發表于 04-09 15:13 ?1w次閱讀
    最全講解上<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b> 上<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的選擇與上<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>的應用

    STM32cubemx在開漏和推挽輸出模式下電阻下拉電阻有什么作用和區別?

    只配置過輸入的時候拉和下拉電阻。不知道在開漏和推挽輸出模式下電阻下拉
    發表于 03-27 07:20

    電阻下拉電阻是什么

    拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。而下拉電阻是直接接到地上,接二極管的時候
    發表于 02-29 12:39 ?4582次閱讀
    <b class='flag-5'>上</b>拉<b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>是什么

    請為cx3的io口沒有內部電阻下拉電阻嗎?

    ,CyU3PGpioSetValue,在配置參數里CyU3PGpioSimpleConfig_t的結構里,沒有看到此io口是否可以配置內部拉或下拉電阻。請為cx3的io口沒有內部
    發表于 02-28 06:25
    主站蜘蛛池模板: 一级做a爰片久久毛片看看 一级做a爰片久久毛片毛片 | 国产精品一区二区三区免费视频 | 免费国产高清精品一区在线 | 欧美zoozzooz在线观看 | 亚洲激情a| 美女被免费视频网站九色 | 日本午夜大片 | 日本高清视频一区 | 免费在线播放黄色 | 亚洲最新在线 | 爱爱免费网址 | 黄视频在线观看免费 | 久久久久国产一级毛片高清片 | 一级福利视频 | 丁香六月色婷婷 | 美女和美女 | 最新国产你懂的在线网址 | 成人国产一区二区三区 | 爱情岛网站亚洲禁18进入 | 男人一级片 | 久久综合九色综合欧洲色 | 欧美性白人极品1819hd高清 | 在线视频亚洲一区 | 色综合色 | 夜夜操夜夜摸 | 国产女人在线观看 | 日本不卡一区 | 久草五月 | 午夜剧场官网 | 2017天天干 | 窝窝视频成人影院午夜在线 | 国产黄色三级网站 | 欧美黄色大片免费观看 | 国产精品丝袜在线观看 | ts视频在线观看 | 精品精品国产自在久久高清 | 国产精品久久久久久免费播放 | 一级待一黄aaa大片在线还看 | 影音先锋在线亚洲精品推荐 | 欧美色图综合网 | 亚洲高清免费观看 |