在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于PCB布線的20個(gè)問(wèn)答

電子設(shè)計(jì) ? 來(lái)源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2022-02-17 11:24 ? 次閱讀

1. 高頻信號(hào)布線時(shí)要注意哪些問(wèn)題?
信號(hào)線的阻抗匹配;與其他信號(hào)線的空間隔離;對(duì)于數(shù)字高頻信號(hào),差分線效果會(huì)更好。

2. 在布板時(shí),如果線密,孔就可能要多,當(dāng)然就會(huì)影響板子的電氣性能,怎樣提高板子的電氣性能?
對(duì)于低頻信號(hào),過(guò)孔不要緊,高頻信號(hào)盡量減少過(guò)孔。如果線多可以考慮多層板。

3. 是不是板子上加的去耦電容越多越好?
去耦電容需要在合適的位置加合適的值。例如,在模擬器件的供電端口就需要加,并且需要用不同的電容值去濾除不同頻率的雜散信號(hào)。

4. 一個(gè)好的板子它的標(biāo)準(zhǔn)是什么?
布局合理、電源線功率冗余度足夠、高頻阻抗、低頻走線簡(jiǎn)潔。

5. 通孔和盲孔對(duì)信號(hào)的差異影響有多大?應(yīng)用的原則是什么?
采用盲孔或埋孔是提高多層板密度、減少層數(shù)和板面尺寸的有效方法,并大大減少了鍍覆通孔的數(shù)量。

但相比較而言,通孔在工藝上好實(shí)現(xiàn),成本較低,所以一般設(shè)計(jì)中都使用通孔。

6. 在涉及模擬數(shù)字混合系統(tǒng)的時(shí)候,有人建議電層分割,地平面采取整片敷銅,也有人建議電地層都分割,不同的地在電源端點(diǎn)接,但是這樣對(duì)信號(hào)的回流路徑就遠(yuǎn)了,具體應(yīng)用時(shí)應(yīng)如何選擇合適的方法?
如果有高頻>20MHz信號(hào)線,并且長(zhǎng)度和數(shù)量都比較多,那么需要至少兩層給這個(gè)模擬高頻信號(hào)。一層信號(hào)線,一層大面積地,并且信號(hào)線層需要打足夠的過(guò)孔到地。這樣的目的是:

對(duì)于模擬信號(hào),這提供了一個(gè)完整的傳輸介質(zhì)和阻抗匹配;

地平面把模擬信號(hào)和其他數(shù)字信號(hào)進(jìn)行隔離;

地回路足夠小,因?yàn)槟愦蛄撕芏噙^(guò)孔,地又是一個(gè)大平面。

7. 在電路板中,信號(hào)輸入插件在PCB最左邊沿,MCU在靠右邊,那么在布局時(shí)是把穩(wěn)壓電源芯片放置在源靠近接插件(電源 IC輸出5V經(jīng)過(guò)一段比較長(zhǎng)的路徑才到達(dá)MCU),還是把電源IC放置到中間偏右(電源IC的輸出5V的線到達(dá)MCU就比較短,但輸入電源段線就經(jīng)過(guò)比較長(zhǎng)一段PCB板)?或是有更好的布局?
首先信號(hào)輸入插件是否是模擬器件?如果是模擬器件,建議電源布局應(yīng)盡量不影響到模擬部分的信號(hào)完整性。因此有幾點(diǎn)需要考慮:

首先穩(wěn)壓電源芯片是否是比較干凈,紋波小的電源?模擬部分的供電,對(duì)電源的要求比較高;

模擬部分和MCU是否是一個(gè)電源,在高精度電路的設(shè)計(jì)中,建議把模擬部分和數(shù)字部分的電源分開(kāi);

對(duì)數(shù)字部分的供電需要考慮到盡量減小對(duì)模擬電路部分的影響。

8. 在高速信號(hào)鏈的應(yīng)用中,對(duì)于多ASIC都存在模擬地和數(shù)字地,究竟是采用地分割,還是不分割地?既有準(zhǔn)則是什么?哪種效果更好?
迄今為止沒(méi)有定論。一般情況下可以查閱芯片的手冊(cè)。ADI所有混合芯片的手冊(cè)中都是推薦你一種接地的方案,有些是推薦共地、有些是建議隔離地,這取決于芯片設(shè)計(jì)。

9. 何時(shí)要考慮線的等長(zhǎng)?如果要考慮使用等長(zhǎng)線的話,兩根信號(hào)線之間的長(zhǎng)度之差最大不能超過(guò)多少?如何計(jì)算?
差分線計(jì)算思路:如果傳一個(gè)正弦信號(hào),長(zhǎng)度差等于它傳輸波長(zhǎng)的一半,相位差就是180度,這時(shí)兩個(gè)信號(hào)就完全抵消了。所以這時(shí)的長(zhǎng)度差是最大值。以此類推,信號(hào)線差值一定要小于這個(gè)值。

10. 高速中的蛇形走線,適合在哪種情況?有什么缺點(diǎn)沒(méi)?比如對(duì)于差分走線,又要求兩組信號(hào)是正交的。
蛇形走線,因?yàn)閼?yīng)用場(chǎng)合不同而具有不同的作用:
如果蛇形走線在計(jì)算機(jī)板中出現(xiàn),其主要起到一個(gè)濾波電感和阻抗匹配的作用,用于提高電路的抗干擾能力。計(jì)算機(jī)主機(jī)板中的蛇形走線,主要用在一些時(shí)鐘信號(hào)中,如PCI-Clk、AGPCIK、IDE、DIMM等信號(hào)線。

若在一般普通PCB板中,除了具有濾波電感的作用外,還可作為收音機(jī)天線的電感線圈等等。如2.4G的對(duì)講機(jī)中就用作電感。

對(duì)一些信號(hào)布線長(zhǎng)度要求必須嚴(yán)格等長(zhǎng),高速數(shù)字PCB板的等線長(zhǎng)是為了使各信號(hào)的延遲差保持在一個(gè)范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過(guò)一個(gè)時(shí)鐘周期時(shí)會(huì)錯(cuò)讀下一周期的數(shù)據(jù))。如INTELHUB架構(gòu)中的HUBLink,一共13根,使用233MHz的頻率,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是惟一的解決辦法。一般要求延遲差不超過(guò)1/4時(shí)鐘周期,單位長(zhǎng)度的線延遲差也是固定的,延遲跟線寬、線長(zhǎng)、銅厚、板層結(jié)構(gòu)有關(guān),但線過(guò)長(zhǎng)會(huì)增大分布電容和分布電感,使信號(hào)質(zhì)量有所下降。所以時(shí)鐘 IC引腳一般都接端接,但蛇形走線并非起電感的作用。相反地,電感會(huì)使信號(hào)中的上升沿中的高次諧波相移,造成信號(hào)質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍。信號(hào)的上升時(shí)間越小,就越易受分布電容和分布電感的影響。

蛇形走線在某些特殊的電路中起到一個(gè)分布參數(shù)的LC濾波器的作用。

11. 在設(shè)計(jì)PCB時(shí),如何考慮電磁兼容EMC/EMI,具體需要考慮哪些方面?采取哪些措施?
EMI/EMC設(shè)計(jì)必須一開(kāi)始布局時(shí)就要考慮到器件的位置,PCB疊層的安排,重要聯(lián)機(jī)的走法, 器件的選擇等。例如時(shí)鐘發(fā)生器的位置盡量不要靠近對(duì)外的連接器,高速信號(hào)盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號(hào)之斜率(slew rate)盡量小以降低高頻成分,選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。另外,注意高頻信號(hào)電流之回流路徑使其回路面積盡量小(也就是回路阻抗loop impedance盡量小)以減少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。

最后,適當(dāng)?shù)倪x擇PCB與外殼的接地點(diǎn)(chassis ground)。

12. 請(qǐng)問(wèn)射頻寬帶電路PCB的傳輸線設(shè)計(jì)有何需要注意的地方?傳輸線的地孔如何設(shè)置比較合適,阻抗匹配是需要自己設(shè)計(jì)還是要和PCB加工廠家合作?
這個(gè)問(wèn)題要考慮很多因素。比如PCB材料的各種參數(shù),根據(jù)這些參數(shù)最后建立的傳輸線模型,器件的參數(shù)等。阻抗匹配一般要根據(jù)廠家提供的資料來(lái)設(shè)計(jì)。

13. 在模擬電路和數(shù)字電路并存的時(shí)候,如一半是FPGA單片機(jī)數(shù)字電路部分,另一半是DAC和相關(guān)放大器的模擬電路部分。各種電壓值的電源較多,遇到數(shù)模雙方電路都要用到的電壓值的電源,是否可以用共同的電源,在布線和磁珠布置上有什么技巧?
一般不建議這樣使用,這樣使用會(huì)比較復(fù)雜,也很難調(diào)試。

14. 在進(jìn)行高速多層PCB設(shè)計(jì)時(shí),關(guān)于電阻電容等器件的封裝的選擇的,主要依據(jù)是什么?常用哪些封裝,能否舉幾個(gè)例子。
0402是手機(jī)常用;0603是一般高速信號(hào)的模塊常用;依據(jù)是封裝越小寄生參數(shù)越小,當(dāng)然不同廠家的相同封裝在高頻性能上有很大差異。建議你在關(guān)鍵的位置使用高頻專用元件。

15. 一般在設(shè)計(jì)中雙面板是先走信號(hào)線還是先走地線?
這個(gè)要綜合考慮。在首先考慮布局的情況下,考慮走線。

16. 在進(jìn)行高速多層PCB設(shè)計(jì)時(shí),最應(yīng)該注意的問(wèn)題是什么?能否做詳細(xì)說(shuō)明問(wèn)題的解決方案。
最應(yīng)該注意的是設(shè)計(jì),就是信號(hào)線、電源線、地、控制線這些你是如何劃分在每個(gè)層的。一般的原則是模擬信號(hào)和模擬信號(hào)地至少要保證單獨(dú)的一層。電源也建議用單獨(dú)一層。

17. 請(qǐng)問(wèn)具體何時(shí)用2層板,4層板,6層板?在技術(shù)上有沒(méi)有嚴(yán)格的限制(除去體積原因)?是以CPU的頻率為準(zhǔn)還是其和外部器件數(shù)據(jù)交互的頻率為準(zhǔn)?
采用多層板首先可以提供完整的地平面,另外可以提供更多的信號(hào)層,方便走線。對(duì)于CPU要去控制外部存儲(chǔ)器件的應(yīng)用,應(yīng)以交互的頻率為考慮,如果頻率較高,完整的地平面是一定要保證的,此外信號(hào)線最好要保持等長(zhǎng)。

18. PCB布線對(duì)模擬信號(hào)傳輸?shù)挠绊懭绾畏治觯绾螀^(qū)分信號(hào)傳輸過(guò)程中引入的噪聲是布線導(dǎo)致還是運(yùn)放器件導(dǎo)致?
這個(gè)很難區(qū)分,只能通過(guò)PCB布線來(lái)盡量避免布線引入額外噪聲。

19. 對(duì)高速多層PCB來(lái)說(shuō),電源線、地線與信號(hào)線的線寬設(shè)置為多少是合適的,常用設(shè)置是怎樣的,能舉例說(shuō)明嗎?例如工作頻率在300Mhz的時(shí)候該怎么設(shè)置?
300MHz的信號(hào)一定要做阻抗仿真計(jì)算出線寬和線和地的距離;電源線需要根據(jù)電流的大小決定線寬,在混合信號(hào)PCB的時(shí)候一般就不用"線"來(lái)表示地了,而是用整個(gè)平面,這樣才能保證回路電阻最小,并且信號(hào)線下面有一個(gè)完整的平面。

20. 怎樣的布局才能達(dá)到最好的散熱效果?
PCB中熱量的來(lái)源主要有三個(gè)方面:電子元器件的發(fā)熱;PCB本身的發(fā)熱;其它部分傳來(lái)的熱。

在這三個(gè)熱源中,元器件的發(fā)熱量最大,是主要熱源,其次是PCB板產(chǎn)生的熱,外部傳入的熱量取決于系統(tǒng)的總體熱設(shè)計(jì),暫時(shí)不做考慮。

那么熱設(shè)計(jì)的目的是采取適當(dāng)?shù)拇胧┖头椒ń档驮骷臏囟群蚉CB板的溫度,使系統(tǒng)在合適的溫度下正常工作。主要是通過(guò)減小發(fā)熱,和加快散熱來(lái)實(shí)現(xiàn)。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCB工程師
    +關(guān)注

    關(guān)注

    1

    文章

    22

    瀏覽量

    7850
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳布線二、信號(hào)走線下
    的頭像 發(fā)表于 05-28 19:34 ?854次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?498次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    在KiCad的PCB編輯其中,有一個(gè)實(shí)用的工具,可以用來(lái)清理布線與過(guò)孔

    在KiCad的PCB編輯其中,有一個(gè)實(shí)用的工具,可以用來(lái)清理布線與過(guò)孔。不僅可以移除沒(méi)有使用的布線與過(guò)孔,還可以清理冗余的重疊導(dǎo)線。
    發(fā)表于 05-06 21:57

    可靠的6個(gè)PCB設(shè)計(jì)指南

    我們開(kāi)始新設(shè)計(jì)時(shí),因?yàn)閷⒋蟛糠謺r(shí)間都花在了電路設(shè)計(jì)和元件的選擇上,在 PCB 布局布線階段往往會(huì)因?yàn)榻?jīng)驗(yàn)不足,考慮不夠周全。 如果沒(méi)有為 PCB 布局布線階段的設(shè)計(jì)提供充足的時(shí)間和精力
    的頭像 發(fā)表于 02-07 11:29 ?925次閱讀
    可靠的6<b class='flag-5'>個(gè)</b><b class='flag-5'>PCB</b>設(shè)計(jì)指南

    104條關(guān)于PCB布局布線的小技巧

    布局布線的基本的原則和技巧,才可以讓自己的設(shè)計(jì)完美無(wú)缺。 下面涵蓋了PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧,以問(wèn)答形式解答了有關(guān)PCB布局
    的頭像 發(fā)表于 01-07 09:21 ?974次閱讀
    104條<b class='flag-5'>關(guān)于</b><b class='flag-5'>PCB</b>布局<b class='flag-5'>布線</b>的小技巧

    儀器知識(shí)問(wèn)答小課堂

    關(guān)于儀器設(shè)備實(shí)驗(yàn)中的各種知識(shí)問(wèn)題的問(wèn)答
    的頭像 發(fā)表于 12-27 16:21 ?410次閱讀
    儀器知識(shí)<b class='flag-5'>問(wèn)答</b>小課堂

    了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線規(guī)則的DDR時(shí)序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?3次下載
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>規(guī)則的DDR時(shí)序規(guī)范

    短文6:關(guān)于功率因素的有趣問(wèn)答

    2個(gè)關(guān)于功率因素的有趣問(wèn)答
    的頭像 發(fā)表于 09-23 12:22 ?375次閱讀

    AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《AM62 PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB</b>設(shè)計(jì)逃逸<b class='flag-5'>布線</b>應(yīng)用說(shuō)明

    求助,關(guān)于模擬電路的PCB布線及布局問(wèn)題求解

    希望可以提供一份關(guān)于放大器的布局布線方面的指導(dǎo)文檔。另,我有一塊使用LM386做成的兩層放大板,現(xiàn)需要改為四層板,中間兩層為電源和地。這樣做,會(huì)不會(huì)產(chǎn)生什么不良影響。
    發(fā)表于 09-11 08:08

    AM62x(AMC)PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明

    電子發(fā)燒友網(wǎng)站提供《AM62x(AMC)PCB設(shè)計(jì)逃逸布線應(yīng)用說(shuō)明.pdf》資料免費(fèi)下載
    發(fā)表于 09-10 09:57 ?0次下載
    AM62x(AMC)<b class='flag-5'>PCB</b>設(shè)計(jì)逃逸<b class='flag-5'>布線</b>應(yīng)用說(shuō)明

    AD20原理圖跟PCB怎么交互

    在Altium Designer 20(簡(jiǎn)稱AD20)中,原理圖和PCB之間的交互是設(shè)計(jì)流程中的一個(gè)重要環(huán)節(jié),它允許設(shè)計(jì)師在邏輯設(shè)計(jì)和物理實(shí)現(xiàn)之間自由切換,確保設(shè)計(jì)的準(zhǔn)確性和一致性。以
    的頭像 發(fā)表于 09-02 17:19 ?5953次閱讀

    AM62Px PCB設(shè)計(jì)迂回布線

    電子發(fā)燒友網(wǎng)站提供《AM62Px PCB設(shè)計(jì)迂回布線.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 10:08 ?0次下載
    AM62Px <b class='flag-5'>PCB</b>設(shè)計(jì)迂回<b class='flag-5'>布線</b>

    AM62x SiP PCB設(shè)計(jì)迂回布線

    電子發(fā)燒友網(wǎng)站提供《AM62x SiP PCB設(shè)計(jì)迂回布線.pdf》資料免費(fèi)下載
    發(fā)表于 08-29 09:46 ?0次下載
    AM62x SiP <b class='flag-5'>PCB</b>設(shè)計(jì)迂回<b class='flag-5'>布線</b>

    高速pcb布線規(guī)則有哪些

    高速pcb布線規(guī)則有哪些 高速PCB布線規(guī)則 摘要:隨著電子技術(shù)的快速發(fā)展,高速PCB設(shè)計(jì)變得越來(lái)越重要。為了確保信號(hào)完整性和電磁兼容性,遵
    的頭像 發(fā)表于 06-10 17:33 ?1399次閱讀
    主站蜘蛛池模板: 搞黄视频网站 | 丁香花在线视频 | 亚洲午夜久久久久影院 | 夜夜穞狠狠穞 | 丁香婷五月 | 天天色官网 | 狠狠色欧美亚洲狠狠色www | 在线视频一二三区 | 色女人在线视频 | 欧美亚洲综合另类型色妞 | 天天干天天插 | 日本三级视频 | 黄乱色伦 | 亚洲精品久久久久午夜三 | 三级精品在线观看 | 中文字幕一区精品欧美 | 色视频免费在线观看 | 欧美国产在线一区 | 一区二区三区免费精品视频 | 天天干天天射天天爽 | 五月深爱婷婷 | 欧美日韩一卡2卡三卡4卡新区 | 永久视频在线观看 | 亚洲图片综合区另类图片 | 国产h在线 | 干夜夜| 色播视频在线观看免费 | 五月婷婷网站 | a级男女性高爱潮高清试 | 色香影院 | 免费国产高清精品一区在线 | 婷婷色香五月激情综合2020 | 国产综合久久久久影院 | 男男生子大肚play做到生 | 2019偷偷狠狠的日日 | 色欲麻豆国产福利精品 | 天天操天天碰 | 国产一区二区中文字幕 | 韩国免费人成在线观看网站 | aaa大片| 精品国产高清在线看国产 |