在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何關聯ELF輸出文件并使用vivado對系統進行行為仿真

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-08 11:18 ? 次閱讀

作者:falwat

版權聲明:本文為博主原創文章,遵循 CC 4.0 BY-SA 版權協議,轉載請附上原文出處鏈接和本聲明。

本文鏈接:https://blog.csdn.net/falwat/article/details/86171571

本文介紹如何在教程(三)基礎上, 關聯ELF輸出文件并使用vivado對系統進行行為仿真

關聯ELF 文件

在vivado 開發教程(三) 在SDK中創建應用工程 中, 新建的工程經構建最終會生成ELF 輸出文件。 ELF 文件是一種用于二進制文件、可執行文件、目標代碼、共享庫和核心轉儲格式文件(參考:百度百科)。 可以在教程(三)中新建的“test”工程和導入的例程下找到。

切回Vivado, 在塊設計文件“system.bd”上右鍵,選擇菜單“Associate ELF Files.。.”關聯ELF文件。

在彈出的對話框中,點擊“Simulation Sources | sim_1 | system_i | microblaze_0 ”樹右側的“。..”按鈕, 彈出選擇文件對話框。

點擊“Add Files.。.” 按鈕,添加ELF文件。

切換目錄至“D:/Projects/test/test.sdk/test_bsp_xgpio_low_level_example_1/Debug”,選中“test_bsp_xgpio_low_level_example_1.elf”, 添加至列表中, 選中新加入的ELF文件并點擊“OK”完成。

在工程管理視圖 | “Sources”窗口 | “Simulation Sources”文件集 | sim_1 | ELF 下能夠看到剛剛關聯上去的ELF文件。

新建激勵文件

點擊“Sources”窗口頂部的“+”按鈕, 打開添加源文件對話框。 選中“Add or create simulation sources”, 點擊“Next”繼續。

點擊“Create File”按鈕, 在創建源文件對話框中, 輸入文件名。 點擊“OK”, 點擊“Finish”。

在彈出的“Define Module”對話框中, 點擊“OK”即可。 激勵文件不需要有定義輸入輸出端口。

雙擊打開“sim_system.v”文件, 復制“system_wrapper.v”文件中的如下內容到“sim_system.v”的模塊中。

wire [7:0]led_8bits_tri_o;

wire reset;

wire rs232_uart_rxd;

wire rs232_uart_txd;

wire sysclk_125_clk_n;

wire sysclk_125_clk_p;

system system_i

(.led_8bits_tri_o(led_8bits_tri_o),

.reset(reset),

.rs232_uart_rxd(rs232_uart_rxd),

.rs232_uart_txd(rs232_uart_txd),

.sysclk_125_clk_n(sysclk_125_clk_n),

.sysclk_125_clk_p(sysclk_125_clk_p));

修改sim_system.v“文件中, system_i的輸入信號為”reg“類型, 編寫”initial“塊對輸入信號進行初始化, 為時鐘信號編寫激勵, 將”timescale“ 設置為”1ns / 1ns“。 最終生成的代碼如下所示:

`timescale 1ns / 1ns

module sim_system;

wire [7:0]led_8bits_tri_o;

reg reset;

reg rs232_uart_rxd;

wire rs232_uart_txd;

reg sysclk_125_clk_n;

wire sysclk_125_clk_p = ~sysclk_125_clk_n;

system system_i

(.led_8bits_tri_o(led_8bits_tri_o),

.reset(reset),

.rs232_uart_rxd(rs232_uart_rxd),

.rs232_uart_txd(rs232_uart_txd),

.sysclk_125_clk_n(sysclk_125_clk_n),

.sysclk_125_clk_p(sysclk_125_clk_p));

initial begin

reset = 1;

rs232_uart_rxd = 1;

sysclk_125_clk_n = 0;

#100;

reset = 0; // 復位完成

end

always #4 sysclk_125_clk_n = ~sysclk_125_clk_n; // 125M

endmodule

從”Source“窗口中,選中激勵文件”sim_system.v“, 右鍵選擇菜單”Set as Top“, 將激勵文件設置為頂層。

o4YBAGAKDX2ANnkqAAB_BXrXtdQ397.png

點擊左側”Flow Navigator“工具窗口中的”Simulation“ | ”Run Simulation“, 點擊”Run Behavioral Simulation“, 運行行為仿真。

o4YBAGAKDbuAWrxzAAAmKOa_AGY010.png

編譯成功后會自動打開仿真(”SIMULATION“)視圖, 主工具欄會增加如下幾個工具圖標:

為了能夠快速看出仿真效果,縮短仿真時間, 在SDK 中修改”xgpio_low_level_example.c“文件中的宏常量”LED_DELAY“ 改為1000 并保存, SDK在保存后會自動進行編譯, 更新ELF文件。

#define LED_DELAY 1000

切回Vivado, 點擊重新仿真(”Relaunch Simulation“)按鈕。

設置仿真時間為500us, 點擊運行指定時間(”Run for 500us“)按鈕。最終的仿真時序圖如下所示。

審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Vivado
    +關注

    關注

    19

    文章

    824

    瀏覽量

    67887
收藏 人收藏

    評論

    相關推薦

    概倫電子大容量波形查看器NanoWave介紹

    NanoWave是一款專為配合概倫NanoSpice系列仿真器開發的大容量、高性能波形查看器,支持常見的SPICE電路仿真輸出文件格式和NanoSpice專有的NWF輸出文件格式。Na
    的頭像 發表于 04-23 15:10 ?93次閱讀
    概倫電子大容量波形查看器NanoWave介紹

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件中,添加或創建設計的工程源文件后,需要創建xdc文件設置時序約束。時序約束文件可以直接創建或添加已存
    的頭像 發表于 03-24 09:44 ?1548次閱讀
    一文詳解<b class='flag-5'>Vivado</b>時序約束

    ELF 2學習板試用】1、快速入門、簡單模塊編譯和運行

    ,即可對Linux內核進行一次編譯。 ./build.sh kernel 在編譯界面可以談到輸出信息中對上述添加的文件進行了編譯,生成了
    發表于 02-17 21:24

    KiCad 9 探秘(七):使用 Jobset 批量輸出文檔(歸檔)

    “ ?Jobset 類似于 AD 中的 Output Job,可以根據自己的配置文件批量輸出所需的文檔。既減少了手動操作的工作量,也確保了輸出文檔的一致性。 ? ” Jobset 可以干什么
    的頭像 發表于 02-12 12:01 ?419次閱讀
    KiCad 9 探秘(七):使用 Jobset 批量<b class='flag-5'>輸出文</b>檔(歸檔)

    模擬行為仿真實現

    電子發燒友網站提供《模擬行為仿真實現.pdf》資料免費下載
    發表于 01-21 09:24 ?0次下載
    模擬<b class='flag-5'>行為</b><b class='flag-5'>仿真</b>實現

    Vivado Design Suite用戶指南:邏輯仿真

    電子發燒友網站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯<b class='flag-5'>仿真</b>

    EE-110:ELF和DWARF文件格式快速入門

    電子發燒友網站提供《EE-110:ELF和DWARF文件格式快速入門.pdf》資料免費下載
    發表于 01-05 09:41 ?0次下載
    EE-110:<b class='flag-5'>ELF</b>和DWARF<b class='flag-5'>文件</b>格式快速入門

    嵌入式學習-飛凌嵌入式ElfBoard ELF 1板卡-shell編程入門之提取字符設置rtc時間

    awk用法 awk是一款文本處理工具,通常在Unix和Linux操作系統中使用,用于以行為單位對文本進行處理和操作。它可以讀取輸入文本,對其進行處理,生成報表、統計信息等,并將結果
    發表于 12-12 17:26

    飛凌嵌入式ElfBoard ELF 1板卡-shell編程入門之提取字符設置rtc時間

    awk用法 awk是一款文本處理工具,通常在Unix和Linux操作系統中使用,用于以行為單位對文本進行處理和操作。它可以讀取輸入文本,對其進行處理,生成報表、統計信息等,并將結果
    發表于 12-11 16:49

    嵌入式學習-飛凌嵌入式ElfBoard ELF 1板卡-Linux C接口編程入門之實戰程序

    設置文件寫的位置,write()函數將內容寫入輸出文件。循環讀取和寫入過程會一直進行,直到read()函數返回值等于或者小于0,表示已經讀取完整個文件。然后,關閉輸入
    發表于 10-18 09:33

    飛凌嵌入式ElfBoard ELF 1板卡-應用編程示例控制LED燈之sysfs文件系統

    上下拉即可。也可以通過Linux中的pinctrl子系統和GPIO子系統,通過配置引腳和系統提供的API進行控制。 而Linux系統通過sy
    發表于 10-18 09:31

    飛凌嵌入式ElfBoard ELF 1板卡-Linux C接口編程入門之實戰程序

    設置文件寫的位置,write()函數將內容寫入輸出文件。循環讀取和寫入過程會一直進行,直到read()函數返回值等于或者小于0,表示已經讀取完整個文件。然后,關閉輸入
    發表于 10-17 09:06

    飛凌嵌入式ElfBoard ELF 1板卡-開發環境搭建之windows和ubuntu系統互傳文件

    linux-4.1.15-elf1.tar.bz2、文件系統(本節以rootfs.tar.bz2為例)、命令行測試程序elf1_cmd_wdt.c放到Windows主機的共享文件夾后。
    發表于 09-24 10:15

    使用PSpice仿真器對TI智能高側開關中的熱行為進行建模

    電子發燒友網站提供《使用PSpice仿真器對TI智能高側開關中的熱行為進行建模.pdf》資料免費下載
    發表于 09-24 09:26 ?0次下載
    使用PSpice<b class='flag-5'>仿真</b>器對TI智能高側開關中的熱<b class='flag-5'>行為</b><b class='flag-5'>進行</b>建模

    飛凌嵌入式ElfBoard ELF 1板卡-在ELF 1開發環境中使用QT Creator進行遠程調試

    /elf/work/helloworld目錄下看到編譯生成的應用程序:(3)把helloworld二進制文件拷貝到ELF 1開發板的/home/root路徑下進行測試:root@
    發表于 04-30 09:35
    主站蜘蛛池模板: 天堂在线链接 | 色香影院 | 夜夜爱夜夜做夜夜爽 | 四虎影视最新地址 | 人人插97| 免费观看成年欧美1314www色 | 国产美女久久久久 | 亚洲欧美视频在线观看 | 男人天堂久久 | 毛片网站免费在线观看 | 国产伦精品一区二区免费 | 性生i活一级一片 | 国产三级在线观看视频 | 六月丁香激情网 | 色婷婷五 | 免费观看三级毛片 | 色偷偷男人天堂 | 国产精品一区二区三区四区 | 黄色a级免费 | 草草影院私人免费入口 | 国内精品哆啪啪 | v片视频| 亚洲免费一 | 欧美三级欧美一级 | 久久国产精品免费看 | 色多多在线看 | 瑟瑟网站免费 | 天天噜噜日日噜噜久久综合网 | 久久午夜视频 | 国产一二精品 | 岛国大片在线播放 | 天天操天天射天天插 | 免费又黄又爽的禁片视频 | 天天摸夜夜添狠狠添2018 | 怡红院最新网址 | 国产一级影院 | 中文字幕色婷婷在线精品中 | 天天插天天狠天天透 | 艹逼视频软件 | 亚洲va久久久噜噜噜久久男同 | 国产色片 |