在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Xilinx 7系列FPGA架構的區域時鐘資源介紹

FPGA之家 ? 來源:FPGA技術實戰 ? 作者:FPGA技術實戰 ? 2021-03-22 09:47 ? 次閱讀

引言:本文我們介紹區域時鐘資源。區域時鐘網絡是獨立于全局時鐘的時鐘網絡。不像全局時鐘,一個區域時鐘信號(BUFR)的跨度被限制在一個時鐘區域,一個I/O時鐘信號驅動一個單一的Bank。這些網絡對于源同步接口設計特別有用。7系列器件中的I/O Bank與時鐘區域的大小相同。為了理解區域時鐘是如何工作的,理解區域時鐘信號的信號路徑是很重要的。7系列設備中的區域時鐘資源和網絡由以下路徑和組件組成:

時鐘輸入I/O

I/O時鐘緩沖器:BUFIO

區域時鐘緩沖器:BUFR

區域時鐘網絡

多區域時鐘緩沖器:BUFMR/BUFMRCE

水平時鐘緩沖器:BUFH/BUFHCE

高性能時鐘

1.時鐘輸入I/O

每個時鐘區域在每個I/O Bank有四個專用時鐘I/O輸入管腳。當用作時鐘輸入時,可以驅動BUFIO、BUFMR和BUFR。每個I/O列都支持區域時鐘緩沖區(BUFR)。每個器件中有兩個I/O列。當時鐘管腳不用作時鐘輸入時,可以作為普通I/O使用。

當用作單端時鐘引腳時,則如全局時鐘緩沖器中所述,必須使用引腳對的P側,因為時鐘直接連接僅存在于該引腳上。

2.I/O時鐘緩沖器:BUFIO

BUFIO在I/O Bank中驅動一個專用的時鐘網絡,獨立于全局時鐘資源。因此,BUFIOs非常適合于源同步數據捕獲(發送/接收器時鐘分布)。BUFIO由位于同一組的具有時鐘功能的I/O、來自MMCM的HPC或相同和相鄰區域的BUFMR驅動。在一個時鐘區域中,每個Bank有四個BUFIO。每個BUFIO可以驅動同一區域/Bank中的單個I/O時鐘網絡。BUFIOs不能驅動邏輯資源(CLB、塊RAM、DSP等),因為I/O時鐘網絡只到達同一個Bank/時鐘區域中的I/O列。

2.1 BUFIO原句

BUFIO原句示意圖如圖1所示。輸入和輸出存在相位延遲。

圖1、BUFIO原句

2.2 BUFIO使用模式

BUFIO使用時鐘輸入I/O驅動I/O邏輯,如圖2所示。這種實現在源同步應用中經常使用,在這些應用中,前向時鐘用于捕獲傳入數據。

圖2、BUFIO驅動I/O邏輯

圖2中,可以看到BUFIO只能驅動I/O邏輯資源,不能驅動FPGA邏輯資源。

3.區域時鐘緩沖器BUFR

BUFRs將時鐘信號驅動到時鐘區域內的專用時鐘網絡,獨立于全局時鐘樹。每個BUFR可以驅動它所在區域的四個區域時鐘網絡。與BUFIOs不同,BUFRs可以驅動I/O邏輯和邏輯資源(CLB、塊RAM等)。BUFRs可以由具有時鐘功能的管腳、本地互連和MMCMs HPC(CLKOUT0到CLKOUT3)或相同和相鄰區域中的BUFMR驅動。此外,BUFR能夠產生分頻時鐘輸出。分頻值是1到8之間的整數。BUFRs是理想的源同步應用需要跨時鐘域或串并轉換。

每個I/O列都支持區域時鐘緩沖區。BUFRs還可以直接驅動MMCM時鐘輸入和BUFG。

3.1 BUFR原句

BUFR原句如圖3所示。

圖3、BUFR原句示意圖BUFR是時鐘輸入或輸出緩沖器,且可以對輸入時鐘頻率分頻。7系列FPGA BUFRs可以直接驅動MMCM時鐘輸入和BUFGs。

在圖3中可以,看到,BUFR原句附加使能信號CE和清零CLR信號,該控制信號為異步控制信號。當全局復位信號(GSR)為高時,BUFR無論CE處于何邏輯,BUFR均處于復位,直到GSR復位信號為低電平。

3.2 BUFR使用模式

BUFR分頻功能通過其屬性進行設置。

圖4、BUFR Verilog原句BUFRs是需要跨時鐘域或串并轉換的源同步應用的理想選擇。與BUFIOs不同,BUFRs能夠對除IOB之外的FPGA中的邏輯資源進行時鐘驅動。圖5是BUFR設計示例。

圖5、BUFR設計示例

4.區域時鐘網絡

除全局時鐘樹和網絡外,7系列器件還包含區域時鐘樹和網絡。區域時鐘樹也設計用于低偏斜和低功耗操作。未使用分支斷開。當使用所有邏輯資源時,區域時鐘樹還管理加載/扇出。

區域時鐘網絡不會在整個7系列設備中傳輸。相反,它們僅限于一個時鐘區域。一個時鐘區域包含四個獨立的區域時鐘網絡。要訪問區域時鐘網絡,必須實例化BUFRs

5.多區域時鐘緩沖器:BUFMR/BUFMRCE

BUFMR取代了以前Virtex架構中對BUFR和BUFIO的多區域/Bank支持。每個Bank中有兩個BUFMR,每個緩沖區可以由同一個Bank中的一個特定MRCC驅動。MRCC管腳在管腳對的P管腳和N管腳的管腳名稱中都用MRCC標記(IO_L12P_T1_MRCC_12 or IO_L12N_T1_MRCC_12)。BUFMR驅動同一地區的BUFIO和/或BUFRs/Bank和地區/以上和以下Bank。BUFR和BUFIO原語必須單獨實例化。當使用BUFR分頻(不在旁路中)時,必須通過插入CE引腳的來禁用BUFMR,必須重置BUFR(通過插入CLR來清除),然后使能CE信號。此順序確保所有BUFR輸出時鐘相位對齊。如果不使用BUFRs中的分頻功能,那么電路拓撲只需要使用BUFMR。BUFMR輸入包括:

MRCC管腳

同一時鐘區域的GT收發器時鐘

5.1 BUFMR/BUFMRCE原句

BUFMR/BUFMRCE原句如圖6所示。

圖6、BUFMR/BUFMRCE原句

圖7、BUFMR例化語句

圖8、BUFMRCE例化語句要將BUFMR或BUFMRCE與BUFIOs一起使用,接口引腳必須在三個匹配Bank范圍內。同樣,如果與BUFRs一起使用,則邏輯必須最多適合三個區域(如果使用三個BUFRs)。如果內存接口放在BUFRs/BUFIOs所在的同一個Bank或區域中,那么從BUFMR到該Bank或區域中的那些BUFHs/BUFIOs的連接可能會受到限制。圖9顯示了BUFMRCE的拓撲結構。

CE_TYPE屬性應始終設置為SYNC,以確保時鐘輸出無故障。如果BUFMRCE的時鐘輸出停止(例如,通過取消CE),則必須在再次啟用BUFMRCE后重置BUFR(CLR)。BUFMRCE上的CE的主要目的是為BUFRs和BUFIOs提供同步的、相位對齊的時鐘。

6.水平時鐘緩沖器:BUFH/BUFHCE

水平時鐘緩沖器(BUFH)在單個區域驅動水平全局時鐘骨干(圖2-26)。每個地區有12個BUFH可用。每個BUFH都有一個時鐘啟用引腳(CE),允許動態關閉時鐘。BUFHs可通過以下方式驅動:

相同區域MMCM/PLL輸出

BUFG輸出

相同或者水平相鄰時鐘GT輸出時鐘

本地內部互聯

來自相同水平相鄰的區域或者Bank的左側或者右側I/O Bank的時鐘輸入

圖10、BUFH和BUFHCE原句

圖11、BUFHCE例化語句如圖12所示,要使用BUFH,邏輯必須適合水平相鄰的兩個區域(左和右)。時鐘使能引腳可以完全關閉時鐘,從而實現潛在的節能。與驅動兩個相鄰區域的BUFG相比,BUFH的功耗和抖動更低。

5222ae7e-8924-11eb-8b86-12bb97331649.png

圖12、水平時鐘緩沖示例

7.高性能時鐘

7系列FPGA每個I/O Bank包含四個HPC。這些時鐘與I/O中的BUFIOs和BUFRs直接短差分連接。因此,這些時鐘表現出非常低的抖動和最小的占空比失真。在I/O列中,HPC連接到BUFIO/BUFRs并驅動I/O邏輯。由于CMT列位于I/O列旁邊,HPC直接驅動器進入I/O列旁邊的I/O Bank CMT.HPCs由MMCM的CLKOUT[3:0]驅動(僅限)。

7.1時鐘門控節能

7系列FPGA時鐘體系結構提供了一種實現時鐘選通的簡單方法,用于關閉部分設計。大多數設計包含幾個未使用的BUFGCE或BUFHCE資源。時鐘可以驅動BUFGCE或BUFHCE輸入,BUFGCE輸出可以驅動不同的邏輯區域,BUFHCE可以驅動單個區域。例如,如果所有需要始終運行的邏輯都被限制在幾個時鐘區域,那么BUFGCE輸出可以驅動這些區域?;蛘撸绻鸅UFHCE驅動單個區域中的接口,則該接口可能在非操作期間關閉。切換BUFGCE或BUFHCE的enable提供了一種簡單的方法來停止可用于節能的邏輯區域中的所有動態功耗。

原文標題:Xilinx 7系列FPGA架構之時鐘資源(四)

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21985

    瀏覽量

    615097
  • Xilinx
    +關注

    關注

    73

    文章

    2184

    瀏覽量

    124561

原文標題:Xilinx 7系列FPGA架構之時鐘資源(四)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    Xilinx Ultrascale系列FPGA時鐘資源架構解析

    。Ultrascale+采用16ns,有3個系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進,如時鐘資源架構,本文將重點
    的頭像 發表于 04-24 11:29 ?801次閱讀
    <b class='flag-5'>Xilinx</b> Ultrascale<b class='flag-5'>系列</b><b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b><b class='flag-5'>資源</b>與<b class='flag-5'>架構</b>解析

    【米爾-Xilinx XC7A100T FPGA開發板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導手冊有詳細的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發表于 01-09 16:08

    【米爾-Xilinx XC7A100T FPGA開發板試用】測試一

    感謝米爾電子和電子發燒友提供的米爾-Xilinx XC7A100T FPGA開發板。 MYD-J7A100T用的 FPGA
    發表于 12-08 08:48

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有?

    dac3174與xilinx zynq7000系列連接,fpga的案例參考代碼有沒有? tsw1400_lvds_dac_sample_wise_restored的代碼寫的實在太難度了,一句注釋都沒有
    發表于 11-25 06:04

    【米爾-Xilinx XC7A100T FPGA開發板試用】+04.SFP之Aurora測試(zmj)

    加重、接收均衡、時鐘發生器和時鐘恢復等;PCS內部集成了8b/10b編解碼、彈性緩沖區、通道綁定和時鐘修正等。 在AMD-Xilinx-Artix-7
    發表于 11-14 21:29

    【米爾-Xilinx XC7A100T FPGA開發板試用】+03.SFP光口測試(zmj)

    【米爾-Xilinx XC7A100T FPGA開發板試用】+03.SFP光口測試(zmj) 隨著數字通信技術的進一步發展,各類數據的傳輸方案對帶寬的需求迅猛增長,傳統的并行總線的數據傳輸方式已經
    發表于 11-12 16:54

    【米爾-Xilinx XC7A100T FPGA開發板試用】+01.開箱(zmj)

    ://www.myir-tech.com/ //------米爾-Xilinx XC7A100T FPGA開發板產品簡介 https://www.myir.cn/shows/141/75.html 2.開發板
    發表于 11-12 15:45

    FIFO Generator的Xilinx官方手冊

    都知道FF資源FPGA是非常珍貴的。 built-in FIFO:這種類型的FIFO只有7系列之后(包括UltraScale)才有。筆者
    的頭像 發表于 11-12 10:46 ?1563次閱讀
    FIFO Generator的<b class='flag-5'>Xilinx</b>官方手冊

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理卡

    本板卡基于標準6U VPX 架構,為通用高性能信號處理平臺,系我公司自主研發。板卡采用一片TI DSP TMS320C6678和一片Xilinx公司Virtex 7系列
    的頭像 發表于 11-08 16:38 ?901次閱讀
    基于DSP TMS320C6678+<b class='flag-5'>FPGA</b> XC<b class='flag-5'>7</b>V690T的6U VPX信號處理卡

    Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數據速率的PCI Express 3.0。本文介紹7
    的頭像 發表于 11-05 15:45 ?2803次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>7</b><b class='flag-5'>系列</b><b class='flag-5'>FPGA</b> PCIe Gen3的應用接口及特性

    詳解FPGA的基本結構

    ZYNQ PL 部分等價于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA
    的頭像 發表于 10-25 16:50 ?3143次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本結構

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容性以及如何訂購器件。
    的頭像 發表于 10-24 15:04 ?2549次閱讀
    <b class='flag-5'>Xilinx</b> ZYNQ 7000<b class='flag-5'>系列</b>SoC的功能特性

    FPGA芯片架構資源有深入的理解,精通Verilog HDL、VHDL

    、計算機相關專業,具有良好的專業基礎知識。 2.工作年限不限,有工作經驗或優秀應屆畢業生亦可。 3.對FPGA芯片架構資源有深入的理解,精通Verilog HDL、VHDL編程語言,熟悉時序約束、時序分析
    發表于 09-15 15:23

    [XILINX] 正點原子ZYNQ7035/7045/7100開發板發布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    正點原子FPGA新品ZYNQ7035/7045/7100開發板,ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2! 正點原子Z100 ZYNQ開發板,搭載Xilinx Zynq7000
    發表于 09-02 17:18

    Xilinx 7系列FPGA PCB設計指導

    引言: 從本文開始,我們陸續介紹下有關7系列FPGA通用PCB設計指導,重點介紹在PCB和接口級別做出設計決策的策略。由于
    發表于 07-19 16:56
    主站蜘蛛池模板: 免费看大尺度视频在线观看 | 99热久久国产精品 | 有码视频在线观看 | 国产一卡二卡3卡4卡四卡在线 | 亚洲三级视频在线观看 | 性色视频免费 | 人人搞人人| 九九热在线观看 | 国产福利精品视频 | 婷婷久操 | 久久久久国产 | 日本加勒比视频在线观看 | 国产精品漂亮美女在线观看 | 国产一二三区在线观看 | 老师办公室高h文小说 | 国产成人精品亚洲日本在线 | 一及黄色 | 羞羞视频靠逼视频大全 | 国产真实乱在线更新 | 精品国产第一国产综合精品gif | 在线观看一级片 | 天天狠天天天天透在线 | 午夜噜噜噜私人影院在线播放 | 日本一区二区在线不卡 | 免看一级a一片成人123 | 最近2018中文字幕免费看手机 | 亚洲精品卡1卡二卡3卡四卡 | 99精品偷自拍| 欧美极品在线观看 | 久青草国产观看在线视频 | 欧美又黄又嫩大片a级 | 女同国产 | 福利视频免费看 | 四虎国产精品永久在线播放 | 女人张开腿让男人做爽爽 | 欧美福利二区 | 日本口工全彩无遮拦漫画大 | 午夜cao| 久久精品re | 一区二区三区四区视频在线 | 成人国产一区二区三区 |