在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

簡述Xilinx FPGA管腳物理約束解析

FPGA之家 ? 來源:CSDN技術社區 ? 作者:通信電子@FPGA高級 ? 2021-04-27 10:36 ? 次閱讀

引言:本文我們簡單介紹下Xilinx FPGA管腳物理約束,包括位置(管腳)約束和電氣約束。

1. 普通I/O約束

管腳位置約束: set_property PAKAGE_PIN “管腳編號” [get_ports “端口名稱”]

管腳電平約束: set_property IOSTANDARD “電壓” [get_ports “端口名稱”]

舉例:

set_property IOSTANDARD LVCMOS33 [get_ports sys_clk]

set_property IOSTANDARD LVCMOS33 [get_ports {led[0]}]

set_property IOSTANDARD LVCMOS33 [get_ports {led[1]}]

set_property PACKAGE_PIN U18 [get_ports sys_clk]

set_property PACKAGE_PIN M14 [get_ports {led[0]}

]set_property PACKAGE_PIN M15 [get_ports {led[1]}]

注意:

1)以上語法對大小寫敏感;

2)端口名稱為數組時,需要用{}括起來,端口名不能為關鍵字。

2. 差分信號約束

2.1 普通差分約束

差分信號約束語法和1節中相同。此處僅舉例。

1)HR I/O Bank,VCCO = 3.3V,HDMI接口約束

set_property PACKAGE_PIN N18 [get_ports TMDS_clk_p]

set_property PACKAGE_PIN V20 [get_ports {TMDS_data_p[0]}]

set_property IOSTANDARD TMDS_33 [get_ports TMDS_clk_p]

set_property IOSTANDARD TMDS_33 [get_ports {TMDS_data_p[0]}]

2)HP I/O Bank,VCCO = 1.8V,HDMI接口約束

set_property PACKAGE_PIN N18 [get_ports TMDS_clk_p]

set_property PACKAGE_PIN V20 [get_ports {TMDS_data_p[0]}

]set_property IOSTANDARD LVDS [get_ports TMDS_clk_p]

set_property IOSTANDARD LVDS [get_ports {TMDS_data_p[0]}]

注意:

1)差分信號約束,只約束P管腳即可,系統自動匹配N管腳約束,當然_P和_N管腳都約束也沒有問題;

2)差分信號電平要根據VCCO Bank電壓進行相應的約束。

2.2收發器差分信號約束

1)收發器MGTREFCLK時鐘約束管腳位置約束:

set_property LOC “管腳編號” [get_ports “端口名稱”]

舉例:

set_property LOC G7 [get_ports Q2_CLK0_GTREFCLK_PAD_N_IN ]

set_property LOC G8 [get_ports Q2_CLK0_GTREFCLK_PAD_P_IN ]

2)收發器MGT通道約束

對于GTXE2_CHANNEL通道約束:一種方法是可以利用7系列FPGAs收發器向導,在配置好收發器配置參數后,自動生成XDC模板,然后將該模板應用到自己的設計中;第二種方法是自己編寫XDC約束文件,其位約束位置要參照具體原理圖信號管腳來進行編寫約束文件。舉例:對于圖1中四通道收發器對GTXE2_CHANNEL約束。

171a04da-a67f-11eb-aece-12bb97331649.jpg

圖1、四通道GTX收發器框圖

收發器通道位置約束:

set_property LOC “ GTXE2_CHANNEL_X* Y * ” [get_cells “gtxe_2例化路徑”]

舉例:

1749efe2-a67f-11eb-aece-12bb97331649.jpg

圖2、收發器通道位置約束

注意:gtxe_2例化路徑參照圖3所示,路徑名稱依據具體工程實現進行修改。

17712f8a-a67f-11eb-aece-12bb97331649.jpg

圖3、gtxe_2例化路徑參照圖
編輯:lyn

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 管腳
    +關注

    關注

    1

    文章

    230

    瀏覽量

    32623
  • 約束
    +關注

    關注

    0

    文章

    82

    瀏覽量

    12923
  • Xilinx FPGA
    +關注

    關注

    1

    文章

    29

    瀏覽量

    7277

原文標題:Xilinx FPGA管腳XDC約束之:物理約束

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    XILINX XCZU67DR FPGA完整原理圖

    電子發燒友網站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費下載
    發表于 05-30 15:29 ?0次下載

    FPGA時序約束之設置時鐘組

    Vivado中時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束中設置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時鐘的時序路徑,使用set_false_path約束則會雙向忽略時鐘間的時序路徑
    的頭像 發表于 04-23 09:50 ?336次閱讀
    <b class='flag-5'>FPGA</b>時序<b class='flag-5'>約束</b>之設置時鐘組

    國外物理服務器詳細解析

    國外物理服務器是指位于國外數據中心的物理設備,用于提供互聯網服務。以下是對國外物理服務器的詳細解析,主機推薦小編為您整理發布國外物理服務器詳
    的頭像 發表于 02-07 09:36 ?356次閱讀

    xilinx FPGA IOB約束使用以及注意事項

    xilinx FPGA IOB約束使用以及注意事項 一、什么是IOB約束xilinx FPGA
    的頭像 發表于 01-16 11:02 ?805次閱讀
    <b class='flag-5'>xilinx</b> <b class='flag-5'>FPGA</b> IOB<b class='flag-5'>約束</b>使用以及注意事項

    【米爾-Xilinx XC7A100T FPGA開發板試用】Key-test

    硬件: 一Xilinx XC7A100T FPGA開發板 二12V電源適配器 三下載器 四 win10筆記本 軟件: 一Vivado (指導手冊有詳細的安裝下載流程) 二官方按鍵示例工程 按鍵示例
    發表于 01-09 16:08

    基于Xilinx ZYNQ7000 FPGA嵌入式開發實戰指南

    電子發燒友網站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發實戰指南.pdf》資料免費下載
    發表于 12-10 15:31 ?34次下載

    調試Xilinx Zynq + ADS58C48,ADC使用的是LVDS模式,ADC不能正常工作怎么解決?

    我正在調試Xilinx Zynq + ADS58C48,ADC使用的是LVDS模式,ADC不能正常工作。有以下幾點問題: 1)通過Xilinx FPGA差分原語輸給ADC一個10MHz的差分時
    發表于 12-10 07:34

    fpga 管腳不讓綁定的問題,綁定時提示: Not assignable

    fpga 管腳不讓綁定的--提示 如下圖: 網上說將復用管腳設置成 普通I/O,我這也沒找到我要綁定的管腳,怎么設置。該管腳是和NOR_Fl
    發表于 12-05 15:30

    時序約束一主時鐘與生成時鐘

    一、主時鐘create_clock 1.1 定義 主時鐘是來自FPGA芯片外部的時鐘,通過時鐘輸入端口或高速收發器GT的輸出引腳進入FPGA內部。對于賽靈思7系列的器件,主時鐘必須手動定義到GT
    的頭像 發表于 11-29 11:03 ?1295次閱讀
    時序<b class='flag-5'>約束</b>一主時鐘與生成時鐘

    采用Xilinx FPGA的AFE79xx SPI啟動指南

    電子發燒友網站提供《采用Xilinx FPGA的AFE79xx SPI啟動指南.pdf》資料免費下載
    發表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動指南

    Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數據速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應用接口及一些特性。
    的頭像 發表于 11-05 15:45 ?2803次閱讀
    <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> PCIe Gen3的應用接口及特性

    如何申請xilinx IP核的license

    在使用FPGA的時候,有些IP核是需要申請后才能使用的,本文介紹如何申請xilinx IP核的license。
    的頭像 發表于 10-25 16:48 ?1248次閱讀
    如何申請<b class='flag-5'>xilinx</b> IP核的license

    電路的兩類約束指的是哪兩類

    電路的兩類約束通常指的是電氣約束物理約束。這兩類約束在電路設計和分析中起著至關重要的作用。 一、電氣
    的頭像 發表于 08-25 09:34 ?1876次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發表于 08-06 11:40 ?1307次閱讀
    深度<b class='flag-5'>解析</b><b class='flag-5'>FPGA</b>中的時序<b class='flag-5'>約束</b>

    Xilinx 7系列FPGA PCB設計指導

    IC電路設計提供參考。文章內容主要包括以下五個章節內容: PCB技術基礎: 討論當前PCB技術的基礎,重點是物理結構和常見假設。 配電系統(PDS): 涵蓋7系列FPGA的配電系統,包括去耦電容選擇
    發表于 07-19 16:56
    主站蜘蛛池模板: 孩交啪啪网址 | 一级特黄a大片免费 | 免费一级大片 | 深夜动态福利gif动态进 | 国产高清免费不卡观看 | 手机在线观看你懂的 | 老师叫我下面含着精子去上课 | 久久精品国产免费 | 久久国内 | 57pao成人永久免费视频 | 天堂资源在线官网资源 | 欧美日韩a级a | 欧美电影一区二区三区 | 人人玩人人干 | 日本h视频在线 | 午夜黄色网址 | 午夜免费啪在线观看视频网站 | 99久久免费中文字幕精品 | 国产一级又色又爽又黄大片 | 色婷婷综合久久久久中文一区二区 | 欧美尺寸又黑又粗又长 | 日韩一级在线播放免费观看 | 91精品国产色综合久久不卡蜜 | 色麒麟影院 | 狠狠的干狠狠的操 | 福利视频免费看 | 国产欧美亚洲精品第二区首页 | 免费人成年激情视频在线观看 | 啪啪免费看 | 亚洲 欧美 成人 | 日本午夜大片a在线观看 | 国产资源视频在线观看 | 欧美午夜性刺激在线观看免费 | 制服丝袜中文字幕第一页 | 天天干夜夜欢 | 痴女中文字幕在线视频 | 狠狠色综合色综合网络 | 天天干天天操天天碰 | 婷婷爱五月天 | 49pao强力免费打造在线高清 | bt种子在线www天堂官网 |