D融發器工作原理及過程說明:
SD和RD接至基本RS觸發器的輸入端,它們分別是預置和清零端,低電平有效。
- 當SD=0且RD=1時,不論輸入端D為何種狀態,都會使Q=1,Q非=0,即觸發器置1;
- 當SD=1且RD=0時,觸發器的狀態為0,SD和RD通常又稱為直接置1和置0端。
我們設它們均已加入了高電平,不影響電路的工作。
工作過程如下:
- CP=0時,與非門G3和G4封鎖,其輸出Q3=Q4=1,觸發器的狀態不變。同時,由于Q3至Q5和Q4至Q6的反饋信號將這兩個門打開,因此可接收輸入信號D,Q5=D非,Q6=Q5非=D。
- 當CP由0變1時觸發器翻轉。這時G3和G4打開,它們的輸入Q3和Q4的狀態由G5和G6的輸出狀態決定。Q3=Q5非=D,Q4=Q6非=D非。由基本RS觸發器的邏輯功能可知,Q=Q3=D。
- 觸發器翻轉后,在CP=1時輸入信號被封鎖。
文章綜合來源:dgzj
編輯:ymf
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
電路
+關注
關注
173文章
6026瀏覽量
175010 -
D觸發器
+關注
關注
3文章
169瀏覽量
48752 -
預置
+關注
關注
0文章
2瀏覽量
5235
發布評論請先 登錄
相關推薦
熱點推薦
rs觸發器的工作原理 rs觸發器和sr觸發器的區別
RS觸發器(Reset-Set觸發器)和SR觸發器(Set-Reset觸發器)是數字電路中常用的兩種基本觸發器。它們在邏輯功能和應用上有所不
集成觸發器的工作原理
集成觸發器是數字電路中的一種基本而重要的組成單元,它具備存儲一位二進制信息(0或1)的能力,并在時鐘信號或其他觸發信號的控制下改變其狀態。以下是對集成觸發器及其工作原理的詳細闡述。
jk觸發器和t觸發器的工作原理、特點和應用
JK觸發器和T觸發器都是數字電路中常用的觸發器,它們在存儲和傳遞信息方面發揮著重要作用。然而,它們在功能和應用上存在一定的差異。 一、JK觸發器 1.1 JK
t觸發器變為d觸發器的條件
在數字電路設計中,觸發器是一種非常重要的存儲元件,用于存儲一位二進制信息。觸發器的種類很多,其中最為常見的有JK觸發器、D觸發器和T
d觸發器是電平觸發還是邊沿觸發
D觸發器(Data Flip-Flop)是一種常見的數字邏輯電路元件,主要用于存儲一位二進制數據。D觸發器可以是電平觸發的,也可以是邊沿
單穩態觸發器的兩個工作狀態是什么
單穩態觸發器是一種數字邏輯電路,廣泛應用于各種電子設備和系統中。它具有兩個工作狀態:穩定狀態和暫態狀態。 單穩態觸發器的工作原理 單穩態觸發器
同步觸發器和邊沿觸發器的區別
同步觸發器和邊沿觸發器是數字電路中兩種常見的觸發器類型,它們在觸發方式、工作原理、性能特點以及應用場景等方面存在顯著的差異。
雙穩態觸發器工作原理是什么
系統中。 一、雙穩態觸發器的工作原理 基本概念 雙穩態觸發器是一種具有兩個穩定狀態的電路,這兩個狀態分別對應于二進制數“0”和“1”。當觸發器接收到一個
單穩態觸發器的工作原理及應用場景
觸發器的工作原理 單穩態觸發器是一種具有一個穩定狀態的觸發器。在沒有輸入脈沖的情況下,單穩態觸發器處于穩定狀態,輸出為低電平。當輸入脈沖到來
單穩態觸發器的工作過程是什么
于數字電路中,如脈沖整形、脈沖延遲、脈沖計數等。 單穩態觸發器的工作原理 單穩態觸發器的工作原理可以分為以下幾個步驟: 1.1 穩定狀態 在單穩態觸
t觸發器與d觸發器的區別和聯系
)。 1. 觸發器的基本概念 觸發器是一種具有記憶功能的電路,它可以存儲一位二進制信息。在數字電路中,觸發器通常由兩個穩定的工作狀態組成,即0狀態和1狀態。
主從觸發器和同步觸發器的區別在哪里
Trigger)。主觸發器負責接收輸入信號,從觸發器負責輸出信號。同步觸發器(Synchronous Trigger)是一種觸發器結構,它在每個時鐘周期內對輸入信號進行采樣,并在時鐘
RS觸發器的工作原理、功能及應用
RS觸發器(Reset-Set觸發器)是一種基本的數字邏輯電路,廣泛應用于數字系統設計中。它具有兩個穩定狀態,即“置位”(Set)狀態和“復位”(Reset)狀態。 RS觸發器的工作原理
鐘控RS觸發器狀態d是什么
電路,可以實現對輸入信號的存儲和轉換。 鐘控RS觸發器的工作原理 鐘控RS觸發器是一種雙穩態電路,其工作原理基于兩個輸入端R和S的狀態。當R=0,S=1時,
評論