一階 sigma-delta 調(diào)制器類似于 PWM,但如果需要對其進(jìn)行濾波,則具有更好的頻率響應(yīng),因為它具有更高的頻率輸出內(nèi)容。
創(chuàng)建一階 sigma-delta 調(diào)制器的最簡單方法是使用硬件累加器……每次累加器溢出時,輸出“1”。否則輸出’0’。這在 FPGA 中很容易完成。
module PWM3( clk, rst_n, PWM_in, PWM_out);input clk;input rst_n;input [3:0] PWM_in;output PWM_out;
reg [4:0] PWM_accumulator;always @(posedge clk or negedge rst_n) if(!rst_n) PWM_accumulator 《=0; else PWM_accumulator 《= PWM_accumulator[3:0] + PWM_in;
assign PWM_out = PWM_accumulator[4];endmodule
輸入值越高,累加器溢出越快(“ PWM _ 累加器[4]”) ,輸出“1”的頻率越高。
編輯:jq
-
Verilog
+關(guān)注
關(guān)注
28文章
1352瀏覽量
110405
原文標(biāo)題:Verilog實(shí)現(xiàn)一階sigma_delta DAC
文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
有沒有采用sigma-delta原理的AD芯片推薦
對于1位量化的Sigma-delta調(diào)制器來說,As和SNR和DR分別是什么關(guān)系?
想做一個采集設(shè)備,請問選用什么樣的ADC和DAC合適?
【「從算法到電路—數(shù)字芯片算法的電路實(shí)現(xiàn)」閱讀體驗】+第九章sigma delta adc閱讀與分享
關(guān)于使用Delta-Sigma ADS1278遇到的疑問求解答
請問AIC3206的一階濾波的頻率到底該怎么計算呢?
delta-sigma DAC的過采樣率是如何確定的?
使用精密Delta-Sigma ADC進(jìn)行RTD斷線檢測
![使用精密<b class='flag-5'>Delta-Sigma</b> ADC進(jìn)行RTD斷線檢測](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
全通濾波器一階二階零極點(diǎn)分布特征
一階有源低通濾波器的上限截止頻率受哪些因素影響
4-2-3-2輸入和一階垂直門 數(shù)據(jù)表
![4-2-3-2輸入和<b class='flag-5'>一階</b>垂直門 數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
RZ MPU Delta-sigma的工作原理 Delta-Sigma的應(yīng)用簡介
ΣΔ(Sigma-Delta)技術(shù)詳解(上):離散ΣΔ調(diào)制器
![ΣΔ(<b class='flag-5'>Sigma-Delta</b>)技術(shù)詳解(上):離散ΣΔ調(diào)制器](https://file1.elecfans.com//web2/M00/C4/A2/wKgZomX1ZjKAdYKrAAEGEXD1E-4440.jpg)
評論