7nm和12nm是工藝制程,換句話說就是處理器的蝕刻尺寸,就是我們八一個單位的電晶體刻在多大尺寸的一塊芯片上。蝕刻尺寸越小,相同大小的處理器中擁有的計算單元就越多,性能也越強。
臺積電的12nmFinFET工藝為其16nmFinFET的升級版,在功耗和性能方面都一定的提升,雖然比不上10nm工藝,但是由于是在16nmFinFET的基礎上改進,因此工藝更成熟而產能充足。
關于各家工藝的的對照表:Intel和代工廠的工藝,如果從微縮程度(密度)和性能,關鍵技術視角看過去,對照情況完全不一樣。從密度上說:臺積電和三星的7nm 的確和Intel的10nm是同一個節點,對應的代工廠的10nm、8nm和Intel的14nm是一個節點,代工廠的12nm、14nm、16nm、20nm 差不多是Intel 的20nm節點,高于22nm一點。
CPU架構相同的情況下,7nm和12nm的工藝制程帶來的差別主要是功耗和發熱,采用7nm工藝制程的芯片功耗和發熱肯定大大小于12nm的,畢竟都差兩代。
如果CPU架構不同,那么7nm和12nm工藝制程帶來的差別就是芯片性能的鴻溝。道理很簡單,7nm工藝制程可以讓晶體管尺寸更小,而更小的晶體管尺寸就意味著,同樣的芯片面積下,可以容納更多的晶體管。晶體管數量多了,芯片可以實現的功能就多(可以增加緩存容量,或者添加新的功能芯片),性能也跟著上一個臺階。
科技在前方,蓋飯娛樂,電子技術應用綜合整理
審核編輯 :李倩
-
處理器
+關注
關注
68文章
19740瀏覽量
232850 -
臺積電
+關注
關注
44文章
5730瀏覽量
168517 -
12nm
+關注
關注
0文章
33瀏覽量
8130
發布評論請先 登錄
相關推薦
國產化率不足5%!國產7nm座艙芯片最新有哪些突破?

三星在4nm邏輯芯片上實現40%以上的測試良率
手機芯片進入2nm時代,首發不是蘋果?
DLP9500UV在355nm納秒激光器應用的損傷閾值是多少?
三星重啟1b nm DRAM設計,應對良率與性能挑戰
歐洲啟動1nm及光芯片試驗線
臺積電產能爆棚:3nm與5nm工藝供不應求
今日看點丨 傳蘋果2025年采用自研Wi-Fi芯片 臺積電7nm制造;富士膠片開始銷售用于半導體EUV光刻的材料
所謂的7nm芯片上沒有一個圖形是7nm的

4nm!小米 SoC芯片曝光!
臺積電產能分化:6/7nm降價應對低利用率,3/5nm漲價因供不應求
今日看點丨消息稱蔚來、小鵬等自研智駕芯片將流片;中國移動超級SIM芯片和MCU芯片采用PUF技術
傳三星電子12nm級DRAM內存良率不足五成
聯電攜手英特爾開發12nm制程平臺,預計2026年完成,2027年量產
存內計算——助力實現28nm等效7nm功效

評論