在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片設(shè)計之PLD靜態(tài)時序分析

倩倩 ? 來源:《IC設(shè)計與方法》 ? 作者:《IC設(shè)計與方法》 ? 2022-08-19 17:10 ? 次閱讀

靜態(tài)時序分析在電路設(shè)計中的作用重要。

如果電路出現(xiàn)建立時間(根據(jù)網(wǎng)絡(luò)資料理解:為將信號穩(wěn)定建立,數(shù)據(jù)輸入端信號保持穩(wěn)定的最短時間)錯誤,電路工作速度變慢。

如果電路出現(xiàn)保持時間(根據(jù)網(wǎng)絡(luò)資料理解:為使傳遞信號正確,輸入信號保持穩(wěn)定的最短時間,若保持時間錯誤,正確的輸入信號會被其他輸入信號覆蓋或不能按時傳輸?shù)綄?yīng)位置,導(dǎo)致輸入信號錯誤)錯誤,電路可能不能正常工作。

一個芯片電路通常包含四種類型的時序路徑:

(1)從芯片內(nèi)部的源D觸發(fā)器(發(fā)送數(shù)據(jù)的觸發(fā)器)開始,經(jīng)過一系列數(shù)據(jù)云圖(一系列組合邏輯電路),送達到芯片內(nèi)部的目標(biāo)D觸發(fā)器的數(shù)據(jù)端。

(2)輸入路徑,從芯片的輸入端,經(jīng)過一系列數(shù)據(jù)云圖,送達到芯片內(nèi)部的D觸發(fā)器。

(3)輸出路徑,芯片內(nèi)部的D觸發(fā)器,經(jīng)過一系列數(shù)據(jù)云圖,送達到芯片的輸出端。

(4)信號從芯片輸入端經(jīng)過一系列組合邏輯電路達到芯片輸出端,時鐘信號對其不產(chǎn)生影響。

所有的時序分析均基于以上四種時序路徑分析。歸納以上四種路徑,所有的輸入信號均來源于芯片輸入端和時鐘輸入,所有的輸出信號都輸出到芯片輸出端或下一個時序器件的輸入端。

79074392-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

Quarus Ⅱ工具(PLD設(shè)計工具,PLD是可編程器件,一種芯片的設(shè)計方式)有兩種方式進行靜態(tài)時序分析。

一種是自動化的方式,點擊編譯按鈕,Quarus Ⅱ工具會自動完成包括靜態(tài)時序分析、布局布線等工作。

另一種是手動的方式,在大型設(shè)計中,設(shè)計人員一般會采用手動方式進行靜態(tài)時序分析。手動分析方式既可以通過菜單操作(個人理解:通過鼠標(biāo)點擊和鍵盤輸入)進行分析,也可以采用Tcl腳本(工具控制語言,個人理解運用代碼控制)進行約束和分析。

下圖藍框內(nèi)為時序分析結(jié)果,需要關(guān)注的分析結(jié)果包括:時序分析約束的設(shè)置、芯片報告的總結(jié)、內(nèi)部時鐘率分析(芯片建立時間和保持時間的報告)、輸入路徑的建立時間和保持時間的報告、輸出的TCO(時鐘輸出延遲)報告、組合邏輯路徑延時報告。

7936e41c-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

下圖是時鐘周期(Clock Period)的描述。

信號從源觸發(fā)器(圖中標(biāo)有tco的黃色小矩形)輸出到目標(biāo)觸發(fā)器(圖中標(biāo)有tsu的黃色小矩形)需經(jīng)過內(nèi)部組合電路B(圖中標(biāo)有B的圓形),經(jīng)過內(nèi)部組合電路B會產(chǎn)生延時。

時鐘信號傳遞到源觸發(fā)器會產(chǎn)生延時C,傳遞到目標(biāo)觸發(fā)器會產(chǎn)生延時E。因為傳遞到源觸發(fā)器和目標(biāo)觸發(fā)器的路徑不同,所以C和E不一定相同。

時鐘信號到達觸發(fā)器時,數(shù)據(jù)會經(jīng)過tco(Clock to Out)的延時,再經(jīng)過路徑B(Data Delay)的延時,同時目標(biāo)觸發(fā)器需要tsu(Setup Time)的延時達到穩(wěn)定。

除上述三個延時外,還需考慮時鐘信號傳遞到觸發(fā)器的延時。若E的延時大于C的延時,數(shù)據(jù)傳輸時間余量增多,其他條件不變,時鐘周期(Clock Period)可以縮短。若C的延時大于E的延時,數(shù)據(jù)傳輸時間余量減少,其他條件不變,時鐘周期(Clock Period)需要增加。

綜上,時鐘周期的描述公式如下圖黃色矩形內(nèi)的公式所示。芯片工作的最高頻率為時鐘周期的倒數(shù)。

7a4077ce-1ee7-11ed-ba43-dac502259ad0.png

圖片來源:學(xué)堂在線《IC設(shè)計與方法》

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路設(shè)計
    +關(guān)注

    關(guān)注

    6694

    文章

    2506

    瀏覽量

    208070
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2029

    瀏覽量

    61781
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    395

    瀏覽量

    37735

原文標(biāo)題:芯片設(shè)計相關(guān)介紹(31)——PLD靜態(tài)時序分析

文章出處:【微信號:行業(yè)學(xué)習(xí)與研究,微信公眾號:行業(yè)學(xué)習(xí)與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    FPGA時序約束設(shè)置時鐘組

    Vivado中時序分析工具默認(rèn)會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?178次閱讀
    FPGA<b class='flag-5'>時序</b>約束<b class='flag-5'>之</b>設(shè)置時鐘組

    集成電路設(shè)計中靜態(tài)時序分析介紹

    本文介紹了集成電路設(shè)計中靜態(tài)時序分析(Static Timing Analysis,STA)的基本原理、概念和作用,并分析了其優(yōu)勢和局限性。 ?
    的頭像 發(fā)表于 02-19 09:46 ?443次閱讀

    ADC的靜態(tài)指標(biāo)有專用的分析工具嗎?

    請問:ADC的靜態(tài)指標(biāo)有專用的分析工具嗎?該指標(biāo)很少在評估ADC指標(biāo)時使用,是否該指標(biāo)不重要,應(yīng)用中什么情況下需要評估該指標(biāo)? 另外ADC的SNR = 6.02*N + 1.76 +10*log10(fs/2BW) 當(dāng)被采樣信號為單音時 該BW為多少?
    發(fā)表于 02-08 08:13

    什么是PLD的定義和應(yīng)用 PLD與FPGA的區(qū)別和聯(lián)系

    PLD的定義和應(yīng)用 一、PLD的定義 PLD(Programmable Logic Device)即可編程邏輯器件,是一種能夠根據(jù)用戶的需求和設(shè)計規(guī)格,通過內(nèi)部的可編程連接和邏輯門陣列,靈活地組合
    的頭像 發(fā)表于 02-01 10:35 ?2410次閱讀

    如何快速入門PLD電路設(shè)計

    1. 理解PLD的基本概念 PLD的定義 :PLD是一種可以通過編程來配置的集成電路,用于實現(xiàn)特定的數(shù)字邏輯功能。 PLD的類型 :包括FPGA(Field-Programmable
    的頭像 發(fā)表于 01-20 09:48 ?558次閱讀

    PLD設(shè)計流程的詳細步驟

    PLD(Programmable Logic Device,可編程邏輯器件)設(shè)計流程是指從設(shè)計概念到最終實現(xiàn)的一系列步驟,用于創(chuàng)建和驗證可編程邏輯器件的功能。 1. 需求分析(Requirement
    的頭像 發(fā)表于 01-20 09:46 ?691次閱讀

    PLD的優(yōu)勢與劣勢分析

    PLD的優(yōu)勢 1. 環(huán)境可持續(xù)性 減少環(huán)境影響 :PLD考慮產(chǎn)品在其整個生命周期中對環(huán)境的影響,從原材料的選擇到產(chǎn)品的最終處置。 資源節(jié)約 :通過優(yōu)化設(shè)計,減少材料使用和能源消耗,降低生產(chǎn)成本,同時
    的頭像 發(fā)表于 01-20 09:43 ?559次閱讀

    如何選擇合適的PLD型號

    在選擇合適的PLD(可編程邏輯器件)型號時,需要考慮多個因素,以確保所選器件能夠滿足應(yīng)用需求并具有成本效益。以下是一些關(guān)鍵的步驟和考慮因素: 一、明確應(yīng)用需求 功能需求 :確定PLD需要實現(xiàn)的具體
    的頭像 發(fā)表于 01-20 09:40 ?366次閱讀

    PLD芯片的工作原理解析

    在現(xiàn)代電子設(shè)計領(lǐng)域,PLD芯片因其靈活性和可編程性而備受青睞。 1. PLD芯片概述 PLD芯片
    的頭像 發(fā)表于 01-20 09:36 ?523次閱讀

    高通量生物分析技術(shù)微流控芯片

    高通量生物分析技術(shù)是指同時對一個樣品中的多個指標(biāo)或者對多個樣品中的一個指標(biāo)同步進行并行分析,以在最短的時間內(nèi)獲得最多的生物信息的新型分析技術(shù)。微流控芯片是高通量生物
    的頭像 發(fā)表于 11-14 15:50 ?514次閱讀

    TPS65950實時時鐘時序補償分析

    電子發(fā)燒友網(wǎng)站提供《TPS65950實時時鐘時序補償分析.pdf》資料免費下載
    發(fā)表于 10-29 10:01 ?0次下載
    TPS65950實時時鐘<b class='flag-5'>時序</b>補償<b class='flag-5'>分析</b>

    使用IBIS模型進行時序分析

    電子發(fā)燒友網(wǎng)站提供《使用IBIS模型進行時序分析.pdf》資料免費下載
    發(fā)表于 10-21 10:00 ?1次下載
    使用IBIS模型進行<b class='flag-5'>時序</b><b class='flag-5'>分析</b>

    時序邏輯電路故障分析

    時序邏輯電路的主要故障分析是一個復(fù)雜而重要的課題,它涉及電路的穩(wěn)定性、可靠性以及整體性能。以下是對時序邏輯電路主要故障的全面分析,旨在幫助理解和解決這些故障。
    的頭像 發(fā)表于 08-29 11:13 ?1539次閱讀

    深度解析FPGA中的時序約束

    建立時間和保持時間是FPGA時序約束中兩個最基本的概念,同樣在芯片電路時序分析中也存在。
    的頭像 發(fā)表于 08-06 11:40 ?1176次閱讀
    深度解析FPGA中的<b class='flag-5'>時序</b>約束

    FPGA 高級設(shè)計:時序分析和收斂

    今天給大俠帶來FPGA 高級設(shè)計:時序分析和收斂,話不多說,上貨。 這里超鏈接一篇之前的STA的文章,僅供各位大俠參考。 FPGA STA(靜態(tài)時序
    發(fā)表于 06-17 17:07
    主站蜘蛛池模板: 成人伊人亚洲人综合网站222 | 双性人皇上被c到哭 | 亚洲视频一二三 | 在线免费看高清视频大全 | 手机国产看片 | 手机精品在线 | 麦克斯奥特曼免费观看 | 日本免费性 | 日日操夜夜操免费视频 | 亚洲国产日韩欧美在线as乱码 | 国产特黄特色的大片观看免费视频 | 成年人网站黄色 | 国产精品虐乳在线播放 | 久草狼人| 婷婷色婷婷 | 中国高清性色生活片 | 黄网站色视频免费观看 | 色视频免费在线观看 | 免费看黄在线观看 | 五月天丁香婷婷网 | 最近2018年中文字幕免费图片 | 人人爱天天操 | 黄乱色伦| 亚洲黄色高清视频 | 美女扒开尿口给男人爽免费视频 | 日本三级香港三级人妇99视 | 在线种子资源网 | 4388x17亚洲最大成人网 | 天天干夜夜看 | 亚洲香蕉影院 | 成人国产亚洲欧美成人综合网 | 夜色福利久久久久久777777 | 亚洲第一成年网 | 四虎精品影院 | 久久精品人人爽人人爽 | 色妞导航 | 日韩一级欧美一级一级国产 | 天堂在线bt | 中文字幕精品一区 | 欧美黄色录像 | 天天爽夜爽免费精品视频 |