在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的經(jīng)驗(yàn)分享

FPGA研究院 ? 來源:FPGA研究院 ? 作者:FPGA研究院 ? 2022-12-09 10:47 ? 次閱讀

在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特征也會有些不同。在A領(lǐng)域的一個(gè)好的IC設(shè)計(jì)者也許會花很長時(shí)間去熟悉B領(lǐng)域的知識。在我們職業(yè)生涯的開始,我們應(yīng)該問我們自己一些問題,我們想要成為怎樣的IC設(shè)計(jì)者?消費(fèi)?PC外圍?通信微處理器DSP?等等?

IC設(shè)計(jì)的基本規(guī)則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個(gè)挑戰(zhàn)將是獲得設(shè)計(jì)的相關(guān)信息,然后理解信息并應(yīng)用它。

但是有些信息不是免費(fèi)的,我們需要加入一些協(xié)會或從如IEEE/ISO等那些組織購買一些文檔。設(shè)計(jì)者應(yīng)該有很強(qiáng)的背景知識來很快的理解他們,甚至能改進(jìn)存在的標(biāo)準(zhǔn)或。一個(gè)好的設(shè)計(jì)者應(yīng)該應(yīng)該有足夠的設(shè)計(jì)技能和工具應(yīng)用知識并且不斷的積累他們。

例如:8口以太網(wǎng)轉(zhuǎn)換HUB控制器

需要知識:IEEE802.3標(biāo)準(zhǔn),包括10MHZ以太網(wǎng)和100MHZ快速以太網(wǎng)。

相關(guān)領(lǐng)域:異步傳輸模式(ATM),IEEE802.11無限局域網(wǎng),IEEE1394,USB等。

HDL,計(jì)算機(jī)仿真和只能解決ASIC設(shè)計(jì)流程的數(shù)字部分。如果在IC中有任何模擬部分,他將依賴模擬設(shè)計(jì)者或從另外的廠家購買。甚至一些純數(shù)字部分也能從另外一些廠家購買以加速上市時(shí)間。那些不是被我們設(shè)計(jì)的部分稱為IP,包括HDL代碼,網(wǎng)表,硬核。對于我們設(shè)計(jì)的技術(shù)取決于硬核。一些IP是非常貴的,如在USB2.0中的 PHY。一些小的公司沒有足夠的人力和軟件資源來完成有些工作,甚至他們不能在缺貨期預(yù)定足夠的晶原,因此涉及服務(wù)公司取代了他們的工作。但并不是每個(gè) IP都滿足我們的需要,有時(shí)我們需要在購買后作一些修改。我們要在設(shè)計(jì)前決定所要用到的IPs。

在設(shè)計(jì)開始,設(shè)計(jì)者必須理解所有相關(guān)的標(biāo)準(zhǔn)、規(guī)范和算法。但是有許多方法來應(yīng)用這些規(guī)范和算法。最好的結(jié)構(gòu)是快速和最小芯片尺寸的結(jié)合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對立的。因此,在HDL編碼工作前規(guī)劃一個(gè)最優(yōu)的結(jié)構(gòu)也是一個(gè)重要的問題。

例如:1:除法器

除數(shù)被固定。最快的方法是查表,但是這個(gè)方法需要大的內(nèi)存。我們可以可以從被除數(shù)中不斷的減去除數(shù)直到新的被除數(shù)比除數(shù)小。它會花更多的時(shí)間但用最少的硬件。還有許多的方法來構(gòu)建除法器,每種方法都有他自己的優(yōu)點(diǎn)和缺點(diǎn)。

2:圖像處理的動態(tài)評估器

從前一個(gè)圖片中發(fā)現(xiàn)最相似的8×8模塊,在整個(gè)電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經(jīng)討論過優(yōu)化硬件復(fù)雜度和速度的結(jié)構(gòu),這里我不再祥解釋。

一個(gè)好的設(shè)計(jì)者應(yīng)該要被實(shí)際經(jīng)驗(yàn)培訓(xùn)和不斷的。我們要在每個(gè)設(shè)計(jì)工作中非常小心和耐心。因?yàn)橐粋€(gè)NRE將會消耗大量的金錢和數(shù)周的時(shí)間,如果他不小心犯錯(cuò),設(shè)計(jì)者將會對金錢和計(jì)劃失敗負(fù)責(zé)。經(jīng)驗(yàn)和小心也許是來完成一個(gè)成功的設(shè)計(jì)項(xiàng)目最好的方法。

以下條款是一些對一個(gè)穩(wěn)步的和成功的設(shè)計(jì)的建議:(可能有些朋友也指出了其中的部分,這里只作簡要說明,可能稍有不同)

命名風(fēng)格:

1、不要用關(guān)鍵字做信號名;

2、不要在中用VERILOG關(guān)鍵字做信號名;

3、命名信號用含義;

4、命名I/O口用盡量短的名字;

5、不要把信號用高和低的情況混合命名;

6、信號的第一個(gè)字母必須是A-Z是一個(gè)規(guī)則;

7、使模塊名、實(shí)例名和文件名相同;

編碼風(fēng)格:記住,一個(gè)好的代碼是其他人可以很容易閱讀和理解的。

1、盡可能多的增加說明語句;

2、在一個(gè)設(shè)計(jì)中固定編碼格式和統(tǒng)一所有的模塊,根從項(xiàng)目領(lǐng)導(dǎo)者定義的格式;

3、把全部設(shè)計(jì)分成適合數(shù)量的不同的模塊或?qū)嶓w;

4、在一個(gè)always/process中的所有信號必須相關(guān);

5、不要用關(guān)鍵字或一些經(jīng)常被用來安全綜合的語法;

6、不要用復(fù)雜邏輯;

7、在一個(gè)if語句中的所有條件必須相關(guān);

設(shè)計(jì)風(fēng)格

1、強(qiáng)烈建議用同步設(shè)計(jì);

2、在設(shè)計(jì)時(shí)總是記住時(shí)序問題;

3、在一個(gè)設(shè)計(jì)開始就要考慮到地電平或高電平復(fù)位、同步或異步復(fù)位、上升沿或下降沿觸發(fā)等問題,在所有模塊中都要遵守它;

4、在不同的情況下用if和case;

5、在鎖存一個(gè)信號或總線時(shí)要小心;

6、確信所有寄存器的輸出信號能夠被復(fù)位/置位;

7、永遠(yuǎn)不要再寫入之前讀取任何內(nèi)部存儲器(如SRAM

8、從一個(gè)時(shí)鐘到另一個(gè)不同的時(shí)鐘傳輸數(shù)據(jù)時(shí)用數(shù)據(jù)緩沖,他工作像一個(gè)雙時(shí)鐘FIFO;

9、在VHDL中二維數(shù)組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;

10、遵守register-in register-out規(guī)則;

11、像synopsys的DC的綜合工具是非常穩(wěn)定的,任何bugs都不會從綜合工具中產(chǎn)生;

12、確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13、在嵌入式存儲器中使用BIST;

14、虛單元和一些修正電路是必需的;

15、一些簡單的測試電路也是需要的,經(jīng)常在一個(gè)芯片中有許多測試模塊;

16、除非低功耗不要用門控時(shí)鐘;

17、不要依靠腳本來保證設(shè)計(jì)。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18、如果時(shí)間充裕,通過時(shí)鐘做一個(gè)多鎖存器來取代用MUX;

19、不要用內(nèi)部tri-state, ASIC需要總線保持器來處理內(nèi)部tri-state;

20、在top level中作pad insertion;

21、選擇pad時(shí)要小心(如上拉能力,施密特觸發(fā)器,5伏耐壓等);

22、小心由時(shí)鐘偏差引起的問題;

23、不要試著產(chǎn)生半周期信號;

24、如果有很多函數(shù)要修正,請一個(gè)一個(gè)地作,修正一個(gè)函數(shù)檢查一個(gè)函數(shù);

25、在一個(gè)計(jì)算等式中排列每個(gè)信號的位數(shù)是一個(gè)好習(xí)慣,即使綜合工具能做;

26、不要使用HDL提供的除法器;

27、削減不必要的時(shí)鐘。它會在設(shè)計(jì)和布局中引起很多麻煩,大多數(shù)FPGA有1-4個(gè)專門的時(shí)鐘通道;

以上是大家在設(shè)計(jì)中最好遵守的要點(diǎn),它可以使你的設(shè)計(jì)更好。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21983

    瀏覽量

    614630
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1350

    瀏覽量

    105328
  • 微處理器
    +關(guān)注

    關(guān)注

    11

    文章

    2372

    瀏覽量

    83897

原文標(biāo)題:FPGA牛人的經(jīng)驗(yàn)分享

文章出處:【微信號:FPGA研究院,微信公眾號:FPGA研究院】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?286次閱讀

    2025安路科技AEC-FPGA技術(shù)沙龍啟航

    ,圍繞FPGA技術(shù)的創(chuàng)新應(yīng)用、行業(yè)趨勢、解決方案等話題展開深入探討與交流。隨著時(shí)間的推移,這一系列活動成為眾多業(yè)內(nèi)人員獲取行業(yè)動態(tài)、分享技術(shù)經(jīng)驗(yàn)、拓展人脈資源的重要平臺。
    的頭像 發(fā)表于 06-05 11:33 ?259次閱讀

    經(jīng)驗(yàn)分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應(yīng)流水線(pipeline)編程可能需要點(diǎn)時(shí)間。上篇點(diǎn)燈代碼解讀了基礎(chǔ),而如果能親手寫出串口通訊代碼,恭喜你,
    的頭像 發(fā)表于 06-05 08:05 ?152次閱讀
    【<b class='flag-5'>經(jīng)驗(yàn)</b>分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼解析

    簡述電源設(shè)計(jì)經(jīng)驗(yàn)技巧

    在電源設(shè)計(jì)領(lǐng)域中,經(jīng)驗(yàn)的積累往往決定了產(chǎn)品的穩(wěn)定性和可靠性。若是電子新人了解到一些實(shí)用的設(shè)計(jì)技巧,電源設(shè)計(jì)將事半功倍。下面將總結(jié)大佬的14條電源設(shè)計(jì)經(jīng)驗(yàn),以此提供參考和指導(dǎo)。
    的頭像 發(fā)表于 04-23 09:26 ?341次閱讀

    報(bào)名參加集創(chuàng)賽紫光同創(chuàng)杯|免費(fèi)參與FPGA提升計(jì)劃!

    簡介本次課程由上海科技大學(xué)哈亞軍教授及小眼睛科技Mill(米爾)團(tuán)隊(duì)共同推出哈亞軍教授擁有豐富的FPGA電路及集成電路設(shè)計(jì)經(jīng)驗(yàn)VS小眼睛科技擁有豐富的FPGA工程及實(shí)戰(zhàn)經(jīng)驗(yàn)本次課程采用
    的頭像 發(fā)表于 04-14 09:53 ?225次閱讀
    報(bào)名參加集創(chuàng)賽紫光同創(chuàng)杯|免費(fèi)參與<b class='flag-5'>FPGA</b>提升計(jì)劃!

    FPGA設(shè)計(jì)調(diào)試流程

    調(diào)試,即Debug,有一定開發(fā)經(jīng)驗(yàn)的人一定會明確這是設(shè)計(jì)中最復(fù)雜最磨人的部分。對于一個(gè)龐大復(fù)雜的FPGA工程而言,出現(xiàn)問題的概率極大,這時(shí)如果沒有一個(gè)清晰的Debug思路,調(diào)試過程只能是像無頭蒼蠅一樣四處亂撞。
    的頭像 發(fā)表于 03-04 11:02 ?1134次閱讀
    <b class='flag-5'>FPGA</b>設(shè)計(jì)調(diào)試流程

    fpga上實(shí)現(xiàn)NAND控制器的問題請教

    各位大佬好, 我目前正在使用xilinx 7系列fpga進(jìn)行基于onfi4.0標(biāo)準(zhǔn)nv-ddr3接口的nand flash控制器的開發(fā)。目前在物理層接口上,特別是從nand讀取數(shù)據(jù)時(shí),調(diào)試存在
    發(fā)表于 02-06 15:02

    電子工程師的經(jīng)驗(yàn)分享

    電子工程師在實(shí)際工作中積累了豐富的經(jīng)驗(yàn),這些經(jīng)驗(yàn)對于新手工程師和電子專業(yè)的學(xué)生具有重要的參考價(jià)值。 一、電路設(shè)計(jì)經(jīng)驗(yàn) 電路設(shè)計(jì)核心思想 電路設(shè)計(jì)的核心在于理解電路的基本原理和功能需求。在設(shè)計(jì)電路
    的頭像 發(fā)表于 01-14 10:14 ?535次閱讀

    Verilog vhdl fpga

    相關(guān)專業(yè),具有良好的專業(yè)基礎(chǔ)知識。 感興趣可滴滴 JYHXDX534 2.工作年限不限,有工作經(jīng)驗(yàn)或優(yōu)秀應(yīng)屆畢業(yè)生亦可。 3.對FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL
    發(fā)表于 11-12 16:40

    FPGA基礎(chǔ)知識及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1699次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識及設(shè)計(jì)和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    FPGA門數(shù)的計(jì)算方法

    ,ESB/BRAM)和實(shí)現(xiàn)相同功能的標(biāo)準(zhǔn)門陣列比較,門陣列中包含的門數(shù)即為該FPGA基本單元的等效門數(shù),然后乘以基本單元的數(shù)目就可以得到FPGA門數(shù)估計(jì)值;二是分別用FPGA和標(biāo)準(zhǔn)門陣列實(shí)現(xiàn)相同的功能,從中統(tǒng)計(jì)出
    的頭像 發(fā)表于 11-11 09:45 ?1058次閱讀
    <b class='flag-5'>FPGA</b>門數(shù)的計(jì)算方法

    FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL

    、計(jì)算機(jī)相關(guān)專業(yè),具有良好的專業(yè)基礎(chǔ)知識。 2.工作年限不限,有工作經(jīng)驗(yàn)或優(yōu)秀應(yīng)屆畢業(yè)生亦可。 3.對FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL編程語言,熟悉時(shí)序約束、時(shí)序分析
    發(fā)表于 09-15 15:23

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構(gòu)及應(yīng)用,熟悉圖像算法的FPGA實(shí)現(xiàn)。 2.熟悉verilog vhdl,熟悉Xilinx或Intel等開發(fā)工具。 3.有AI算法 fpga實(shí)現(xiàn)經(jīng)驗(yàn)優(yōu)先。 4.本科及
    發(fā)表于 09-02 15:50

    數(shù)字芯片設(shè)計(jì)驗(yàn)證經(jīng)驗(yàn)分享(第三部分):將ASIC IP核移植到FPGA上——如何確保性能與時(shí)序以完成充滿挑戰(zhàn)的

    本篇文章是SmartDV數(shù)字芯片設(shè)計(jì)經(jīng)驗(yàn)分享系列文章的第三篇,將繼續(xù)分享第五、第六主題,包括確保在FPGA上實(shí)現(xiàn)所需的性能和時(shí)鐘兩個(gè)方面的考量因素。
    的頭像 發(fā)表于 08-26 14:31 ?2433次閱讀
    數(shù)字芯片設(shè)計(jì)驗(yàn)證<b class='flag-5'>經(jīng)驗(yàn)</b>分享(第三部分):將ASIC IP核移植到<b class='flag-5'>FPGA</b>上——如何確保性能與時(shí)序以完成充滿挑戰(zhàn)的

    FPGA的學(xué)習(xí)筆記---FPGA的開發(fā)流程

    與通常的單片機(jī)應(yīng)用開發(fā)不同,FPGA有自己的開發(fā)流程。但具體上怎樣操作,作為初學(xué)者,沒有一點(diǎn)經(jīng)驗(yàn)。網(wǎng)站獎(jiǎng)勵(lì)的清華FPGA需要的開發(fā)軟件,到目前還沒有安裝成功。暫且先看看相關(guān)學(xué)習(xí),慢慢積累這方面的知識
    發(fā)表于 06-23 14:47
    主站蜘蛛池模板: 天天插夜夜操 | 国产亚洲综合一区 柠檬导航 | 狠狠干在线观看 | 高清人妖shemale japan| 男人操女人免费网站 | 性欧美videofree视频另类 | 亚洲啪啪看看 | 美女扒开下面让男人捅 | 天天干天天操天天爽 | 男男浪荡性受高hnp肉 | 国产深夜福利在线观看网站 | 大尺度很肉污的古代小说 | 日日爽夜夜爽 | free性日韩| 色老二精品视频在线观看 | 手机看片国产精品 | 日本一级成人毛片免费观看 | 成 人在线观看视频网站 | 精品福利视频网站 | 六月婷操 | 成人国产精品一级毛片了 | 高清精品女厕在线观看 | 国产免费黄视频 | 日本aaaaa高清免费看 | 99成人在线 | 五月激情啪啪网 | 黄色免费在线网站 | 性欧美护士18xxxxhd视频 | 伦理片第一页 | 奇米欧美 | 亚洲人成网站999久久久综合 | 日本69av | 九九99久久精品午夜剧场免费 | 天天操夜夜操 | 色丁香在线观看 | 国产三级国产精品国产普男人 | 国产精品久久久久久久久齐齐 | 色综合色狠狠天天综合色hd | free性欧美69高清 | 嘿嘿嘿视频在线观看 | 色噜噜亚洲 |