本設計筆記展示了 DDR 存儲器端接電源如何供應和吸收 6A 電流,同時保持 1.8V 或 2.5V 電源的穩壓基準電壓。該電路為 DDR 同步 DRAM (SDRAM) IC 提供終止電壓。具有MAX1637降壓控制器。
工作站和服務器的高速內存包含雙倍數據速率 (DDR) 同步 DRAM (SDRAM)。這些存儲器IC工作在2.5V或1.8V的電源電壓下,需要等于電源電壓一半的基準電壓(V裁判= 1/2VDD).其邏輯輸出通過電阻器連接到終止電壓 V電傳,等于 和軌道 V裁判.即 V電傳必須根據需要提供或吸收電流,同時保持 V電傳= V裁判±0.04V.
圖1的電路提供此V電傳2.5V 和 1.8V 存儲器系統的終止電壓(具有 6A 拉電流/灌電流能力)。U1 是一款低壓降壓控制器,其最低工作電壓 (3.15V) 與大多數計算機系統中的 3.3V I/O 邏輯電源兼容。U1的強制PWM工作模式可以根據需要吸收或拉出輸出電流,以維持穩定的輸出電壓,其最大灌電流等于其最大源電流。(當灌電流時,它會將一些電流返回到輸入電源。
圖1.此 DDR 存儲器終端電源可提供 6A 的源電流和灌電流,同時保持穩定的 1/2V 電壓DD(適用于 1.8V 或 2.5V 電源)。
運算放大器 U2 與 1/2V 的比較DD(由 R5 和 R6 創建)與 V裁判從U1產生誤差信號,通過R2施加到U1的反饋端子(引腳3)。該動作強制 V電傳輸出(本例中為0.9V)至跟蹤1/2VDD.U2具有此應用所需的性能:低輸入失調電壓、低輸入偏置電流和軌到軌輸出能力。提供 1/2VDD對于內存系統,您可能需要向 R5/R6 分頻器添加緩沖區。
審核編輯:郭婷
-
存儲器
+關注
關注
38文章
7643瀏覽量
166752 -
運算放大器
+關注
關注
217文章
5686瀏覽量
176192 -
DDR
+關注
關注
11文章
731瀏覽量
66556
發布評論請先 登錄
用于參考手冊 II 的同步降壓、LDO(2.5V(6A))
基于DDR3存儲器的數據處理應用
如何用中檔FPGA實現高速DDR3存儲器控制器?
存儲器的相關資料推薦
MAX6604 精密的溫度監測器,用于DDR存儲器模塊

MAX6604 精密的溫度監測器,用于DDR存儲器模塊

MAX1917實現2.5V電源輸出的應用電路

LTC3776演示電路-2相,550 KHz,用于DDR/QDR存儲器的同步轉換器(3.3V至2.5V@3A和1.25V@3A)

LTC3718:適用于DDR/QDR存儲器終端的低輸入電壓DC/DC控制器產品手冊

DC492A LTC3413EFE | ±3A單芯片DDR存儲器端接電源, V = 2.25V 至 5.5V, V = V/2 ±3A

MSP430FRBoot-適用于MSP430? FRAM大型存儲器型號器件的主存儲器引導加載程序和無線更新

評論