SRAM的MBIST測試結構如下:
SRAM的MBIST測試波形:
SRAM BIST電路完成插入后,需要做一個formal check,保證Mbist插入后,logic function不發生錯誤改變。Formal check需要注意常量設置,具體參見知識星球的詳細解釋。
此處分享2個經典問題:
定位1:
通過trace TDO信號,一直追蹤到SRAM的Q端,發現Q端數據輸出是X態,通過分析發現本質上還是時鐘問題,什么問題呢?
就是SRAM MBIST_CLK延時下來剛好和SRAM測試地址TADDR的跳變完全對齊了,造成了SRAM的memory model的建立/保持時間違例,SRAM model在timing違例情況下Q端輸出為X態。下文具體內容請移步知識星球查看。
歡迎加入【全棧芯片工程師】知識星球,手把手教你設計MCU、圖像傳感器、ISP圖像處理,從算法、前端、DFT到后端全流程設計。
實戰MCU+ISP圖像處理芯片版圖
實戰ISP圖像算法效果
審核編輯 :李倩
-
芯片
+關注
關注
456文章
50954瀏覽量
424779 -
mcu
+關注
關注
146文章
17184瀏覽量
351691 -
圖像傳感器
+關注
關注
68文章
1907瀏覽量
129603
原文標題:MCU芯片的Memory Bist設計實戰(一)
文章出處:【微信號:全棧芯片工程師,微信公眾號:全棧芯片工程師】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
基于BIST利用ORCA結構測試FPGA邏輯單元的方法
![基于<b class='flag-5'>BIST</b>利用ORCA結構測試FPGA邏輯單元的方法](https://file.elecfans.com/web1/M00/61/E7/o4YBAFuG1hmASSLzAAB0hClHY_s210.jpg)
![](https://file.elecfans.com/web2/M00/8F/0A/poYBAGPjAQaAC7esAAoR-8ei-20521.jpg)
DFT和BIST在SoC設計中的應用
數字BIST的基本原則
ZC706 BIST編譯在Linux上失敗
S32K BIST當sw調用api Bist_Run() 以啟動bist時,mcu重置了怎么處理?
基于LFSR優化的BIST低功耗設計
針對FPGA可編程邏輯模塊的離線BIST測試方法
![針對FPGA可編程邏輯模塊的離線<b class='flag-5'>BIST</b>測試方法](https://file.elecfans.com/web2/M00/49/4B/poYBAGKhwJuAME44AAAZ0ea6E0E010.jpg)
Memory芯片的測試資料詳細說明
![<b class='flag-5'>Memory</b><b class='flag-5'>芯片</b>的測試資料詳細說明](https://file.elecfans.com/web1/M00/D1/57/o4YBAF_EoCyAWK5-AAIqgKgTQgU125.png)
RISC-V MCU開發實戰 (二):SD初應用
![RISC-V <b class='flag-5'>MCU</b>開發<b class='flag-5'>實戰</b> (二):SD初應用](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評論