在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet,還有不少難關(guān)要過

芯片半導體 ? 來源:芯片半導體 ? 2023-02-09 11:17 ? 次閱讀

近日,Chiplet峰會在美國隆重舉行,從會議的討論可以得到的一個主題是:摩爾定律已死,我們只剩下封裝了。本文作者Paul McLellan參會并對其進行了總結(jié)。

在他看來,如果您與片上系統(tǒng) (SoC) 集成有任何關(guān)系,其中一切都在單個芯片上,那么您將來也會參與到小芯片(Chiplet)中去。這并不是說將來不再有單片集成,但很明顯,對于最先進的節(jié)點(3nm、2nm 等),只有設(shè)計中受益于最先進工藝的部分將是在那個制程中設(shè)計,其他所有東西都將放在舊節(jié)點的小芯片上,通常稱為 N-1 或 N-2 節(jié)點(參考 3nm,N-1 是 5nm,N-2 是 7nm)。

一兩年前,每個關(guān)于 EDA 和設(shè)計的演講都以通用的摩爾定律圖(通常是通用的“設(shè)計差距”幻燈片)開始。但現(xiàn)在,摩爾定律可能已經(jīng)過時或即將消亡。但即使如此,在小芯片會議上,戈登摩爾仍然是被引用的人,因為他在同一篇電子雜志文章中寫了以下內(nèi)容,他使用四個數(shù)據(jù)點來預測芯片上的晶體管數(shù)量每隔幾年就會翻一番。他說的是十年左右,實際上是五十多年。他從同一篇文章中引用的另一句話是:

“用較小的功能構(gòu)建大型系統(tǒng)可能會更經(jīng)濟,這些功能是單獨封裝和互連的。”

44257034-a7ec-11ed-bfe3-dac502259ad0.png

好吧,50 年后,那一天已經(jīng)到來。Yole Group 預測到 2032 年基于小芯片的半導體市場將超過2050億美元。三星代工廠估計超過 50% 的先進節(jié)點設(shè)計是基于小芯片的。

筆者表示,現(xiàn)在最大的芯片太大了,以至于它們超過了制造的最大標線片尺寸,根本無法很好地生產(chǎn)。

到目前為止的故事

峰會期間指出的一個例子是,四個 10x10mm die的良品率比單個 20x20 die高出 30%。近年來,使用 chiplet 解決這個問題的先驅(qū)經(jīng)常出現(xiàn)在 HOT CHIPS 上,思科的“Suds”Sudhakar 透露,思科已經(jīng)在 chiplet 上工作了十多年;只是沒有在公開場合談?wù)撍W顝V為人知的早期基于中介層的設(shè)計是 Xilinx,它在硅中介層上將一個大型 FPGA 分成四個較小的裸片。

448a11f6-a7ec-11ed-bfe3-dac502259ad0.png

關(guān)于此主題的最新消息是 AMD 首席執(zhí)行官蘇麗莎 1 月份在 CES 上發(fā)表的主題演講。她宣布(并展示)了 Instinct MI300。正如作者在一篇文章中所說:毫無疑問,Instinct MI300 是一個改變游戲規(guī)則的設(shè)計——數(shù)據(jù)中心 APU 混合了總共 13 個小芯片,其中許多是 3D 堆疊的,以創(chuàng)建一個具有 24 個 Zen 4 CPU 內(nèi)核并融合了 CDNA 3 圖形的芯片引擎和 8 堆 HBM3。總體而言,該芯片擁有 1460 億個晶體管,是 AMD 投入生產(chǎn)的最大芯片。

像 AMD 和英特爾這樣的公司已經(jīng)完成了相當復雜的多芯片設(shè)計。NVIDIA 和 Apple 都創(chuàng)建了一些設(shè)計,其中兩個大裸片使用互連橋接在一起以形成更大的設(shè)計,NVIDIA 的 Grace-Hopper 和 Apple 的 M1 Ultra 由兩個 M1 Max 組成。所有這些基于小芯片的設(shè)計的共同點是它們都是在一家公司內(nèi)完成的。這些小芯片旨在共同構(gòu)建一個系統(tǒng),在許多情況下使用專有接口。沒有技術(shù)意義,更不用說商業(yè)意義了,例如,AMD 以外的其他人可以使用它的一個小芯片。

本次會議的主題之一是每個人都希望能夠帶著他們的超市購物車去小芯片商店(chiplet store),從貨架上挑選他們想要的任何小芯片,然后能夠組裝一個系統(tǒng)級封裝( SiP) 并依賴于它們一起工作。另一方面,每一個為此提出時間表的人都說至少是“五到十年”。一個很大的例外是 HBM,高帶寬內(nèi)存。沒有人構(gòu)建自己的 HBM,但有一個市場(JEDEC 已對各代 HBM 進行了標準化)。

中間情況是擁有關(guān)鍵小芯片的人,例如處理器,圍繞它創(chuàng)建了一個生態(tài)系統(tǒng)。Ventana 表示它之所以這樣做,是因為它的數(shù)據(jù)中心處理器可作為小芯片使用。處理器不能獨立存在(首先,它不能啟動操作系統(tǒng)),因此它必須被其他小芯片包圍才能創(chuàng)建一個完整的系統(tǒng)。

所以今天的情況是,單一公司的多小芯片設(shè)計正在大量出貨,一些小芯片正在嘗試建立圍繞它們的合作伙伴的生態(tài)系統(tǒng),而小芯片商店的夢想還很遙遠,以至于仍然是一個夢想暫且。

為什么選擇小芯片?

下圖來自格勒諾布爾 CEA-List 的 Denis Dutoit,顯示了在最先進的節(jié)點上使用小芯片的一大動機。直線對角線顯示了摩爾定律,假設(shè)它同樣適用于邏輯、存儲器和模擬。變平的線顯示了縮放是如何工作的。模擬不會擴展太多,如果有的話,內(nèi)存擴展比邏輯慢得多。事實上,目前還不清楚 3nm 內(nèi)存是否會比 5nm 內(nèi)存小,這是最終缺乏縮放。

44b2fa94-a7ec-11ed-bfe3-dac502259ad0.jpg

當縮放以這種方式運行時,將模擬和大型存儲器移動到最新的工藝節(jié)點中幾乎不會增加面積,但成本會更高。顯而易見的反應(yīng)是,“好吧,不要那樣做”,不這樣做的方法是將內(nèi)存和模擬放在單獨的小芯片上,這些小芯片采用不太先進的工藝制造(因此可能便宜得多)。例如,AMD 著名的 Zen2 SiP 有不同數(shù)量的處理器小芯片(我相信是 7nm)和一個內(nèi)置 12nm FD-SOI 的 I/O 芯片。

在非常先進的節(jié)點中進行設(shè)計時將 I/O 放在單獨的小芯片上的另一個原因是避免將用于 SerDes(以太網(wǎng)、PCIe 等)的測試芯片放在關(guān)鍵路徑上。如果將 SerDes 放在最先進的節(jié)點上,則必須構(gòu)建測試芯片并在真正的芯片流片之前對硅進行表征。使用已經(jīng)存在的 SerDes 并在較舊的節(jié)點中看到硅,或者甚至像 AMD,在完全不同的工藝技術(shù)中使用它要容易得多。

有待解決的問題

在前文中,作者也總結(jié)道,單一公司的多 chiplet 設(shè)計正在大量出貨,一些 chiplet 正在嘗試建立圍繞它們的合作伙伴生態(tài)系統(tǒng),而 chiplet 商店的夢想已經(jīng)足夠遙遠,仍然是一個夢想暫時。那么我們需要解決方案的技術(shù)問題,以便能夠使用來自多家公司的小芯片進行基于小芯片的設(shè)計,這些公司沒有預先計劃讓這些特定的小芯片協(xié)同工作。類比是你如何從不同的制造商那里購買芯片并將它們放在一塊 PCB 上并擁有一個工作系統(tǒng),即使設(shè)計芯片的公司從未計劃過該特定系統(tǒng)。

44cfaa40-a7ec-11ed-bfe3-dac502259ad0.jpg

當前,將基于小芯片的設(shè)計放在中介層(硅或有機)上已經(jīng)成為主流,其中多個die甚至堆疊在一起。像這樣的設(shè)計正在出貨(例如,索尼的圖像傳感器有一個包含邏輯、存儲器和傳感器本身的三芯片堆棧)。然而,堆疊多個裸片通常需要硅通孔 (TSV),因此需要非常仔細地設(shè)計裸片,以便一切都對齊。我認為這將是一段很長的時間,如果在此之前你可以期待來自不同供應(yīng)商的裸片以真正的 3D 方式堆疊的話。目前,任何真正的 3D 芯片堆疊都將由一家公司將大型設(shè)計劃分為多個芯片來設(shè)計。還有主要的熱挑戰(zhàn),而不僅僅是對齊所有 TSV 的挑戰(zhàn)。

如果您打算進行基于小芯片的設(shè)計,你需要面對的另一個挑戰(zhàn)是你的設(shè)計工具需要能夠讀入描述小芯片重要方面的內(nèi)容。當中,有兩個重要的標準化工作:

首先,臺積電去年 10 月在 OIP 上宣布了 3Dblox,3Dblox 提供能夠表示所有當前和未來 3D-IC 結(jié)構(gòu)的通用語言結(jié)構(gòu)、模塊化 3D-IC 結(jié)構(gòu),使 EDA 工具和設(shè)計流程更加簡單高效、確保標準化的 EDA 工具和設(shè)計流程符合 TSMC 3DFabric 技術(shù);

44ec6a54-a7ec-11ed-bfe3-dac502259ad0.png

第二個標準稱為 CDXML,代表芯片數(shù)據(jù)交換標記語言。該標準由開放計算項目基金會 OCP 開發(fā)。在 Chiplet 峰會的第一天,宣布 JEDEC 正在與 OCP 合作制定該標準,并將納入JEDEC 的 Part Model Guidelines JEP30 。

4510f77a-a7ec-11ed-bfe3-dac502259ad0.jpg

有關(guān)小芯片討論的另一熱點問題是有關(guān)連接的。目前也有許多互連標準(以及一些專有的)。對于正在進行的基于小芯片的設(shè)計,似乎大多數(shù)都使用開放計算項目 (OCP)的BoW(Bunch of Wires )。

另一個有很多重量級人物支持的標準是 UCIe。UCIe 物理層包括鏈路初始化、訓練、電源管理狀態(tài)、通道映射、通道反轉(zhuǎn)和加擾。UCIe 控制器包括 die-to-die 適配器層和協(xié)議層。適配器層通過鏈路狀態(tài)管理以及協(xié)議和遷移格式的參數(shù)協(xié)商確保可靠傳輸。UCIe架構(gòu)支持PCIe、CXL、streaming raw mode等多種標準協(xié)議。

不過,UCIe標準被峰會與會者認為“還沒有完全準備好”,UCIe 標準的某些方面仍在開發(fā)中,但我想說的是,鑒于所有支持它的公司,峰會上公認的是“一旦完成, UCIe 就會獲勝”。

此外,將多個小芯片封裝到一個封裝中不同于僅使用單個芯片。如果您使用單個芯片,則需要在封裝成本和做好晶圓分類工作的成本之間進行權(quán)衡。測試儀很昂貴,因此在晶圓切割之前測試芯片的工作做得“太好”是在浪費金錢。當然,封裝也要花錢,所以你不想浪費太多。——但是當你因為芯片壞了而浪費封裝時,你并不是在浪費一個芯片,因為它已經(jīng)壞了。

封裝中的多個die的經(jīng)濟性完全不同。如果一個 die 逃脫了晶圓分類并且是壞的,那么當它與所有其他 die 封裝時,您不僅浪費了一個壞的 die(以及封裝的成本),您還在浪費同一個封裝中的所有好 die也。此外,多個小芯片的封裝成本遠高于單個小芯片的封裝成本。因此,在每個芯片進入組裝過程之前對其進行徹底測試非常重要。這些裸片被稱為 KGD,即 Known Good Die。

可以做一些事情來優(yōu)化封裝過程,例如計劃能夠測試僅插入一些裸片的封裝。這允許在早期放入便宜的裸片然后進行測試,然后在最后放入昂貴的裸片(如最先進節(jié)點中的 CPU 或 GPU)。這避免了由于非常便宜的零件失效而犧牲非常昂貴的零件的問題。而測試多小芯片設(shè)計(甚至真正的 3D 設(shè)計)包含在IEEE 1838-2019 - IEEE 三維堆疊集成電路測試訪問架構(gòu)標準中。

來到安全方面,也存在很多問題。

您可能知道處理安全性的現(xiàn)代方法是使用硬件信任根。但對于基于小芯片的系統(tǒng),您需要決定的第一件事是您是否信任所有小芯片,或者是否有可能壞人以某種方式破壞了您從準陌生人那里獲得的一個或多個小芯片. 您需要決定的下一件事是是否讓一個小芯片負責安全性(包含帶密鑰的secure enclave等),然后驗證所有其他小芯片是否安全。如果許多小芯片包含需要啟動的微處理器,那么這可以集中處理,或者每個小芯片都必須處理自己的安全啟動。

正如 Rambus Security 的斯科特·貝斯特 (Scott Best) 指出的那樣,5 納米設(shè)計非常復雜,幾乎無法設(shè)計,更不用說逆向工程了。但是基于小芯片的設(shè)計更容易:當您將其分解為小芯片時,SiP 僅與最不安全的小芯片一樣好。

45233142-a7ec-11ed-bfe3-dac502259ad0.jpg

更糟糕的是,雖然幾乎不可能監(jiān)控 5nm 芯片上的大量內(nèi)部信號,但在多芯片設(shè)計中監(jiān)控中介層上的信號更為可行。實際上,這意味著任何與安全相關(guān)的小芯片之間的通信都需要加密。當然,由于這些小芯片從未專門設(shè)計用于協(xié)同工作,所以這并不簡單。處理此問題的通常方法是使用某種形式的挑戰(zhàn)-響應(yīng),但這需要設(shè)計到每個小芯片中。實際上,需要為小芯片開發(fā)某種安全標準。

還有一點值得關(guān)注的是,如果芯片出現(xiàn)故障時會發(fā)生什么?鑒于您可能不了解所購買的所有小芯片的所有內(nèi)部細節(jié),您如何找到為此負責的小芯片?

雖然有些人認為這是一個大問題,但我不確定這與確定哪個 IP 塊導致 SoC 故障,甚至板上的哪個芯片導致板級故障有什么不同。一種方法是預測這可能會發(fā)生,并有辦法啟用和禁用系統(tǒng)的各個方面。在微處理器中,這些被稱為“chicken bits”。

在峰會期間,筆者還有了一些有趣的觀察。

例如超級計算機是 HPC 的最高端,幾乎總是使用 COTS 部件,即“商用現(xiàn)成”部件,如 Intel/AMD CPU、NVIDIA GPU、FPGA 等。正如勞倫斯伯克利實驗室的 John Shalf 所說:我們知道我們負擔不起從頭開始制造自己的芯片。所以對他來說,小芯片是一個機會。他們可以使用商業(yè)小芯片(COTC?)并將它們緊密集成到系統(tǒng)中。

第二個隨機的事情是汽車。汽車行業(yè)對小芯片持負面態(tài)度,因為與汽車所有振動相關(guān)的機械問題可能導致可靠性問題。請記住,汽車預計可以使用 20 年。另一方面,自動駕駛將像其他所有事情一樣觸及分劃線限制,因此該行業(yè)也可能“硬著頭皮”,因為他們無論如何都需要使用小芯片。

自動駕駛芯片的數(shù)量不足以證明成本是合理的。通過將來自不同供應(yīng)商的小芯片組合在一個中介層上,總成本有望降低;另一方面小芯片比 PCB 更節(jié)能。因此需要這種集成以增加電動汽車的范圍并仍然提供最大性能。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52199

    瀏覽量

    436400
  • 超級計算機
    +關(guān)注

    關(guān)注

    2

    文章

    469

    瀏覽量

    42337
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9979

    瀏覽量

    140697
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    453

    瀏覽量

    12872

原文標題:Chiplet,還有不少難關(guān)要過

文章出處:【微信號:TenOne_TSMC,微信公眾號:芯片半導體】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    Chiplet與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進封裝通常是互為補充的。Chiplet技術(shù)使得復雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?453次閱讀
    <b class='flag-5'>Chiplet</b>與先進封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進封裝

    隨著半導體行業(yè)的技術(shù)進步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?386次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進封裝

    Chiplet技術(shù)在消費電子領(lǐng)域的應(yīng)用前景

    探討Chiplet技術(shù)如何為智能手機、平板電腦等消費電子產(chǎn)品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?246次閱讀
    <b class='flag-5'>Chiplet</b>技術(shù)在消費電子領(lǐng)域的應(yīng)用前景

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標準促進創(chuàng)新生態(tài)發(fā)展”為主題,大會
    的頭像 發(fā)表于 03-25 16:59 ?838次閱讀

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進的封裝技術(shù)將這些模塊連接在一起,形成一個完整的系統(tǒng)。這一技術(shù)的出現(xiàn),源于對摩爾定律放緩的應(yīng)對以及對芯片
    的頭像 發(fā)表于 03-12 12:47 ?595次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!

    2.5D集成電路的Chiplet布局設(shè)計

    隨著摩爾定律接近物理極限,半導體產(chǎn)業(yè)正在向2.5D和3D集成電路等新型技術(shù)方向發(fā)展。在2.5D集成技術(shù)中,多個Chiplet通過微凸點、硅通孔和重布線層放置在中介層上。這種架構(gòu)在異構(gòu)集成方面具有優(yōu)勢,但同時在Chiplet布局優(yōu)化和溫度管理方面帶來了挑戰(zhàn)[1]。
    的頭像 發(fā)表于 02-12 16:00 ?1146次閱讀
    2.5D集成電路的<b class='flag-5'>Chiplet</b>布局設(shè)計

    解鎖Chiplet潛力:封裝技術(shù)是關(guān)鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設(shè)計的技術(shù)邊界。Chiplet的誕生不僅僅是技術(shù)的迭代,更是對未來芯片架構(gòu)的革命性改變。然而,真正解鎖Chiplet技術(shù)的無限潛力, 先進封裝技術(shù) 成為了不可或缺
    的頭像 發(fā)表于 01-05 10:18 ?864次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術(shù)是關(guān)鍵

    Cadence推出基于Arm的系統(tǒng)Chiplet

    近日,Cadence宣布其首款基于 Arm 的系統(tǒng)級小芯片(Chiplet)開發(fā)成功并流片,這是一項突破性成就。這項創(chuàng)新標志著芯片技術(shù)的關(guān)鍵進步,展現(xiàn)了 Cadence 致力于通過其芯片架構(gòu)和框架推動行業(yè)領(lǐng)先解決方案的承諾。
    的頭像 發(fā)表于 11-28 15:35 ?588次閱讀
    Cadence推出基于Arm的系統(tǒng)<b class='flag-5'>Chiplet</b>

    Chiplet技術(shù)有哪些優(yōu)勢

    Chiplet技術(shù),就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內(nèi)存等,分別制造成獨立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?987次閱讀

    2035年Chiplet市場規(guī)模將超4110億美元

    市場研究機構(gòu)IDTechEx近日發(fā)布了一份關(guān)于Chiplet技術(shù)的報告,預測到2035年,Chiplet市場規(guī)模將達到驚人的4110億美元。
    的頭像 發(fā)表于 10-22 17:21 ?803次閱讀

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項旨在推動汽車領(lǐng)域Chiplet技術(shù)發(fā)展的新計劃。 這項名為汽車Chiplet計劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?560次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    Primemas選擇Achronix eFPGA技術(shù)用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領(lǐng)導者 Achronix Semiconductor Corporation 和使用Chiplet 技術(shù)開發(fā)創(chuàng)新 SoC Hub
    的頭像 發(fā)表于 09-18 16:16 ?851次閱讀

    2031年全球Chiplet市場預測

    來源:深芯盟產(chǎn)業(yè)研究部 據(jù)最新報告顯示,全球Chiplet市場將顯著增長,預計到2031年達到約6333.8億美元,2023年至2031年的復合年增長率達71.3%。 InsightAce分析公司
    的頭像 發(fā)表于 09-12 19:09 ?523次閱讀
    2031年全球<b class='flag-5'>Chiplet</b>市場預測

    創(chuàng)新型Chiplet異構(gòu)集成模式,為不同場景提供低成本、高靈活解決方案

    電子發(fā)燒友網(wǎng)報道(文/李彎彎)近日,北極雄芯官方宣布,歷經(jīng)近2年的設(shè)計開發(fā),自主研發(fā)的啟明935系列芯粒已經(jīng)成功交付流片,而且一次性投出兩顆,一顆是通用型HUB Chiplet“啟明935”,另一
    的頭像 發(fā)表于 08-19 00:02 ?4012次閱讀

    西門子EDA創(chuàng)新解決方案確保Chiplet設(shè)計的成功應(yīng)用

    這些要求,因此,多芯片集成(如Chiplet設(shè)計)成為了一種新的趨勢。 ? Chiplet設(shè)計 帶來的挑戰(zhàn)及行業(yè)解決方案 Chiplet設(shè)計帶來了許多優(yōu)勢,同時也帶來了眾多新的挑戰(zhàn)。這些挑戰(zhàn)主要集中在以下幾個方面: ◎ 熱管理問
    的頭像 發(fā)表于 07-24 17:13 ?895次閱讀
    主站蜘蛛池模板: 国产午夜免费 | 精品欧美一区二区三区 | 四虎国产精品永久免费网址 | 亚洲免费资源 | 视频在线高清完整免费观看 | 一级毛片免费在线观看网站 | 欧美第四色 | 天天操夜夜操狠狠操 | 天天天色综合 | 亚洲午夜视频在线 | 久久天天躁夜夜躁狠狠85麻豆 | 波多野结衣中文字幕教师 | 免费人成在线观看网站品爱网日本 | www.天天干.com| 色多多视频在线观看免费大全 | 久久久久久国产精品免费免 | 婷婷丁香五 | 久久国产香蕉一区精品 | 色婷婷综合久久久久中文一区二区 | 黄视频网站免费看 | 欧美日韩一区在线观看 | 亚洲婷婷国产精品电影人久久 | 亚洲成人77777 | 交在线观看网站视频 | 性满足久久久久久久久 | 四虎网站| 天天操夜夜干 | 在线观看一区二区三区视频 | 国产福利免费观看 | 性做久久久久久免费观看 | 成人影院在线观看 | 日本特黄特色aaa大片免费欧 | 亚洲成人网在线播放 | 男人天堂网在线观看 | 台湾三级毛片 | 女同激情视频 | 免费污视频在线 | 综合六月| 99久久免费精品高清特色大片 | 高清不卡毛片免费观看 | 国产999星空传媒在线观看 |