在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA跨時鐘域處理方法(三)

CHANBAEK ? 來源:FPGA自學筆記分享 ? 作者:FPGA自學筆記分享 ? 2023-05-25 15:19 ? 次閱讀

所謂數據流跨時鐘域即:時鐘不同但是時間段內的數據量一定要相同。

常用的數據流跨時鐘域可以使用fifo或者ram實現。fifo的實現我們之前文章中fifo資源的介紹中已經詳細講解過了,xilinx FIFO 硬核的結構如下:

圖片

但是FIFO實現有一個問題,由于沒有地址控制,需要固定時延是不方便,另外就是xilinx IP的fifo深度較大,可能存在資源浪費。

第二種方法就是使用ram自己搭建跨時鐘域模塊。我們使用bram做數據流跨時鐘域。

例示代碼如下 ,代碼時鐘比例為5:4,a時鐘每5個clk寫入4個數據,b時鐘每個clk輸出,代碼中有兩個點要注意:

1、0地址的寫是能;

2、有一個防抖處理。

// ============================================================
// File Name: cm_cdc_bram
// VERSION  : V1.0
// DATA     : 2022/10/4
// Author   : FPGA干貨分享
// ============================================================
// 功能:數據流使用bram跨時鐘域模塊
// ============================================================




`timescale 1ns/1ps
module cm_cdc_bram (
    input wire          I_clk_a         , ///輸入時鐘a,500Mhz
    input wire          I_clk_b         , ///輸入時鐘b,400Mhz
    input wire          I_data_a_valid  , ///輸入時鐘b
    input wire [31:0]   I_data_a        , ///a時鐘輸入信號
    output wire[31:0]   O_data_b          ///b時鐘輸出信號
    );
// ============================================================
// wire reg
// ============================================================
reg     [8:0]           S_wr_addr           ;
reg                     S_wr_zero_flag      ;


wire                    S_wr_zero_flag_rd   ;
reg     [3:0]           S_clk_cnt           ;
reg                     S_wr_clr_falg_temp  ;
reg                     S_wr_clr_falg       ;
reg     [8:0]           S_rd_addr           ;


// ============================================================
// main code
// ============================================================




// ============================================================
// clk_a
// ============================================================


always @(posedge I_clk_a)
    if(I_data_a_valid)
        S_wr_addr <= S_wr_addr + 9'd1;
    else
        S_wr_addr <= S_wr_addr ; 


always @(posedge I_clk_a)
    S_wr_zero_flag <= (!(|S_wr_addr));


// ============================================================
// clk_b
// ============================================================


cm_cdc_1bit cm_cdc_1bit (
    .I_clk_a        (I_clk_a            ) , ///輸入時鐘a
    .I_clk_b        (I_clk_b            ) , ///輸入時鐘b
    .I_single_a     (S_wr_zero_flag     ) , ///a時鐘輸入信號
    .O_single_b     (S_wr_zero_flag_rd  )   ///b時鐘輸出信號
    );

always @(posedge I_clk_b)
    if(S_wr_zero_flag_rd & (S_clk_cnt > 4'd2))
        S_clk_cnt <= 4'd2;
    else
        S_clk_cnt <= S_clk_cnt + 4'd1;


always @(posedge I_clk_b)
    if(S_wr_zero_flag_rd)
        S_wr_clr_falg_temp <= 1'b1;
    else if(&S_clk_cnt)
        S_wr_clr_falg_temp <= 1'b0;
    else
        S_wr_clr_falg_temp <= S_wr_clr_falg_temp ;


always @(posedge I_clk_b)
    S_wr_clr_falg <= S_wr_clr_falg_temp & (&S_clk_cnt) ;

always @(posedge I_clk_b)
    if(S_wr_clr_falg)
        S_rd_addr <= 9'd256;
    else
        S_rd_addr <= S_rd_addr + 'd1;


BRAM_SDP_MACRO #(
   .BRAM_SIZE    ("18Kb"         ), // Target BRAM, "18Kb" or "36Kb" 
   .DEVICE       ("7SERIES"      ), // Target device: "7SERIES" 
   .WRITE_WIDTH  (32             ), // Valid values are 1-72 (37-72 only valid when BRAM_SIZE="36Kb")
   .READ_WIDTH   (32             ), // Valid values are 1-72 (37-72 only valid when BRAM_SIZE="36Kb")
   .DO_REG       (1              ), // Optional output register (0 or 1)
   .INIT_FILE    ("NONE"         )
) BRAM_SDP_MACRO_inst (
   .DO           (O_data_b       ), // Output read data port, width defined by READ_WIDTH parameter
   .DI           (I_data_a       ), // Input write data port, width defined by WRITE_WIDTH parameter
   .RDADDR       (S_rd_addr      ), // Input read address, width defined by read port depth
   .RDCLK        (I_clk_b        ), // 1-bit input read clock
   .RDEN         (1'b1           ), // 1-bit input read port enable
   .REGCE        (1'b1           ), // 1-bit input read output register enable
   .RST          (1'b0           ), // 1-bit input reset
   .WE           (4'hf           ), // Input write enable, width defined by write port depth
   .WRADDR       (S_wr_addr      ), // Input write address, width defined by write port depth
   .WRCLK        (I_clk_a        ), // 1-bit input write clock
   .WREN         (I_data_a_valid )  // 1-bit input write port enable
);






endmodule
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21802

    瀏覽量

    606368
  • Xilinx
    +關注

    關注

    71

    文章

    2171

    瀏覽量

    122237
  • fifo
    +關注

    關注

    3

    文章

    390

    瀏覽量

    43891
  • 數據流
    +關注

    關注

    0

    文章

    121

    瀏覽量

    14458
  • 時鐘域
    +關注

    關注

    0

    文章

    52

    瀏覽量

    9582
收藏 人收藏

    評論

    相關推薦

    FPGA設計中解決時鐘大方案

    介紹3種時鐘處理方法,這3種方法可以說是FPGA
    的頭像 發表于 11-21 11:13 ?3979次閱讀
    <b class='flag-5'>FPGA</b>設計中解決<b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b>的<b class='flag-5'>三</b>大方案

    關于時鐘信號的處理方法

    我在知乎看到了多bit信號時鐘的問題,于是整理了一下自己對于時鐘信號的處理
    的頭像 發表于 10-09 10:44 ?6424次閱讀

    如何處理FPGA設計中時鐘問題?

    時鐘處理方法,這三種方法可以說是 FPGA 界最常用也最實用的
    發表于 09-22 10:24

    探尋FPGA時鐘處理方法

    時鐘處理方法,這三種方法可以說是 FPGA 界最常用也最實用的
    發表于 10-20 09:27

    時鐘處理方法

    時鐘處理方法,這三種方法可以說是FPGA界最常用也最實用的
    發表于 01-08 16:55

    FPGA界最常用的時鐘處理法式

    處理方法,這三種方法可以說是FPGA界最常用也最實用的方法,這三種方法包含了單bit和多bit
    發表于 02-21 07:00

    FPGA初學者的必修課:FPGA時鐘處理3大方法

    處理方法,這三種方法可以說是FPGA界最常用也最實用的方法,這三種方法包含了單bit和多bit
    發表于 03-04 09:22

    如何處理FPGA設計中時鐘間的數據

    介紹3種時鐘處理方法,這3種方法可以說是FPGA
    發表于 07-29 06:19

    FPGA時鐘處理簡介

    (10)FPGA時鐘處理1.1 目錄1)目錄2)FPGA簡介3)Verilog HDL簡介4
    發表于 02-23 07:47

    FPGA界最常用也最實用的3種時鐘處理方法

    介紹3種時鐘處理方法,這3種方法可以說是FPGA
    發表于 11-15 20:08 ?1.4w次閱讀

    揭秘FPGA時鐘處理方法

    時鐘處理方法,這三種方法可以說是 FPGA
    的頭像 發表于 12-05 16:41 ?1711次閱讀

    介紹3種方法時鐘處理方法

    介紹3種時鐘處理方法,這3種方法可以說是FPGA
    的頭像 發表于 09-18 11:33 ?2.2w次閱讀
    介紹3種<b class='flag-5'>方法</b><b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b><b class='flag-5'>方法</b>

    時鐘處理方法

    時鐘處理FPGA設計中經常遇到的問題,而如何處理
    的頭像 發表于 10-18 09:12 ?8051次閱讀

    FPGA時鐘處理方法(一)

    時鐘FPGA設計中最容易出錯的設計模塊,而且一旦時鐘
    的頭像 發表于 05-25 15:06 ?2098次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b><b class='flag-5'>方法</b>(一)

    FPGA時鐘處理方法(二)

    上一篇文章已經講過了單bit時鐘處理方法,這次解說一下多bit的
    的頭像 發表于 05-25 15:07 ?1092次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>跨</b><b class='flag-5'>時鐘</b><b class='flag-5'>域</b><b class='flag-5'>處理</b><b class='flag-5'>方法</b>(二)
    主站蜘蛛池模板: 阿v视频在线观看免费播放 爱爱视频天天干 | 久久精品国产99国产精品澳门 | 亚洲成在人线中文字幕 | 妖精视频永久在线入口 | 毛片黄| 久久天天躁夜夜躁狠狠85台湾 | 91夜夜人人揉人人捏人人添 | 在线观看免费国产 | 亚洲国产精品自在现线让你爽 | 色男人社区 | 天天噜天天射 | 国产精品免费看久久久 | 鲁丝一区二区三区 | 二级黄色大片 | 色老头在线精品视频在线播放 | 性生i活一级一片 | 欧美高清免费一级在线 | 亚洲欧美视频一区二区 | 欧美午夜寂寞影院安卓列表 | 中国业余老太性视频 | 女人扒开腿让男人桶到爽 | 天天操中文字幕 | 日本黄色三级视频 | 亚洲国产精品热久久2022 | 狠狠狠操| 性欧美xxxx性 | 国产高清小视频 | 噜噜噜色 | 在线天堂中文在线资源网 | 国产精品久久久精品视频 | 色综合久久久久久久久五月 | 高清性色生活片久久久 | 免费色网址 | 久久综合色视频 | 午夜肉伦伦影院在线观看 | 日日夜夜天天干干 | www.色涩| 国产成年美女毛片80s | 国产黄色三级网站 | 中文字幕123| 久久亚洲精品玖玖玖玖 |