全芯時(shí)代,國產(chǎn)好芯不定期推薦。今日為大家介紹一款國產(chǎn)超低噪聲時(shí)鐘調(diào)節(jié)器,pin to pin替代TI的LMK04828
一、概述
該芯片是高性能時(shí)鐘調(diào)節(jié)器,支持JEDEC JESD204B。當(dāng)使用設(shè)備和SYSREF時(shí)鐘時(shí),PLL2的14個(gè)時(shí)鐘輸出可配置去驅(qū)動(dòng)7個(gè)JESD204B轉(zhuǎn)換器或其他邏輯設(shè)備。
SYSREF可以使用直流和交流耦合來提供,不僅限于JESD204B應(yīng)用。14個(gè)輸出均可單獨(dú)配置為傳統(tǒng)高性能時(shí)鐘系統(tǒng)輸出。
該芯片具有高性能與功耗平衡以及雙VCO,動(dòng)態(tài)數(shù)字延遲, 信號(hào)丟失保持特性,是提供靈活的高性能時(shí)鐘樹的理想選擇。
二、主要性能
1.支持JEDECJESD204B
2.超低RMS抖動(dòng)
76fs RMS Jitter (10kHz到20MHz) -162dBc/Hz@245.76 MHz
3.PLL2可提供多達(dá)14路差分時(shí)鐘
最多7個(gè)SYSREEF時(shí)鐘 時(shí)鐘最大輸出頻率3.1GHz 支持LVPECL,LVDS,HSDS,LVPECL等輸出接口
4.模式:雙PLL,單PLL,時(shí)鐘分布
5.PLL1提供一個(gè)VCXO/Crystal緩沖輸出,支持LVPECL,LVDS,2路LVCMOS等輸出接口
6.PLL1
3個(gè)備用的輸入時(shí)鐘
自動(dòng)或者人工切換模式
無中斷切換和LOS
集成低噪聲的晶體振蕩電路
具有輸入時(shí)鐘丟失的保持模式
7.PLL2
相位檢測速率:=<155MHz?
2路集成低噪聲VCO
8.占空比50%輸出分配為1到32整數(shù)分頻
9.23ps步進(jìn)模擬延遲,QFN-64封裝
10.工作溫度:-40°C到85°C,工作電壓:3.15V到3.45V
三、應(yīng)用場景
1. 無線基礎(chǔ)設(shè)施??
2.數(shù)據(jù)交換時(shí)鐘
3.網(wǎng)絡(luò),SONET/SDH,DSLAM
4. 醫(yī)療/視頻
5.測量
-
芯片
+關(guān)注
關(guān)注
459文章
51833瀏覽量
432324 -
時(shí)鐘
+關(guān)注
關(guān)注
11文章
1853瀏覽量
132555 -
調(diào)節(jié)器
+關(guān)注
關(guān)注
5文章
868瀏覽量
47014
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
LD39150DT33-R DPAK超低壓BiCMOS電壓調(diào)節(jié)器的典型應(yīng)用
基于NCV8703的LDO電壓調(diào)節(jié)器的典型應(yīng)用
具有可編程電流的低噪聲軌到軌負(fù)調(diào)節(jié)器
超低噪聲調(diào)節(jié)器在寬帶通信系統(tǒng)中的應(yīng)用研究

ADP150:超低噪聲、150mA CMOS線性調(diào)節(jié)器

ADP151:超低噪聲、200 mA CMOS線性調(diào)節(jié)器

ADP320:三倍、200 mA、低噪聲、高電源抑制比電壓調(diào)節(jié)器

ADP1765:5 A,低VIN,低噪聲,CMOS線性調(diào)節(jié)器數(shù)據(jù)表

UG-811:評(píng)估ADP7159超低噪聲、2A、輸出可調(diào)、RF線性調(diào)節(jié)器

LTC1682:帶低噪聲線性調(diào)節(jié)器的倍增電荷泵數(shù)據(jù)表

CN0147 利用低噪聲LDO調(diào)節(jié)器ADP150為ADF4350 PLL和VCO供電,以降低相位噪聲

微功率低噪聲、低壓差負(fù)調(diào)節(jié)器LT1964

國產(chǎn)超低噪聲時(shí)鐘調(diào)節(jié)器LMK04828產(chǎn)品介紹
低噪聲開關(guān)電容升壓調(diào)節(jié)器LM2750數(shù)據(jù)表

評(píng)論