在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何為ADC增加隔離而不損害其性能呢?

analog_devices ? 來源:未知 ? 2023-07-25 20:15 ? 次閱讀

對于隔離式高性能ADC,一方面要注意隔離時鐘,另一方面要注意隔離電源。SAR ADC傳統(tǒng)上被用于較低采樣速率和較低分辨率的應用。如今已有1 MSPS采樣速率的快速、高精度、20位SAR ADC,例如 LTC2378-20 ,以及具有32位分辨率的過采樣SAR ADC,例如 LTC2500-32 。將ADC用于高性能設(shè)計時,整個信號鏈都需要非常低的噪聲。當信號鏈需要額外的隔離時,性能會受到影響。

關(guān)于隔離,有三方面需要考慮:

  • 確保熱端有電的隔離電源

  • 確保數(shù)據(jù)路徑得到隔離的隔離數(shù)據(jù)

  • ADC(采樣時鐘或轉(zhuǎn)換信號)的時鐘隔離,以防熱端不產(chǎn)生時鐘

隔離電源(反激拓撲與推挽拓撲的比較)

反激式轉(zhuǎn)換器被廣泛用于隔離電源。圖1顯示了反激式轉(zhuǎn)換器簡單可行的特點。該拓撲的優(yōu)勢是只需要很少的外部元件。反激式轉(zhuǎn)換器只有一個集成開關(guān)。該開關(guān)可能是影響信號鏈性能的主噪聲源。對于高性能模擬設(shè)計,反激式轉(zhuǎn)換器會帶來很多斷點,引起電磁輻射(稱為EMI),這可能會限制電路的性能。

87855cb6-2ae3-11ee-a368-dac502259ad0.png

圖1.典型的反激式轉(zhuǎn)換器拓撲。

圖2顯示了變壓器L1和L2中的電流。在初級(L1)和次級(L2)繞組中,電流在短時間內(nèi)從高值跳變?yōu)榱?。電流尖峰可以在圖3的I(L1)/I(L2)跡線中看到。電流和能量在初級電感中累積,當開關(guān)斷開時,它們被傳輸?shù)酱渭夒姼?,產(chǎn)生瞬變。需要降低開關(guān)噪聲效應導致的瞬變,因此,設(shè)計中必須插入緩沖器和濾波器。除了額外的濾波器之外,反激拓撲的另一個缺點是磁性材料的利用率低,而所需的電感較高,因此變壓器較大。此外,反激式轉(zhuǎn)換器的熱環(huán)路也很大,不易管理。

反激式轉(zhuǎn)換器的另一個挑戰(zhàn)涉及開關(guān)頻率變化。圖3顯示了負載變化引起的頻率變化。如圖3a所示,t1 < t2。這意味著fSWITCH隨著負載電流從較高負載電流I1減小到較低負載電流I2而變化。頻率的變化會在不可預測的時間產(chǎn)生內(nèi)部噪聲。此外,頻率也會因器件不同而異,這使得更難以對其進行濾波,因為每個PCB都需要調(diào)整濾波。對于一款5 V輸入范圍的20位SAR ADC,1 LSB相當于大約5μV。EMI噪聲引入的誤差應低于5μV,這意味著為精密系統(tǒng)隔離電源時,不應選擇反激拓撲。

還有其他電磁輻射騷擾較低的隔離電源架構(gòu)。就輻射而言,推挽式轉(zhuǎn)換器比反激式轉(zhuǎn)換器更合適。像 LT3999 這樣的推挽式穩(wěn)壓器提供了與ADC時鐘同步的可能性,有助于實現(xiàn)高性能。圖4顯示了隔離電源電路中的LT3999與ADC采樣時鐘同步的情況。請記住,初級到次級電容為開關(guān)噪聲提供了一個避免共模噪聲效應的返回路徑。該電容可以在PCB設(shè)計中利用重疊的頂層平面和第二層平面實現(xiàn),以及利用實際電容。

879c6104-2ae3-11ee-a368-dac502259ad0.png

圖2.LT8301在變壓器繞組中切換電流。

87bcd06a-2ae3-11ee-a368-dac502259ad0.png

圖3.(a) LT8301頻率變化,(b)從2.13 ms到2.23 ms的頻率變化的特寫。

8802d286-2ae3-11ee-a368-dac502259ad0.png

圖4.具有超低噪聲后置穩(wěn)壓器的LT3999。

882494e8-2ae3-11ee-a368-dac502259ad0.png

圖5.LT3999電流波形。

88386c0c-2ae3-11ee-a368-dac502259ad0.png

圖6.LT3999及其與同步引腳的切換關(guān)系。

圖5顯示了變壓器處的電流波形(初級側(cè)和次級側(cè)電流),它更好地利用了變壓器,提供更好的EMI行為。

圖6顯示了與外部時鐘信號的同步。采集階段的末端與同步引腳的正邊沿對齊。因此,將有一個大約4μs的較長安靜時間。這使得轉(zhuǎn)換器可以在該時間范圍內(nèi)對輸入信號進行采樣,并將隔離電源的瞬變效應降至最小。LTC2378-20的采集時間為312 ns,非常適合<1μs的安靜窗口。

數(shù)據(jù)隔離

數(shù)據(jù)隔離可以使用數(shù)字隔離器實現(xiàn),例如ADuMx系列數(shù)字隔離器。這些數(shù)字隔離器可用于SPI、I2C、CAN等許多標準接口,例如 ADuM140 可用于SPI隔離。為了實現(xiàn)數(shù)據(jù)隔離,只需將SPI信號SPI時鐘、SDO、SCK和Busy連接到數(shù)據(jù)隔離器。在數(shù)據(jù)隔離中,電能通過感性隔離柵從初級側(cè)傳輸?shù)酱渭墏?cè)。需要添加電流返回路徑,這由電容來完成。該電容可以在PCB中利用重疊平面實現(xiàn)。

時鐘隔離

時鐘隔離是另一項重要任務(wù)。如果使用1 MHz采樣速率的20位高性能ADC,例如LTC2378-20,可以實現(xiàn)104 dB的信噪比(SNR)。為了實現(xiàn)高性能,需要無抖動時鐘。為什么不應使用像ADuM14x系列這樣的標準隔離器?標準隔離器會增加時鐘抖動,從而限制ADC的性能。

圖7顯示了不同頻率、不同類型時鐘抖動下SNR的理論極限。像 LTC2378 這樣的高性能ADC的孔徑時鐘抖動為4 ps,在200 kHz輸入下理論限值為106 dB。

88634d0a-2ae3-11ee-a368-dac502259ad0.png

圖7.時鐘抖動與ADC性能的關(guān)系。

圖11顯示了使用PLL凈化時鐘的更詳細框圖。您可以將ADF4360-9用作時鐘凈化器,并在輸出端增加一個2分頻器。AD7760 額定支持1.1 MHz。

888ee5e6-2ae3-11ee-a368-dac502259ad0.png

圖8.使用標準隔離器實現(xiàn)時鐘隔離。

圖8顯示的標準時鐘隔離器概念包括:

  • 像 ADuM250N 這樣良好的標準數(shù)字隔離器的抖動為70 ps rms。對于100 dB SNR目標,由于時鐘抖動,信號采樣速率限制為20 kHz。

  • 像 LTM2893 這樣優(yōu)化的時鐘隔離器提供30 ps rms的低抖動。對于100 dB SNR目標,現(xiàn)在的信號采樣速率為50 kHz,在全部SNR性能下可提供更多帶寬。

88b59042-2ae3-11ee-a368-dac502259ad0.png

圖9.使用LVDS時鐘隔離器實現(xiàn)時鐘隔離。

  • 圖9:對于更高的輸入頻率,應使用LVDS隔離器。ADN4654 提供2.6 ps抖動,接近ADC的最佳性能。在100 kHz輸入時,時鐘抖動導致的SNR限值將是110 dB。

88c75c64-2ae3-11ee-a368-dac502259ad0.png

圖10.使用額外PLL凈化時鐘抖動的時鐘隔離。

  • 圖10:使用PLL凈化時鐘。ADF4360-9 可以幫助減少時鐘抖動。

88e57924-2ae3-11ee-a368-dac502259ad0.png

圖11.ADF4360-9用作時鐘凈化器。

因此,不能直接支持LTC2378等1 MSPS SAR ADC。在這種情況下,低抖動觸發(fā)器會有幫助。它將時鐘2分頻。

88fa0376-2ae3-11ee-a368-dac502259ad0.png

圖12.觸發(fā)器用于降低時鐘以用于LTC2378。

890eb35c-2ae3-11ee-a368-dac502259ad0.png

圖13.隔離(熱)側(cè)的時鐘產(chǎn)生。

  • 圖13:本地產(chǎn)生時鐘是獲得具有所需抖動性能的時鐘的另一個方案。本地時鐘生成會使時鐘架構(gòu)更加復雜,因為它將異步時鐘域引入系統(tǒng)。例如,若要使用兩個單獨的隔離ADC,則時鐘的絕對頻率將會不同,必須增加采樣速率轉(zhuǎn)換以重新匹配時鐘。有關(guān)采樣速率轉(zhuǎn)換的一些細節(jié),請參閱工程師對話筆記EE-268。

高性能Sigma-Delta ADC的時鐘

時鐘的類似問題也適用于高性能Sigma-Delta ADC,如AD7760。這里,重要的時鐘信號是無抖動過采樣時鐘,例如40 MHz。這種情況下不需要額外的分頻器。

結(jié)論

隔離式高性能ADC需要仔細設(shè)計隔離方案并選擇隔離技術(shù),以實現(xiàn)高于100 dB的高性能SNR。應特別重視隔離時鐘,因為時鐘抖動的影響可能會破壞性能。其次應注意隔離電源。簡單的隔離拓撲(如反激)會引入高EMI瞬變。

為了獲得更好的性能,應使用推挽式轉(zhuǎn)換器。還需要關(guān)注數(shù)據(jù)隔離(盡管不太重要),可用標準器件能提供良好性能,對整體系統(tǒng)性能的影響較小。介紹這三個隔離主題有助于設(shè)計人員提出高性能隔離系統(tǒng)解決方案。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 亞德諾
    +關(guān)注

    關(guān)注

    6

    文章

    4680

    瀏覽量

    16186

原文標題:如何為ADC增加隔離而不損害其性能呢?

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    使用PSoC? C3 ADC的16 S/H,如何為各個通道配置不同的采樣頻率?

    使用PSoC? C3 ADC 的 16 S/H,我們?nèi)?b class='flag-5'>何為各個通道配置不同的采樣頻率?
    發(fā)表于 04-21 07:10

    如何使用先進的數(shù)字隔離器優(yōu)化隔離性能

    的手段。本文將深入探討如何使用這些先進的數(shù)字隔離器來優(yōu)化隔離效果和系統(tǒng)性能??梢詮囊韵聨讉€方面進行: 一、了解數(shù)字隔離器的基本優(yōu)勢 數(shù)字隔離
    的頭像 發(fā)表于 02-28 15:10 ?271次閱讀
    如何使用先進的數(shù)字<b class='flag-5'>隔離</b>器優(yōu)化<b class='flag-5'>隔離</b>和<b class='flag-5'>性能</b>

    使用隔離技術(shù)保持數(shù)據(jù)采集的準確性并提高性能

    設(shè)計人員在信號采集和系統(tǒng)處理器之間提供一個隔離式精密信號鏈。 在模擬信號精密測量鏈中,確保隔離能力是一項極具挑戰(zhàn)性的任務(wù)。盡管存在信號破壞因素和不可避免的溫度漂移,但要保持信號鏈的性能,還需要認真關(guān)注每一個細節(jié)。對于許多設(shè)計人員
    的頭像 發(fā)表于 01-25 14:12 ?374次閱讀
    使用<b class='flag-5'>隔離</b>技術(shù)保持數(shù)據(jù)采集的準確性并提高<b class='flag-5'>其</b><b class='flag-5'>性能</b>

    如果使用此時鐘去接收數(shù)據(jù),接收性能和使用DCLK相比如何?

    我看到TI的ADC08D1020 有同步時鐘DCLK2,想咨詢一下:如果使用此時鐘去接收數(shù)據(jù),接收性能和使用DCLK相比如何? TI是否推薦使用此時鐘去接收數(shù)據(jù)? 如果使用ADC0
    發(fā)表于 01-21 10:08

    ADC當成偽差分輸入,ADC負端給一個固定偏置,這是否合適?

    在我一個小項目中有一個數(shù)據(jù)采集單元,要采集的是一個單端信號。ADC是支持差分輸入的,那在要求精度比較高的情況下,比如充分挖掘16位ADC芯片性能的情況下,是否有必要把單端轉(zhuǎn)成差分
    發(fā)表于 01-06 06:15

    隔離ADC和普通ADC的區(qū)別是什么?

    隔離ADC和普通ADC的區(qū)別是什么? 普通ADC+光耦能否等同于隔離ADC
    發(fā)表于 12-27 06:09

    使用了5片ADS1675設(shè)計5通道采集,最后連接到FPGA,如何實現(xiàn)對ADC輸出做隔離?

    目前,使用了5片ADS1675設(shè)計5通道采集,最后連接到FPGA?,F(xiàn)在想對ADC輸出做隔離,1675輸出由三對差分對,(1)SCLK(2)DOUT(3)DRDY 時鐘CLK是3
    發(fā)表于 12-20 13:16

    電源怎樣影響ADC性能?

    電源怎樣影響ADC性能?有沒有相關(guān)的技術(shù)類文章和設(shè)計方案?
    發(fā)表于 12-18 06:32

    ADS7142如果保證高精度?

    從ADS7142的Datasheet來看,應該是一個16位的高精度AD,但參考的基準電壓卻是用的電源,那么如果保證高精度?因為常用的LDO的精度普遍大于1%且存在溫漂,可如果用基準供電如REF50xx,成本又
    發(fā)表于 12-16 07:07

    為什么隔離ADC的采樣頻率可以如此顯著的提高?但是帶寬反而降低了?

    我發(fā)現(xiàn)普通的Δ-Σ ADC采樣頻率最高5M, 帶寬(BW)為2.45M(ADS1605). 而對于隔離型 Δ-Σ ADC,采樣頻率可以
    發(fā)表于 12-06 06:42

    如何評估adc性能參數(shù)

    評估ADC(模數(shù)轉(zhuǎn)換器)的性能參數(shù)是一個綜合考量多個因素的過程。以下是一些關(guān)鍵的ADC性能參數(shù)及其評估方法: 一、分辨率 分辨率是衡量ADC
    的頭像 發(fā)表于 11-19 17:26 ?1454次閱讀

    ADS7953 PD模式下電流為什么還會隨著采樣率的增加增加

    PD模式下電流為什么還會隨著采樣率的增加增加,想問下這種情況是什么條件下測試得到的
    發(fā)表于 11-14 06:28

    用TLV320ADC3101做AD轉(zhuǎn)換,請問基準和轉(zhuǎn)化公式是怎樣的

    我想用TLV320ADC3101做AD轉(zhuǎn)換,請問基準和轉(zhuǎn)化公式是怎樣的
    發(fā)表于 10-09 10:04

    電氣隔離柵的作用與原理

    設(shè)備 :隔離柵可以防止外部因素(如灰塵、水分等)對電氣設(shè)備造成損害隔離故障 :在電氣系統(tǒng)中發(fā)生故障時,隔離柵可以限制故障電流的擴散,保護其他設(shè)備不受
    的頭像 發(fā)表于 09-29 18:07 ?1777次閱讀

    0~3V和ADC之間的運放如何選擇?

    工業(yè)現(xiàn)場0~3V的單端電壓信號(頻率<1KHz),在進入到ADC之前,對進行了低通濾波,另外ADC的輸入阻抗較低,所以濾波后增加了一級跟隨器,總共有8路這樣的信號,計劃使用T
    發(fā)表于 08-28 07:08
    主站蜘蛛池模板: 天天操精品视频 | 好大好紧好爽好湿润视频 | 伊人涩 | 在线看片成人免费视频 | 午夜欧美日韩 | xxxxx69日本老师hd | 婷婷了五月色香综合缴情 | 欧美涩色| 视频一区二区三区在线观看 | 亚洲乱码卡一卡二卡三永久 | 在线播放免费 | 亚欧免费视频 | 青草视频网站在线观看 | 高清xxx| 99热久久精品免费精品 | 亚洲va中文字幕 | 在线播放你懂得 | 免费视频现线观看 | 久久综合狠狠综合久久综合88 | 日本不卡视频在线播放 | 狠狠色狠色综合曰曰 | 日本免费人成黄页在线观看视频 | 国产成人精品日本亚洲直接 | 在线观看午夜 | japanese色系国产在线高清 | 天天看爽片 | 亚洲视频一区在线 | 在线a人片免费观看不卡 | 亚1州区2区三区4区产品 | 亚洲视频在线不卡 | 狠狠色噜噜狠狠狠狠黑人 | 天天舔天天干天天操 | 亚洲插 | 午夜久久免影院欧洲 | 欧美ol丝袜高跟秘书在线观看 | 啪啪网站免费观看 | 九九热在线视频观看 | 91极品女神私人尤物在线播放 | 色吧在线观看 | 四虎永久精品免费网址大全 | 久久久久国产一级毛片高清板 |