一站式PCBA智造廠家今天為大家講講如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設(shè)計(jì)方法。當(dāng)提到PCBA上的電子電路時(shí),經(jīng)常使用的術(shù)語(yǔ)是雜散電容。PCB上的導(dǎo)體、無(wú)源器件的預(yù)制電路板、PCBA、有安裝元器件的板之間以及元器件封裝(尤其是IC)中的SMD組件套件之間可能存在雜散電容。雜散電容是電子電路和電路板固有的物理屬性之一。那么如何減少PCB雜散電容的影響呢?今天深圳PCBA工廠就為大家解答一下吧!
減少PCB雜散電容的PCB設(shè)計(jì)方法
1、移除內(nèi)層接地層
PCB設(shè)計(jì)由于接地層會(huì)由于鄰近而增加與相鄰導(dǎo)體的電容,因此刪除內(nèi)層接地層以增加距離會(huì)有所幫助,這將使電容效應(yīng)最小化。這必須與最小化接地平面與信號(hào)平面相鄰時(shí)獲得的EMI的好處進(jìn)行權(quán)衡。
2、使用法拉第盾
法拉第屏蔽是放置在兩條跡線之間,PCB設(shè)計(jì)以最小化它們之間的電容效應(yīng)的接地跡線或平面,并且像其他屏蔽結(jié)構(gòu)一樣,它可以有效地減小雜散電容。
3、增加相鄰跡線之間的空間
另一種有效的緩解技術(shù)是PCB設(shè)計(jì)增加相鄰跡線之間的間距。隨著電容隨著距離的增加而減小,這是可以應(yīng)用的非常好的方法。
4、盡量減少使用過(guò)孔
通孔是使緊湊,復(fù)雜的PCB成為可能的關(guān)鍵要素。但是,過(guò)度使用可能會(huì)增加寄生電容問(wèn)題。例如雜散電容。通過(guò)PCB設(shè)計(jì)消除在沒(méi)有連接的層上的過(guò)孔周圍的環(huán)形環(huán)并最大程度地減少來(lái)自組件的過(guò)孔數(shù)量,可以減少這種PTH耦合。如BGA。
關(guān)于如何減少PCB雜散電容的影響?減少PCB雜散電容的PCB設(shè)計(jì)方法的知識(shí)點(diǎn),想要了解更多的,可關(guān)注領(lǐng)卓PCBA,如有需要了解更多PCB打樣、SMT貼片、PCBA加工的相關(guān)技術(shù)知識(shí),歡迎留言獲取!
審核編輯 黃宇
-
雜散電容
+關(guān)注
關(guān)注
0文章
17瀏覽量
1483 -
PCB
+關(guān)注
關(guān)注
1文章
2071瀏覽量
13204
發(fā)布評(píng)論請(qǐng)先 登錄
IGBT功率模塊動(dòng)態(tài)測(cè)試中夾具雜散電感的影響

雜散電感對(duì)IGBT開(kāi)關(guān)過(guò)程的影響(2)

ADS5407雜散較差的原因?
邊帶雜散和開(kāi)關(guān)雜散的含義是什么?會(huì)對(duì)電路造成什么影響?
DAC3482存在雜散怎么解決?
使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織雜散,有什么方法降低Fs/2-Fin處的雜散?
DAC39J82輸出信號(hào)在140MHz頻率存在雜散怎么解決?
DAC38J84測(cè)試時(shí)有雜散和諧波怎么解決?
LMX2572EVM在測(cè)試評(píng)估版時(shí),不同頻率下整數(shù)邊界雜散差別很大是為什么?
LMX2594如何降低整數(shù)邊界雜散?
請(qǐng)問(wèn)LMX2694-EP輸出信號(hào)中有小數(shù)分頻雜散該如何解決?
雜散有什么影響?雜散從哪里來(lái)?

時(shí)鐘雜散對(duì)高速DAC性能的影響

深入解析晶振時(shí)鐘信號(hào)干擾源:寄生電容、雜散電容與分布電容
LMX2531整數(shù)雜散優(yōu)化的案例分析

評(píng)論