在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

先進(jìn)封裝基本術(shù)語

jf_pJlTbmA9 ? 來源:東曉電子設(shè)計(jì)與芯片應(yīng)用 ? 作者:東曉電子設(shè)計(jì)與芯 ? 2023-11-24 14:53 ? 次閱讀

先進(jìn)封裝是“超越摩爾”(More than Moore)時(shí)代的一大技術(shù)亮點(diǎn)。當(dāng)芯片在每個(gè)工藝節(jié)點(diǎn)上的微縮越來越困難、也越來越昂貴之際,工程師們將多個(gè)芯片放入先進(jìn)的封裝中,就不必再費(fèi)力縮小芯片了。本文將對(duì)先進(jìn)封裝技術(shù)中最常見的10個(gè)術(shù)語進(jìn)行簡單介紹。

2.5D封裝

2.5D封裝是傳統(tǒng)2D IC封裝技術(shù)的進(jìn)展,可實(shí)現(xiàn)更精細(xì)的線路與空間利用。在2.5D封裝中,裸晶堆棧或并排放置在具有硅通孔(TSV)的中介層(interposer)頂部。其底座,即中介層,可提供芯片之間的連接性。

2.5D封裝通常用于高端ASICFPGAGPU和內(nèi)存立方體。2008年,賽靈思(Xilinx)將其大型FPGA劃分為四個(gè)良率更高的較小芯片,并將這些芯片連接到硅中介層。2.5D封裝由此誕生,并最終廣泛用于高帶寬內(nèi)存(HBM)處理器整合。

wKgZomVdb-eAKPL5AACe6SJ3SiE651.png

2.5D封裝示意圖

3D封裝

在3D IC封裝中,邏輯裸晶堆棧在一起或與儲(chǔ)存裸晶堆棧在一起,無需建構(gòu)大型的系統(tǒng)單芯片(SoC)。裸晶之間透過主動(dòng)中介層連接,2.5D IC封裝是利用導(dǎo)電凸塊或TSV將組件堆棧在中介層上,3D IC封裝則將多層硅晶圓與采用TSV的組件連接在一起。

TSV技術(shù)是2.5D和3D IC封裝中的關(guān)鍵使能技術(shù),半導(dǎo)體產(chǎn)業(yè)一直使用HBM技術(shù)生產(chǎn)3D IC封裝的DRAM芯片。

wKgZomVdb-2ASprZAAFQWVN4DTk374.png

從3D封裝的截面圖可以看出,透過金屬銅TSV實(shí)現(xiàn)了硅芯片之間的垂直互連

Chiplet

芯片庫中有一系列模塊化芯片可以采用裸晶到裸晶互連技術(shù)整合到封裝中。Chiplet是3D IC封裝的另一種形式,可以實(shí)現(xiàn)CMOS組件與非CMOS組件的異質(zhì)整合(Heterogeneous integration)。換句話說,它們是較小型的SoC,也叫做chiplet,而不是封裝中的大型SoC。

將大型SoC分解為較小的小芯片,與單顆裸晶相比具有更高的良率和更低的成本。Chiplet使設(shè)計(jì)人員可以充分利用各種IP,而不用考慮采用何種工藝節(jié)點(diǎn),以及采用何種技術(shù)制造。他們可以采用多種材料,包括硅、玻璃和層壓板來制造芯片。

wKgZomVdb_GAX7i4AAKOq6JS6wo925.png

基于Chiplet的系統(tǒng)是由中介層上的多個(gè)Chiplet組成

扇出(Fan Out)封裝

在扇出封裝中,“連結(jié)”(connection)被扇出芯片表面,從而提供更多的外部I/O。它使用環(huán)氧樹脂成型材料(EMC)完全嵌入裸晶,不需要諸如晶圓凸塊、上助焊劑、倒裝芯片、清潔、底部噴灑充膠和固化等工藝流程,因此也無需中介層,使異質(zhì)整合變得更加簡單。

與其他封裝類型相比,扇出技術(shù)提供了具有更多 I/O 的小尺寸封裝。2016 年,它使 Apple 能夠使用臺(tái)積電的封裝技術(shù)將其 16 納米應(yīng)用處理器與移動(dòng) DRAM 集成到 iPhone 7 的一個(gè)封裝中,從而成為技術(shù)明星。

wKgZomVdb_eAH-d5AAEYGB3M_SA094.jpg

扇出封裝

扇出晶圓級(jí)封裝(FOWLP)

FOWLP技術(shù)是針對(duì)晶圓級(jí)封裝(WLP)的改進(jìn),可以為硅芯片提供更多外部連接。它將芯片嵌入環(huán)氧樹脂成型材料中,然后在晶圓表面建構(gòu)高密度重分布層(RDL)并施加焊錫球,形成重構(gòu)晶圓(reconstituted wafer)。

它通常先將經(jīng)過處理的晶圓切成單顆裸晶,然后將裸晶分散放置在載體結(jié)構(gòu)(carrier structure)上,并填充間隙以形成重構(gòu)晶圓。FOWLP在封裝和應(yīng)用電路板之間提供了大量連接,而且由于基板比裸晶要大,裸晶的間距實(shí)際上更寬松。

wKgZomVdb_6AQxC4AABOZguHUes478.jpg

FOWLP封裝示例

異質(zhì)整合

將分開制造的不同組件整合到更高級(jí)別的組件中,可以增強(qiáng)功能并改進(jìn)工作特性,因此半導(dǎo)體組件制造商能夠?qū)⒉捎貌煌に嚵鞒痰墓δ芙M件組合到一個(gè)組件中。

異質(zhì)整合類似于系統(tǒng)級(jí)封裝(SiP),但它并不是將多顆裸晶整合在單個(gè)基板上,而是將多個(gè)IP以Chiplet的形式整合在單個(gè)基板上。異質(zhì)整合的基本思想是將多個(gè)具有不同功能的組件組合在同一個(gè)封裝中。

wKgZomVdb_-ActwSAAC55aOFLh0082.jpg

異質(zhì)整合中的一些技術(shù)建構(gòu)區(qū)塊

HBM

HBM是一種標(biāo)準(zhǔn)化的堆棧儲(chǔ)存技術(shù),可為堆棧內(nèi)部,以及內(nèi)存與邏輯組件之間的數(shù)據(jù)提供高帶寬信道。HBM封裝將內(nèi)存裸晶堆棧起來,并透過TSV將它們連接在一起,從而創(chuàng)建更多的I/O和帶寬。

HBM是一種JEDEC標(biāo)準(zhǔn),它在封裝內(nèi)垂直整合了多層DRAM組件,封裝內(nèi)還有應(yīng)用處理器、GPU和SoC。HBM主要以2.5D封裝的形式實(shí)現(xiàn),用于高端服務(wù)器和網(wǎng)絡(luò)芯片。現(xiàn)在發(fā)布的HBM2版本解決了初始HBM版本中的容量和時(shí)鐘速率限制問題。

wKgaomVdcAGATdQ5AAjZcDJ-ews903.png

HBM封裝

中介層

中介層是封裝中多芯片裸晶或電路板傳遞電信號(hào)的管道,是插口或接頭之間的電接口,可以將信號(hào)傳播更遠(yuǎn),也可以連接到板子上的其他插口。

中介層可以由硅和有機(jī)材料制成,充當(dāng)多顆裸晶和電路板之間的橋梁。硅中介層是一種經(jīng)過驗(yàn)證的技術(shù),具有較高的細(xì)間距I/O密度和TSV形成能力,在2.5D和3D IC芯片封裝中扮演著關(guān)鍵角色。

wKgZomVdcAeAeeMTAABtCk78b9Y355.jpg

系統(tǒng)分區(qū)中介層的典型實(shí)現(xiàn)

重分布層

重分布層包含銅連接線或走線,用于實(shí)現(xiàn)封裝各個(gè)部分之間的電氣連接。它是金屬或高分子介電材料層,裸晶可以堆棧在封裝中,從而縮小大芯片組的I/O間距。重分布層已成為2.5D和3D封裝解決方案中不可或缺的一部分,使其上的芯片可以利用中介層相互進(jìn)行通訊。

wKgZomVdcA2AD3jgAABmEM5jxuU147.jpg

使用重分布層的整合封裝

TSV

TSV是2.5D和3D封裝解決方案的關(guān)鍵實(shí)現(xiàn)技術(shù),是在晶圓中填充銅,提供貫通硅晶圓裸晶的垂直互連。它貫穿整個(gè)芯片以提供電氣連接,形成從芯片一側(cè)到另一側(cè)的最短路徑。

從晶圓的正面將通孔或孔洞蝕刻到一定深度,然后將其絕緣,并沉積導(dǎo)電材料(通常為銅)進(jìn)行填充。芯片制造完成后,從晶圓的背面將其減薄,以暴露通孔和沉積在晶圓背面的金屬,從而完成TSV互連。

wKgaomVdcA-ATpm-AACDK5tjgaI785.jpg

在TSV封裝中,DRAM芯片接地、穿透并與電極相連

本文轉(zhuǎn)載自:東曉電子設(shè)計(jì)與芯片應(yīng)用微信公眾號(hào)

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    IC封裝術(shù)語解析

    IC封裝術(shù)語解析 1、BGA(ball grid array) 球形觸點(diǎn)陳列,表面貼裝型封裝之一。在印刷基板的背面按陳列方式制作出球形凸點(diǎn)用 以 代替引腳,在印刷
    發(fā)表于 02-21 11:13 ?826次閱讀

    70種IC封裝術(shù)語介紹

     在IC封裝領(lǐng)域有多種IC封裝,電子發(fā)燒友網(wǎng)為大家整理了70種IC封裝術(shù)語,有些可能大家都了解,但是總有你不知道的封裝
    發(fā)表于 02-02 15:47 ?5107次閱讀

    先進(jìn)IC封裝中最常用10個(gè)術(shù)語解析

    ,設(shè)計(jì)工程師和工程經(jīng)理們需要跟上這一關(guān)鍵技術(shù)的發(fā)展節(jié)奏。首先,他們需要了解先進(jìn)IC封裝中不斷出現(xiàn)的基本術(shù)語。 本文將對(duì)下一代IC封裝技術(shù)中最常用10個(gè)
    發(fā)表于 11-19 16:00 ?6640次閱讀

    盤點(diǎn)先進(jìn)封裝基本術(shù)語

    先進(jìn)封裝是“超越摩爾”(More than Moore)時(shí)代的一大技術(shù)亮點(diǎn)。當(dāng)芯片在每個(gè)工藝節(jié)點(diǎn)上的微縮越來越困難、也越來越昂貴之際,工程師們將多個(gè)芯片放入先進(jìn)封裝中,就不必再費(fèi)力縮
    發(fā)表于 07-12 10:48 ?1223次閱讀
    盤點(diǎn)<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>基本<b class='flag-5'>術(shù)語</b>

    IC封裝術(shù)語

    IC封裝術(shù)語:1、BGA(ball grid array) 球形觸點(diǎn)陳列,表面貼裝型封裝之一。在印刷基板的背面按陳列方式制作出球形凸點(diǎn)用以代替引腳,在印刷基板的正面裝配LSI 芯片,然后用模壓樹脂或
    發(fā)表于 09-23 23:45 ?38次下載

    IC封裝術(shù)語大全

    IC封裝術(shù)語大全 1、BGA(ball grid array) 球形觸點(diǎn)陳列,表面貼裝型封裝之一。在印刷基板的背面按陳列方式制作出球形凸點(diǎn)用以
    發(fā)表于 03-04 15:00 ?6023次閱讀

    半導(dǎo)體集成電路封裝術(shù)語

    本標(biāo)準(zhǔn)規(guī)定了半導(dǎo)體集成電路封裝在生產(chǎn)制造、工程應(yīng)用和產(chǎn)品交驗(yàn)等使用的基本術(shù)語
    發(fā)表于 10-26 16:20 ?98次下載
    半導(dǎo)體集成電路<b class='flag-5'>封裝</b><b class='flag-5'>術(shù)語</b>

    10個(gè)基本的高級(jí)IC封裝術(shù)語

    隨著先進(jìn) IC 封裝技術(shù)的快速發(fā)展,工程師必須跟上它的步伐,首先要了解基本術(shù)語
    發(fā)表于 08-12 15:06 ?2237次閱讀
    10個(gè)基本的高級(jí)IC<b class='flag-5'>封裝</b><b class='flag-5'>術(shù)語</b>

    什么是先進(jìn)封裝先進(jìn)封裝和傳統(tǒng)封裝區(qū)別 先進(jìn)封裝工藝流程

    半導(dǎo)體器件有許多封裝形式,按封裝的外形、尺寸、結(jié)構(gòu)分類可分為引腳插入型、表面貼裝型和高級(jí)封裝三類。從DIP、SOP、QFP、PGA、BGA到CSP再到SIP,技術(shù)指標(biāo)一代比一代先進(jìn)
    發(fā)表于 08-11 09:43 ?3885次閱讀
    什么是<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>?<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>和傳統(tǒng)<b class='flag-5'>封裝</b>區(qū)別 <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>工藝流程

    什么是先進(jìn)封裝先進(jìn)封裝技術(shù)包括哪些技術(shù)

    半導(dǎo)體產(chǎn)品在由二維向三維發(fā)展,從技術(shù)發(fā)展方向半導(dǎo)體產(chǎn)品出現(xiàn)了系統(tǒng)級(jí)封裝(SiP)等新的封裝方式,從技術(shù)實(shí)現(xiàn)方法出現(xiàn)了倒裝(FlipChip),凸塊(Bumping),晶圓級(jí)封裝(Waferlevelpackage),2.5D
    發(fā)表于 10-31 09:16 ?2821次閱讀
    什么是<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>?<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)包括哪些技術(shù)

    先進(jìn)ic封裝常用術(shù)語有哪些

    TSV是2.5D和3D集成電路封裝技術(shù)中的關(guān)鍵實(shí)現(xiàn)技術(shù)。半導(dǎo)體行業(yè)一直在使用HBM技術(shù)將DRAM封裝在3DIC中。
    發(fā)表于 11-27 11:40 ?1141次閱讀
    <b class='flag-5'>先進(jìn)</b>ic<b class='flag-5'>封裝</b>常用<b class='flag-5'>術(shù)語</b>有哪些

    芯片封裝技術(shù)中不同術(shù)語的基本定義

    在現(xiàn)代芯片封裝技術(shù)中,"bump" 和 “micro bump” 是用于不同封裝類型的關(guān)鍵組件,尤其在3D集成技術(shù)中起到至關(guān)重要的作用。在解釋它們?cè)诓煌瑘鼍?如fanout封裝
    的頭像 發(fā)表于 10-09 15:29 ?2180次閱讀

    先進(jìn)封裝的重要設(shè)備有哪些

    科技在不斷突破與創(chuàng)新,半導(dǎo)體技術(shù)在快速發(fā)展,芯片封裝技術(shù)也從傳統(tǒng)封裝發(fā)展到先進(jìn)封裝,以更好地滿足市場的需求。先進(jìn)
    的頭像 發(fā)表于 10-28 15:29 ?823次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的重要設(shè)備有哪些

    先進(jìn)封裝技術(shù)-19 HBM與3D封裝仿真

    先進(jìn)封裝技術(shù)(Semiconductor Advanced Packaging) - 1 混合鍵合技術(shù)(上) 先進(jìn)封裝技術(shù)(Semiconductor Advanced Packagi
    的頭像 發(fā)表于 01-08 11:17 ?1126次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)-19 HBM與3D<b class='flag-5'>封裝</b>仿真
    主站蜘蛛池模板: 久久性色| 四虎成人免费网站在线 | 国产精品欧美久久久久天天影视 | 午夜国产视频 | 六月丁香色婷婷 | 扛着高跟鞋丝袜腿呻吟视频 | 一区二区三区伦理 | www.a级片| 亚洲一区二区三区精品视频 | 欧美18在线| 日韩黄a级成人毛片 | 成人综合婷婷国产精品久久免费 | 久久综合九色综合欧洲色 | 色视频一区二区三区 | 久久国产视频网站 | 黄色网址免费在线 | 夜夜骑狠狠干 | 男人不识本站 | 日本不卡视频在线播放 | 午夜国产精品免费观看 | 天堂在线视频网站 | 四虎影院大全 | 天天夜夜狠狠一区二区三区 | 国模欢欢大尺度 | 免费中国jlzzjlzz在线播放 | 美女骚网站 | 中国一级特黄特色真人毛片 | 久久天天躁狠狠躁夜夜免费观看 | 成人在线看片 | 色多多视频网站 | 亚洲视频在线不卡 | 男人边吃奶边爱边做视频日韩 | 亚洲色图欧美色 | 在线观看视频播放 | 亚欧免费视频一区二区三区 | 中国男女全黄大片一级 | 首页 亚洲 欧美 制服 丝腿 | 色多多成视频人在线观看 | 天天综合欧美 | 天天干天天做 | 国产精品久久久久久一级毛片 |