在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

專(zhuān)家訪談 | FPGA到底是啥?如何做好FPGA質(zhì)量控制與測(cè)試?

廣電計(jì)量 ? 2024-03-04 09:37 ? 次閱讀

FPGA質(zhì)量控制與測(cè)試

隨著數(shù)字化、智能化裝備的爆發(fā)式發(fā)展,具備更高可靠性、更高集成性的FPGA產(chǎn)品,依靠自身的自定義編程設(shè)計(jì)、可重復(fù)性修訂等特性,成功取代了傳統(tǒng)堆疊化電子元器件設(shè)計(jì)方式,應(yīng)用到裝備的設(shè)計(jì)中去。未來(lái)電子信息領(lǐng)域,硬件裝備軟件化設(shè)計(jì)趨勢(shì)已不可逆轉(zhuǎn)。可以說(shuō),只要存在硬件,就必然有FPGA的身影。本期“專(zhuān)家訪談”欄目,邀請(qǐng)廣電計(jì)量軟件測(cè)試技術(shù)副總監(jiān)齊躍,深度解析FPGA質(zhì)量控制與測(cè)試,助力企業(yè)提升FPGA測(cè)試效率和設(shè)計(jì)質(zhì)量。

齊躍

廣電計(jì)量軟件測(cè)試技術(shù)副總監(jiān)

軟件/FPGA測(cè)評(píng)從業(yè)經(jīng)歷13年,兩項(xiàng)國(guó)家發(fā)明專(zhuān)利授權(quán)發(fā)明人,一項(xiàng)軟件著作權(quán)著作人。主要從事航空航天、特殊裝備等領(lǐng)域軟件及FPGA第三方及鑒定測(cè)評(píng),覆蓋導(dǎo)航定位、雷達(dá)、圖像處理、遙控遙測(cè)等專(zhuān)業(yè),具有豐富的FPGA軟件測(cè)評(píng)工作經(jīng)驗(yàn)。

FPGA軟件的主要應(yīng)用領(lǐng)域有哪些?

FPGA,全稱(chēng)Field-Programmable Gate Array,翻譯成中文即現(xiàn)場(chǎng)可編程門(mén)陣列。它是一種主要以數(shù)字電路為主的集成芯片,屬于可編程器件中的一種。FPGA作為ASIC(專(zhuān)用集成電路)領(lǐng)域中的一種半定制電路而出現(xiàn),具有無(wú)限次重新編程的能力,通過(guò)對(duì)預(yù)制的門(mén)電路、觸發(fā)器和可編程布線(xiàn)資源重新配置,可以實(shí)現(xiàn)任意的邏輯功能,大大提高了集成電路的靈活性,既解決了定制電路缺乏靈活性的不足,又克服了原有可編程器件門(mén)電路數(shù)容量過(guò)小的缺點(diǎn)。

因此,F(xiàn)PGA的應(yīng)用方向非常廣泛,按照應(yīng)用領(lǐng)域來(lái)看,F(xiàn)PGA在高速通信、數(shù)據(jù)處理、工業(yè)控制、特殊裝備和航空航天等眾多領(lǐng)域都已經(jīng)得到了廣泛的應(yīng)用。

為什么對(duì)FPGA軟件進(jìn)行測(cè)評(píng)?

根據(jù)有關(guān)單位某產(chǎn)品試驗(yàn)鑒定工作要求中提出,“FPGA應(yīng)列入軟件清單進(jìn)行管理,列入軟件測(cè)試要求考核范圍,關(guān)鍵或重要FPGA要針對(duì)性開(kāi)展代碼規(guī)則檢查、功能仿真、時(shí)序驗(yàn)證等測(cè)試”。所以根據(jù)上述文件要求所有設(shè)備中的FPGA軟件都要進(jìn)行內(nèi)部測(cè)試/第三方測(cè)評(píng)/鑒定測(cè)評(píng)。

FPGA軟件測(cè)試面臨哪些挑戰(zhàn)?

FPGA軟件包含進(jìn)行設(shè)計(jì)而產(chǎn)生的程序、文檔和數(shù)據(jù),同時(shí)包含與之相關(guān)的軟件特性和硬件特性。FPGA軟件測(cè)試需要考慮軟件代碼正確性、軟硬件接口協(xié)調(diào)性、時(shí)序性等方面的全面覆蓋。FPGA能夠穩(wěn)定、可靠地工作,不但功能需滿(mǎn)足要求,時(shí)序指標(biāo)、安全性指標(biāo)等均需滿(mǎn)足要求。

不同的FPGA芯片廠商、不同的運(yùn)行電壓和溫度情況下,F(xiàn)PGA的時(shí)序會(huì)有很大不同,經(jīng)常造成FPGA執(zhí)行時(shí)出現(xiàn)錯(cuò)誤。因此,F(xiàn)PGA測(cè)試需要在驗(yàn)證FPGA軟件特性的同時(shí),驗(yàn)證FPGA芯片硬件特性、電壓與溫度對(duì)時(shí)序的影響等環(huán)境特性是否滿(mǎn)足要求。因此,F(xiàn)PGA軟件測(cè)試包含對(duì)FPGA軟件特性、硬件特性及環(huán)境特性全方位的測(cè)試。

FPGA軟件測(cè)試的內(nèi)容及流程有哪些?

FPGA開(kāi)發(fā)流程復(fù)雜,從前端設(shè)計(jì)代碼到最后生成配置位流文件,均有可能引入設(shè)計(jì)缺陷。因此,在安全關(guān)鍵領(lǐng)域,F(xiàn)PGA軟件的獨(dú)立測(cè)評(píng)流程涵蓋由RTL代碼生成位流文件的各關(guān)鍵節(jié)點(diǎn),從不同層次采用多種方法對(duì)軟件功能、接口、時(shí)序、和性能進(jìn)行確認(rèn)。

主要測(cè)試方法有:編碼規(guī)則檢查、跨時(shí)鐘檢查、功能仿真、門(mén)級(jí)仿真、時(shí)序仿真、功耗分析、邏輯等效性檢查等。測(cè)試過(guò)程主要包括:

1.首先根據(jù)軟件需求進(jìn)行測(cè)試需求分析,確保測(cè)試100%覆蓋軟件需求。

2.針對(duì)RTL級(jí)代碼進(jìn)行編碼規(guī)則檢查及功能仿真測(cè)試,驗(yàn)證FPGA前端設(shè)計(jì)的正確性。

3.針對(duì)邏輯綜合后的門(mén)級(jí)網(wǎng)表文件進(jìn)行邏輯等效性測(cè)試,驗(yàn)證邏輯綜合的可靠性、一致性。

4.針對(duì)布局布線(xiàn)后的布線(xiàn)網(wǎng)表進(jìn)行靜態(tài)時(shí)序分析及時(shí)序仿真測(cè)試,驗(yàn)證FPGA后端設(shè)計(jì)時(shí)序路徑是否收斂。

5.針對(duì)燒寫(xiě)下載后的目標(biāo)設(shè)備開(kāi)展板級(jí)實(shí)物測(cè)試,驗(yàn)證FPGA整機(jī)設(shè)備功能實(shí)現(xiàn)正確性。

6.使用專(zhuān)業(yè)工具對(duì)FPGA前端硬件描述設(shè)計(jì)與后端時(shí)序電路邏輯一致性進(jìn)行檢查。

如何提高FPGA測(cè)試的效率和準(zhǔn)確性?

1.采用自動(dòng)化測(cè)試工具:自動(dòng)化測(cè)試工具可以大幅提高測(cè)試效率,減少人為誤差。

2.優(yōu)化測(cè)試策略:根據(jù)FPGA的具體應(yīng)用場(chǎng)景和規(guī)格要求,制定針對(duì)性的測(cè)試策略,以提高測(cè)試的有效性和準(zhǔn)確性。

3.強(qiáng)化在板測(cè)試:在板測(cè)試可以更好地模擬實(shí)際工作情況,有助于發(fā)現(xiàn)潛在問(wèn)題。

4.強(qiáng)化可靠性評(píng)估:通過(guò)改進(jìn)加速老化試驗(yàn)方法、引入更多實(shí)際工作場(chǎng)景下的應(yīng)力因子等方式,提高可靠性評(píng)估的準(zhǔn)確性。

5.強(qiáng)化仿真測(cè)試:采用更精確的仿真模型和更全面的場(chǎng)景覆蓋,提高仿真測(cè)試的有效性。

如何提高FPGA軟件設(shè)計(jì)質(zhì)量和可靠性?

FPGA質(zhì)量提升是一個(gè)涵蓋設(shè)計(jì)、驗(yàn)證、實(shí)施和測(cè)試全過(guò)程的系統(tǒng)工程,下面將詳細(xì)介紹幾個(gè)關(guān)鍵環(huán)節(jié):

1. 設(shè)計(jì)階段的質(zhì)量保證

模塊化設(shè)計(jì):采用模塊化的設(shè)計(jì)方法有助于提高代碼可讀性與重用性,并簡(jiǎn)化后期維護(hù)。每個(gè)模塊應(yīng)有明確的功能定義,遵循良好的設(shè)計(jì)原則。

資源優(yōu)化:根據(jù)具體應(yīng)用需求合理分配邏輯資源、內(nèi)存資源以及布線(xiàn)資源,通過(guò)算法優(yōu)化和架構(gòu)選擇來(lái)降低功耗并提升性能。

RTL設(shè)計(jì)規(guī)范:遵循行業(yè)標(biāo)準(zhǔn)和最佳實(shí)踐編寫(xiě)HDL代碼,確保代碼風(fēng)格一致且易于綜合工具理解,避免潛在的時(shí)序問(wèn)題。

2. 驗(yàn)證流程強(qiáng)化

功能仿真:在早期階段進(jìn)行詳盡的功能仿真驗(yàn)證,確保設(shè)計(jì)滿(mǎn)足規(guī)格要求,并覆蓋所有可能的狀態(tài)和邊界條件。

形式驗(yàn)證:利用形式化方法驗(yàn)證設(shè)計(jì)正確性,包括等價(jià)檢查、屬性檢查及模型檢查,以減少因傳統(tǒng)仿真遺漏而引入的問(wèn)題。

靜態(tài)時(shí)序分析(STA):在布局布線(xiàn)后執(zhí)行嚴(yán)格的STA,確保設(shè)計(jì)達(dá)到指定的時(shí)序約束,防止由于時(shí)鐘偏斜、延時(shí)不匹配導(dǎo)致的功能失效。

3. 增強(qiáng)可靠性設(shè)計(jì)

冗余技術(shù):使用三模冗余(TMR)、糾錯(cuò)碼(ECC)或其他容錯(cuò)機(jī)制,提高系統(tǒng)的抗錯(cuò)誤能力。

內(nèi)建自測(cè)試(BIST):集成自測(cè)試電路,能夠在運(yùn)行過(guò)程中檢測(cè)硬件故障,增強(qiáng)產(chǎn)品的現(xiàn)場(chǎng)可靠性。

軟錯(cuò)誤防護(hù):針對(duì)輻射效應(yīng)和其他非永久性故障,采用適當(dāng)?shù)能涘e(cuò)誤率(SER)防護(hù)策略。

4. 硬件實(shí)現(xiàn)與簽核

綜合與優(yōu)化:選擇高性能的綜合工具,并對(duì)其進(jìn)行參數(shù)調(diào)整以獲得最優(yōu)布局布線(xiàn)結(jié)果,同時(shí)考慮資源利用率、速度和功率。

物理設(shè)計(jì)簽核:對(duì)完成布局布線(xiàn)后的設(shè)計(jì)進(jìn)行全面的物理設(shè)計(jì)簽核,包括DRC(設(shè)計(jì)規(guī)則檢查)、LVS(Layout Versus Schematic),確保設(shè)計(jì)符合工藝要求。

綜上所述,提升FPGA設(shè)計(jì)質(zhì)量涉及諸多方面,需要在整個(gè)開(kāi)發(fā)周期中結(jié)合先進(jìn)的設(shè)計(jì)理念、嚴(yán)謹(jǐn)?shù)尿?yàn)證手段和科學(xué)的測(cè)試方法,才能最終打造出高可靠性的FPGA產(chǎn)品。

廣電計(jì)量具備哪些FPGA測(cè)試服務(wù)經(jīng)驗(yàn)?

廣電計(jì)量FPGA測(cè)試團(tuán)隊(duì)具有全面的裝備軟件測(cè)試資質(zhì),目前承接的項(xiàng)目包括商飛C919、載人航天、特殊裝備等領(lǐng)域數(shù)十項(xiàng)FPGA軟件測(cè)試項(xiàng)目,任務(wù)涵蓋了第三方驗(yàn)收測(cè)試、內(nèi)部測(cè)試、鑒定測(cè)試/定型測(cè)試,測(cè)試級(jí)別覆蓋單元測(cè)試、配置項(xiàng)測(cè)試和系統(tǒng)測(cè)試。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5415

    文章

    11888

    瀏覽量

    366475
  • 測(cè)試
    +關(guān)注

    關(guān)注

    8

    文章

    5578

    瀏覽量

    128125
  • FPGA測(cè)試
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    6837
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    智能盒子到底是什么東西?昇騰310深度測(cè)評(píng):為何能成為行業(yè)新寵?

    讓人摸不著頭腦的“智能盒子”。各位搞技術(shù)、搞工程的朋友,咱們?cè)诠ぷ髦惺遣皇墙?jīng)常聽(tīng)到“智能盒子”這個(gè)說(shuō)法?每次聽(tīng)到這個(gè)詞,我猜很多人心里都在犯嘀咕:這東西到底是個(gè)玩意兒?難道就是個(gè)裝了點(diǎn)智能軟件的普通盒子?它到底
    的頭像 發(fā)表于 04-27 10:46 ?230次閱讀
    智能盒子<b class='flag-5'>到底是</b>什么東西?昇騰310深度測(cè)評(píng):為何能成為行業(yè)新寵?

    FPGA EDA軟件的位流驗(yàn)證

    位流驗(yàn)證,對(duì)于芯片研發(fā)是一個(gè)非常重要的測(cè)試手段,對(duì)于純軟件開(kāi)發(fā)人員,最難理解的就是位流驗(yàn)證。在FPGA芯片研發(fā)中,位流驗(yàn)證是在做什么,在哪些階段需要做位流驗(yàn)證,如何做?都是問(wèn)題。
    的頭像 發(fā)表于 04-25 09:42 ?392次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流驗(yàn)證

    一文給你講透!DA板卡到底是什么?它和主板又有哪些不同?

    大家好,我是老王,在電子行業(yè)干了十幾年,今天我就用“大白話(huà)”給大家講講DA板卡到底是,它和咱們常說(shuō)的“主板”有區(qū)別。文章里會(huì)穿插一些表格和實(shí)際案例,保證你讀完不僅能懂,還能跟朋友吹牛!
    的頭像 發(fā)表于 04-24 16:48 ?304次閱讀
    一文給你講透!DA板卡<b class='flag-5'>到底是</b>什么?它和主板又有哪些不同?

    質(zhì)量量控制器在薄膜沉積工藝中的應(yīng)用

    的反復(fù)進(jìn)行,做出堆疊起來(lái)的導(dǎo)電或絕緣層。 用來(lái)鍍膜的這個(gè)設(shè)備就叫薄膜沉積設(shè)備,制造工藝按照其成膜方法可分為兩大類(lèi):物理氣相沉積(PVD)和化學(xué)氣相沉積(CVD)。 在沉積過(guò)程中進(jìn)行穩(wěn)定和精確的氣體控制 物理氣相沉積是Sensirion質(zhì)量
    發(fā)表于 04-16 14:25 ?663次閱讀
    <b class='flag-5'>質(zhì)量</b>流<b class='flag-5'>量控制</b>器在薄膜沉積工藝中的應(yīng)用

    恒壓焊接質(zhì)量控制儀的應(yīng)用與優(yōu)勢(shì)分析

    恒壓焊接質(zhì)量控制儀是現(xiàn)代工業(yè)生產(chǎn)中用于確保焊接質(zhì)量的一種先進(jìn)設(shè)備。它通過(guò)精確控制焊接過(guò)程中的電壓參數(shù),有效避免了因電壓波動(dòng)導(dǎo)致的焊接質(zhì)量問(wèn)題,從而提高了產(chǎn)品的可靠性和生產(chǎn)效率。本文將從
    的頭像 發(fā)表于 12-24 14:11 ?331次閱讀
    恒壓焊接<b class='flag-5'>質(zhì)量控制</b>儀的應(yīng)用與優(yōu)勢(shì)分析

    SAR ADC如何做好布線(xiàn)布局?

    SAR ADC如何做好布線(xiàn)布局?
    發(fā)表于 12-17 08:27

    鍵合絲焊接質(zhì)量控制說(shuō)明

    本文重點(diǎn)圍繞焊點(diǎn)機(jī)械性能指標(biāo)的測(cè)試方法和判定標(biāo)準(zhǔn),介紹了焊點(diǎn)測(cè)試、過(guò)程能力指數(shù)以及焊接不良的分析。 ? 鍵合絲焊接質(zhì)量控制鍵合絲焊接質(zhì)量控制
    的頭像 發(fā)表于 12-03 09:29 ?522次閱讀
    鍵合絲焊接<b class='flag-5'>質(zhì)量控制</b>說(shuō)明

    如何做好芯片質(zhì)檢?

    做好芯片質(zhì)檢操作,需要遵循一系列細(xì)致而嚴(yán)格的步驟,以確保芯片的質(zhì)量、性能和可靠性符合既定標(biāo)準(zhǔn)。以下是一些關(guān)鍵的操作指南: 一、了解芯片質(zhì)檢的基本內(nèi)容 芯片質(zhì)檢通常包括外觀檢查、功能測(cè)試、性能
    的頭像 發(fā)表于 11-23 14:17 ?657次閱讀

    FPGA基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識(shí),包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計(jì)和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1568次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識(shí)及設(shè)計(jì)和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    氣體質(zhì)量量控制

    ? ? ?? 氣體質(zhì)量量控制器 (MFC)的由來(lái) ?主要源于工業(yè)過(guò)程中對(duì)氣體流量精確控制和測(cè)量的需求。隨著工業(yè)技術(shù)的發(fā)展,特別是在石油化工、冶金、制藥等行業(yè),對(duì)氣體流量的精確控制變得
    的頭像 發(fā)表于 09-24 10:36 ?770次閱讀
    氣體<b class='flag-5'>質(zhì)量</b>流<b class='flag-5'>量控制</b>器

    運(yùn)放在采用雙電源供電時(shí),如何做好電源的濾波?

    運(yùn)放在采用雙電源供電時(shí),該如何做好電源的濾波。一直搞不清如何選擇濾波電容的容值大小,耐壓值和電源電壓的關(guān)系。 如下圖中,我采用的是±15V給OPA4170供電,濾波電容采用的是10uF/25V
    發(fā)表于 09-12 08:02

    功放和運(yùn)放到底是什么區(qū)別?

    想請(qǐng)問(wèn)一下功放和運(yùn)放到底是什么區(qū)別,感覺(jué)只要接一個(gè)小負(fù)載,運(yùn)放的輸出電流也可以很大啊?到底有什么區(qū)別啊
    發(fā)表于 09-10 07:00

    運(yùn)放的輸入電容到底是什么?

    我想請(qǐng)問(wèn)一下運(yùn)放的輸入電容到底是什么?
    發(fā)表于 09-04 06:52

    FPGA電源時(shí)序控制

    電子發(fā)燒友網(wǎng)站提供《FPGA電源時(shí)序控制.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 09:25 ?0次下載
    <b class='flag-5'>FPGA</b>電源時(shí)序<b class='flag-5'>控制</b>

    如何做好大功率環(huán)形電感選型工作

    電子發(fā)燒友網(wǎng)站提供《如何做好大功率環(huán)形電感選型工作.docx》資料免費(fèi)下載
    發(fā)表于 07-04 17:08 ?1次下載
    主站蜘蛛池模板: 末满18以下勿进色禁网站 | 曰本裸色私人影院噜噜噜影院 | 亚洲va中文字幕 | 国产手机看片 | 亚洲色图偷窥自拍 | 黄色福利网 | 热门国产xvideos中文 | 天天视频免费入口 | 国产产一区二区三区久久毛片国语 | 四虎影院免费网址 | 国产精品久久精品牛牛影视 | 天天插天天干天天射 | freesexvideo性2| 日韩欧美印度一级毛片 | 欧美三四级片 | 91在线免费看 | 四虎影院www | 1000部啪啪未满十八勿入 | 日韩二级| 欧美黑人巨大日本人又爽又色 | 欧美一级二级三级视频 | 色综合激情 | 色偷偷成人 | 午夜黄色在线观看 | 国内亚州视频在线观看 | 俺来也婷婷 | 97影院理论午夜论不卡 | 日本视频h| 久久最新精品 | 曰本aaaaa毛片午夜网站 | 亚洲成人在线网 | 人人爱人人艹 | 永久免费看毛片 | 亚洲精品在线不卡 | 天堂在线最新版在线www | 午夜久久免影院欧洲 | 亚洲 欧美 综合 | 欧美午夜色视频国产精品 | 性欧美www| 天天做天天爱夜夜想毛片 | 中国一级做a爰片久久毛片 中韩日欧美电影免费看 |