據(jù)報(bào)道,臺(tái)積電于近期發(fā)布的北美技術(shù)論壇上披露了A16節(jié)點(diǎn)的關(guān)鍵信息,該節(jié)點(diǎn)將搭載更多晶體管,以提升計(jì)算效率并降低能耗。
據(jù)悉,臺(tái)積電A16工藝節(jié)點(diǎn)采用了全新Super PowerRail背面供電技術(shù),相較于英特爾的正面供電技術(shù)更為復(fù)雜,能夠更好地滿足AI芯片及數(shù)據(jù)中心的發(fā)展需求。
隨著晶體管尺寸減小、密度增加以及堆疊層數(shù)增多,為晶體管提供電源和傳輸數(shù)據(jù)信號(hào)變得愈發(fā)困難,需穿越10至20層堆棧,使得線路設(shè)計(jì)難度大幅提升。
臺(tái)積電通過(guò)采用背面供電技術(shù),將供電線路置于晶體管下方,有效解決了IR壓降問(wèn)題。
IT之家引用臺(tái)積電官方新聞稿指出,晶體管主要由源極、汲極、通道和閘極四大組件構(gòu)成。其中,源極為電流進(jìn)入晶體管的入口,汲極為出口;通道與柵極則分別負(fù)責(zé)協(xié)調(diào)電子運(yùn)動(dòng)。
相比之下,臺(tái)積電A16節(jié)點(diǎn)制程技術(shù)中的電力傳輸線直接連通源極與汲極,使其比英特爾的背面供電技術(shù)更為復(fù)雜。臺(tái)積電表示,此舉旨在提升客戶芯片的效能。
臺(tái)積電表示,在同等工作電壓(Vdd)下,采用Super PowerRail的A16節(jié)點(diǎn)運(yùn)算速度可比N2P快8~10%;在同樣運(yùn)算速度下,功耗降低15%~20%,芯片密度提升達(dá)1.10倍。
-
臺(tái)積電
+關(guān)注
關(guān)注
44文章
5651瀏覽量
166671 -
晶體管
+關(guān)注
關(guān)注
77文章
9706瀏覽量
138490 -
傳輸數(shù)據(jù)
+關(guān)注
關(guān)注
1文章
127瀏覽量
16118
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
臺(tái)積電炫技:A16、SoW封裝、光子引擎等,尖端芯片制造技術(shù)一騎絕塵
臺(tái)積電2納米制程技術(shù)細(xì)節(jié)公布:性能功耗雙提升
臺(tái)積電2nm制成細(xì)節(jié)公布:性能提升15%,功耗降低35%
臺(tái)積電分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!
![<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 2nm 工藝深入細(xì)節(jié):<b class='flag-5'>功耗</b><b class='flag-5'>降低</b> 35% 或性能<b class='flag-5'>提升</b>15%!](https://file1.elecfans.com//web3/M00/02/70/wKgZO2dfiPmAEH2xAACosPLivTc147.jpg)
評(píng)論