IDT 推出其低功率 VersaClock? 3S 可編程時鐘發生器的兩個新版本。IDT? 5L35023 和 5L35021器件的單電源 1.8V 設計展現了突破性的節能功能,不僅減少對多分離式計時組件的需求,縮小電路板尺寸,并且相對于同類解決方案節能高達 60%。新版 VersaClock? 3S 設備與其前代產品一樣,可以滿足各種廣為采用的標準的性能要求,包括 PCI Express? 1/2/3 代。這些新設備適合計算系統、數碼相機、IP 機頂盒、家用娛樂系統、音響系統、多功能打印機、物聯網網關、小型企業存儲裝置、智能設備、醫療設備和車用視聽娛樂系統。
“全新 VersaClock 3S 產品尤其適合要求單電源 1.8V的客戶,可滿足現今低功率小型設備的嚴苛需求。這款全新芯片具有高性能、靈活和節能的特點,讓設計團隊使用最小電路板空間就能實現性能和能耗方面的目標。
—— IDT 計時產品部總經理 Kris Rausch
功能表現
主動式節能 - 智能監控下游時鐘組件的省電狀態,在正常工作 (5-10mA) 和待機模式(僅限 <2uA 32.768KHz 時鐘)間自動切換。只要稍微增加一點設計就可實現節能。
性能和能耗平衡 - 三種獨立的可編程 PLL 設計讓性能和能耗達到完美平衡。這有效減輕抖動需求和能耗之間的系統設計取舍。此設備可在10 mA以內 電流低功率下工作,也支持使用額外電源的高性能需求,例如 PCIe 第 3 代。
動態頻率控制 (Dynamic Frequency Control, DFC) - 采用一次性可編程 (OTP) 內存,這項功能可在高達 4 個預先編程頻率之間動態切換,滿足不同的工作模式,或在無需重新設計電路的情況下使用多種設計。
現在推出 7 種輸出的 5L35023 以 4 mm x 4 mm QFN 封裝供應,5 種輸出的 5L35021 以 3 mm x 3 mm QFN 封裝供應,兩種皆支持 CMOS 和 LP-HCSL 輸出。為了加速應用開發,IDT 提供 DEV5L35021/DEV5L35023 開發套件,單一套件即可滿足設備的配置、驗證和編程需求。
如需了解更多關于 VersaClock?3S 可編程時鐘發生器的信息,請訪問www.idt.com/5L35023 或 www.idt.com/5L35021。
-
IDT
+關注
關注
6文章
177瀏覽量
85203 -
時鐘發生器
+關注
關注
1文章
219瀏覽量
68586
原文標題:IDT 的最新時鐘發生器 比其他同類解決方案節能多達 60%
文章出處:【微信號:IDT_Inc,微信公眾號:IDT_Inc】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
AD9577帶雙路PLL、擴頻和余量微調功能的時鐘發生器技術手冊

時鐘發生器的特點和應用
面向Switchtec和數據中心應用的預配置時鐘發生器器件編號

CDCM61004四路輸出、集成VCO、低抖動時鐘發生器數據表

CDCM61002兩路輸出、集成VCO、低抖動時鐘發生器數據表

CDCI6214超低功耗時鐘發生器(具有PCIe支持、四路可編程輸出和EEPROM)數據表

LMH1983高度集成的可編程音頻/視頻(AV)時鐘發生器數據表

LMK3H0102無基準2差分或5單端輸出PCIe第1代到第6代兼容可編程BAW時鐘發生器數據表

具有14個可編程輸出的LMK03806超低抖動時鐘發生器數據表

評論