在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高帶寬Chiplet互連的技術、挑戰與解決方案

深圳市賽姆烯金科技有限公司 ? 來源:深圳市賽姆烯金科技有限 ? 2024-12-06 09:14 ? 次閱讀

引言

人工智能(AI)和機器學習(ML)技術的需求正以驚人的速度增長,遠超摩爾定律的預測。自2012年以來,AI計算需求以每年4.1倍的速度指數增長,為半導體制程縮放和集成帶來重大挑戰。為應對這些需求,業界采用了基于Chiplet的設計方法,將較大系統分解為更小、更易于管理的組件,這些組件可以分別制造并通過先進封裝技術進行集成[1]。

9c81a894-af86-11ef-93f3-92fbcf53809c.png

先進封裝技術

先進封裝技術可以大致分為2D、2.5D和3D方法。2.5D集成技術,包括晶圓級芯片堆疊(CoWoS)和集成扇出型封裝(InFO),在高性能計算應用中獲得了顯著發展。

9c9d4946-af86-11ef-93f3-92fbcf53809c.png

圖1:臺積電3D Fabric技術組合,展示了包括CoWoS、SoIC和InFO平臺在內的各種封裝選項,滿足不同集成需求。

CoWoS技術提供三種主要變體:

1. CoWoS-S:采用硅中介層實現密集金屬布線

2. CoWoS-R:在有機中介層中使用重布線層

3. CoWoS-L:結合-R和-S兩種方案的優勢

InFO平臺已從移動應用發展到高性能計算,提供多種選項,包括局部硅橋接和嵌入式去耦電容,以實現更好的供電性能。

芯片間互連應用

芯片封裝的演進帶來了各種凸點間距縮放選項,從傳統MCM封裝(110-130μm間距)到先進的2.5D封裝(40μm間距)和3D集成(9μm或更小間距)。

9cb4b11c-af86-11ef-93f3-92fbcf53809c.png

圖2:凸點間距縮放視角,展示了從MCM到先進封裝技術的演進,隨著間距減小帶寬密度不斷提高。

現代Chiplet系統中使用不同的互連技術服務于不同目的:

計算到計算及IO連接使用UCIe PHY

計算到內存連接使用HBM PHY

計算到SRAM連接通過3D堆疊實現

IO chiplet到外部IO使用XSR-SerDes

9ccfd14a-af86-11ef-93f3-92fbcf53809c.png

圖3:芯片間互連應用,展示了計算芯片、內存和IO組件之間的不同類型連接。

設計考慮和挑戰

通道優化在實現最佳信號完整性和可布線性方面發揮關鍵作用。設計人員必須平衡各種因素,包括介電層厚度、金屬間距、層厚度和過孔封裝規則。

9ce4bf60-af86-11ef-93f3-92fbcf53809c.png

圖4:通道可布線性和信號完整性優化,展示了中介層子部分設計和相應的信號完整性測量。

供電代表另一個關鍵挑戰,尤其是在電流密度不斷增加的情況下。現代解決方案包含多級去耦電容:

9cfbcdcc-af86-11ef-93f3-92fbcf53809c.png

圖5:供電網絡的去耦電容策略,展示了不同類型電容及其在系統中的布置。

未來趨勢和發展

業界持續追求更高的帶寬密度和能源效率。技術制程縮放在實現這些改進方面發揮核心作用。

9d14712e-af86-11ef-93f3-92fbcf53809c.png

圖6:技術和帶寬縮放趨勢,展示了數據速率、凸點間距和制程節點之間的關系。

對于更大規模集成,晶圓級封裝變得越來越重要。這種方法允許超越傳統光罩尺寸限制的集成。

9d2fbd26-af86-11ef-93f3-92fbcf53809c.png

圖7:晶圓級系統擴展示意圖,展示了多個Chiplet和HBM內存在晶圓級系統中的集成。

結論

高帶寬Chiplet互連是下一代計算系統的核心技術。通過仔細考慮封裝技術、互連架構和設計優化,這些系統能夠為要求嚴格的AI和ML應用提供所需的性能。隨著行業不斷發展,供電、散熱和系統集成方面的新挑戰將推動該領域的進一步創新。

參考文獻

[1] S. Li, M. Lin, W. Chen and C. Tsai, "High-bandwidth Chiplet Interconnects for Advanced Packaging Technologies in AI/ML Applications: Challenges and Solutions," IEEE Open Journal of the Solid-State Circuits Society, 2024, doi: 10.1109/OJSSCS.2024.3506694

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CoWoS
    +關注

    關注

    0

    文章

    154

    瀏覽量

    10983
  • chiplet
    +關注

    關注

    6

    文章

    453

    瀏覽量

    12887
  • 先進封裝
    +關注

    關注

    2

    文章

    464

    瀏覽量

    527

原文標題:TSMC | 高帶寬Chiplet互連的技術、挑戰與解決方案

文章出處:【微信號:深圳市賽姆烯金科技有限公司,微信公眾號:深圳市賽姆烯金科技有限公司】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    分享兩種前沿片上互連技術

    隨著臺積電在 2011年推出第一版 2.5D 封裝平臺 CoWoS、海力士在 2014 年與 AMD 聯合發布了首個使用 3D 堆疊的帶寬存儲(HBM)芯片,先進封裝技術帶來的片上互連
    的頭像 發表于 05-22 10:17 ?160次閱讀
    分享兩種前沿片上<b class='flag-5'>互連</b><b class='flag-5'>技術</b>

    淺談Chiplet與先進封裝

    隨著半導體行業的技術進步,尤其是摩爾定律的放緩,芯片設計和制造商們逐漸轉向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發表于 04-14 11:35 ?414次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進封裝

    EMC電磁兼容性摸底檢測測試整改:技術挑戰解決方案

    南柯電子|EMC電磁兼容性摸底檢測測試整改:技術挑戰解決方案
    的頭像 發表于 04-07 14:44 ?271次閱讀
    EMC電磁兼容性摸底檢測測試整改:<b class='flag-5'>技術</b><b class='flag-5'>挑戰</b>與<b class='flag-5'>解決方案</b>

    定制化互連解決方案:理想互連的正確選擇

    在雷迪埃,“定制”絕非僅僅是改造產品手冊中的組件,而是開啟創新之門,創造全新的互連解決方案
    的頭像 發表于 02-14 09:43 ?358次閱讀
    定制化<b class='flag-5'>互連</b><b class='flag-5'>解決方案</b>:理想<b class='flag-5'>互連</b>的正確選擇

    解鎖Chiplet潛力:封裝技術是關鍵

    如今,算力極限挑戰正推動著芯片設計的技術邊界。Chiplet的誕生不僅僅是技術的迭代,更是對未來芯片架構的革命性改變。然而,要真正解鎖Chiplet
    的頭像 發表于 01-05 10:18 ?893次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝<b class='flag-5'>技術</b>是關鍵

    Chiplet技術革命:解鎖半導體行業的未來之門

    隨著半導體技術的飛速發展,芯片設計和制造面臨著越來越大的挑戰。傳統的單芯片系統(SoC)設計模式在追求高度集成化的同時,也面臨著設計復雜性、制造成本、良率等方面的瓶頸。而Chiplet技術
    的頭像 發表于 12-26 13:58 ?1002次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術</b>革命:解鎖半導體行業的未來之門

    Chiplet技術有哪些優勢

    Chiplet技術,就像用樂積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內存等,分別制造成獨立的小芯片。
    的頭像 發表于 11-27 15:53 ?1002次閱讀

    互連解決方案的可持續性發展

    以下幾個主要市場正推動著可持續性互連解決方案的發展
    的頭像 發表于 11-20 15:14 ?408次閱讀
    <b class='flag-5'>互連</b><b class='flag-5'>解決方案</b>的可持續性發展

    邊緣計算的技術挑戰解決方案

    邊緣計算作為一種新型的計算架構,在帶來諸多優勢的同時,也面臨著一些技術挑戰。以下是對邊緣計算的技術挑戰及相應解決方案的分析: 一、
    的頭像 發表于 10-24 14:36 ?1586次閱讀

    UCIe規范引領Chiplet技術革新,新思科技發布40G UCIe IP解決方案

    了近3倍,算力提升了6倍,這背后離不開Chiplet(小芯片)設計方案的引入。Chiplet技術,作為“后摩爾定律時代”提升芯片性能的關鍵解決方案
    的頭像 發表于 10-16 14:08 ?764次閱讀

    互連解決方案發展趨勢:可靠與高效并存

    高質量的材料、堅固的機械設計和嚴格的測試是開發可靠互連解決方案的基礎。雷迪埃互連解決方案能夠承受物理壓力、極端環境和電氣要求,仍保持性能。
    的頭像 發表于 09-11 13:53 ?486次閱讀
    <b class='flag-5'>互連</b><b class='flag-5'>解決方案</b>發展趨勢:可靠與高效并存

    創新型Chiplet異構集成模式,為不同場景提供低成本、靈活解決方案

    顆是原生支持Transformer全系算子的AI Chiplet“大熊星座”。 ? Chiplet 集成模式提供低成本、靈活解決方案 ? 隨著摩爾定律逐步放緩以及先進封裝等
    的頭像 發表于 08-19 00:02 ?4029次閱讀

    探索通用互連解決方案的強大之處

    在雷迪埃,我們提供多樣化的通用互連解決方案,還可根據客戶需求設計定制化解決方案。雷迪埃的互連解決方案憑借可靠性、耐用性和出色的性能而被各行業
    的頭像 發表于 07-30 13:53 ?498次閱讀
    探索通用<b class='flag-5'>互連</b><b class='flag-5'>解決方案</b>的強大之處

    西門子EDA創新解決方案確保Chiplet設計的成功應用

    這些要求,因此,多芯片集成(如Chiplet設計)成為了一種新的趨勢。 ? Chiplet設計 帶來的挑戰及行業解決方案 Chiplet設計
    的頭像 發表于 07-24 17:13 ?901次閱讀

    雙向4Tbps、兼容PCIe5.0!英特爾光學I/O chiplet再突破

    2024年光纖通信大會(OFC)上,英特爾集成光子解決方案(IPS)部門展示了業界首款完全集成的光學計算互連(OCI)chiplet芯粒,該芯粒與英特爾CPU封裝在一起,將過去通過銅線實現的電氣I/O接口傳輸數據,變成采用光學I
    的頭像 發表于 07-05 09:04 ?2618次閱讀
    主站蜘蛛池模板: 一级特黄国产高清毛片97看片 | 在线黄色免费观看 | 性性性性bbbbxxxx| 麻豆三级视频 | 免费看黄视频的网站 | 在线观看视频在线观看 | 婷婷激情在线 | 欧美十次| 天天色天天干天天射 | 爱爱动态视频免费视频 | 亚洲韩国日本欧美一区二区三区 | 高清不卡毛片免费观看 | 三级黄色一级视频 | 又粗又大又猛又爽免费视频 | 国产色司机在线视频免费观看 | bt天堂网在线www资源 | 午夜在线视频免费观看 | 日韩精品在线一区二区 | 四虎音影 | 在线观看免费观看 | 国产网站黄色 | 四虎影院新地址 | 久久草在线视频播放 | 亚洲国产精品婷婷久久 | 综合网激情 | 成年在线视频 | 天天爽天天干 | 亚洲天堂视频在线播放 | 老司机精品视频免费 | 男人天堂资源站 | 濑亚美莉iptd619在线观看 | 夜夜操天天射 | 天天做天天爱夜夜爽毛片毛片 | 日韩午夜在线视频不卡片 | 九月婷婷综合婷婷 | 综合色视频| 成 年 人 视频在线播放 | 欧美性猛交xxx嘿人猛交 | 日本黄色免费网址 | 午夜黄色小视频 | 亚洲天堂成人网 |