近日,全球知名的EDA(電子設(shè)計自動化)大廠Cadence宣布了一項重要合作成果:聯(lián)發(fā)科(MediaTek)已選擇采用其人工智能驅(qū)動的Cadence Virtuoso Studio和Spectre X Simulator工具,在英偉達(NVIDIA)的加速計算平臺上進行2nm芯片的開發(fā)工作。
隨著半導體設(shè)計規(guī)模的不斷擴大和復雜性的急劇提升,先進節(jié)點技術(shù)的研發(fā)對于SoC(系統(tǒng)級芯片)提供商而言,無疑是一場日益嚴峻的考驗。特別是在追求極致性能和快速周轉(zhuǎn)時間(TAT)的背景下,2nm高速模擬IP(知識產(chǎn)權(quán)模塊)的設(shè)計更是挑戰(zhàn)重重。
為了應對這些挑戰(zhàn),聯(lián)發(fā)科決定借助Cadence經(jīng)過市場驗證的定制/模擬設(shè)計解決方案。這些方案不僅具備卓越的性能和穩(wěn)定性,更通過AI技術(shù)的加持,實現(xiàn)了生產(chǎn)力的顯著提升。據(jù)透露,聯(lián)發(fā)科在采用這些AI增強的Cadence工具后,其芯片設(shè)計效率提高了30%,這無疑為2nm芯片的研發(fā)工作注入了強大的動力。
此次合作不僅彰顯了Cadence在EDA領(lǐng)域的領(lǐng)先地位,也再次證明了AI技術(shù)在半導體設(shè)計領(lǐng)域中的巨大潛力。隨著技術(shù)的不斷進步和應用場景的不斷拓展,我們有理由相信,未來的半導體設(shè)計將會更加高效、智能和可靠。而聯(lián)發(fā)科與Cadence的這次攜手,無疑為整個行業(yè)的發(fā)展樹立了新的標桿。
-
聯(lián)發(fā)科
+關(guān)注
關(guān)注
56文章
2723瀏覽量
256169 -
eda
+關(guān)注
關(guān)注
71文章
2901瀏覽量
176657 -
英偉達
+關(guān)注
關(guān)注
22文章
3926瀏覽量
93204
發(fā)布評論請先 登錄
首創(chuàng)開源架構(gòu),天璣AI開發(fā)套件讓端側(cè)AI模型接入得心應手
硅基覺醒已至前夜,聯(lián)發(fā)科攜手生態(tài)加速智能體化用戶體驗時代到來
聯(lián)發(fā)科、瑞芯微推陳出新,芯片新品助力邊緣AI能力強勢進階

評論