概述
AD9517-3提供多路輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內集成鎖相環(PLL)和電壓控制振蕩器(VCO)。片內VCO的調諧頻率范圍為1.75 GHz至2.25 GHz。也可以使用高達2.4 GHz的外部VCO/VCXO。
數據表:*附件:AD9517-3 12路輸出時鐘發生器,集成2.0GHz VCO技術手冊.pdf
AD9517-3具有出色的低抖動和相位噪聲特性,可極大地提升數據轉換器的性能,并且也有利于其它相位噪聲和抖動要求嚴苛的應用。
AD9517-3具有四路LVPECL輸出(分為兩對)和四路LVDS輸出(分為兩對)。可以將每路LVDS輸出重新配置為兩路CMOS輸出。LVPECL輸出的工作頻率達1.6 GHz,LVDS輸出的工作頻率達800 MHz,CMOS輸出的工作頻率達250 MHz。
對于需要附加輸出,晶振基準輸入,零延遲或EEPROM以便在啟動時自動配置的應用,可以使用AD9520和AD9522。 此外,AD9516和AD9518與AD9517相似,但輸出組合不同。
每對輸出均有分頻器,其分頻比和粗調延遲(或相位)均可以設置。LVPECL輸出的分頻范圍為1至32。LVDS/CMOS輸出的分頻范圍最高可達1024。
AD9517-3提供48引腳LFCSP封裝,可以采用3.3 V單電源供電。采用外部VCO時,需要更寬的電壓范圍, 可通過將電荷泵電源(VCP)與5.5 V電壓相連來實現。獨立的LVPECL電源可以為2.5 V至3.3 V(標稱值)。
AD9517-3的額定工作溫度范圍為?40°C至+85°C標準工業溫度范圍。
應用
- 低抖動、低相位噪聲時鐘分配
- 10/40/100 Gb/s網絡線路卡,包括SONET、同步以太網、OTU2/3/4
- 前向糾錯(G.710)
- 為高速ADC、DAC、DDS、DDC、DUC、MxFE提供時鐘
- 高性能無線收發器
- 自動測試設備(ATE)和高性能儀器儀表
框圖
特性
- 低相位噪聲鎖相環(PLL)
- 上電時所有輸出自動同步
- 提供手動輸出同步
- 采用48引腳LFCSP封裝
- 2對1.6 GHz LVPECL輸出
- 每對輸出共用1至32分頻器和粗調相位延遲
- 加性輸出抖動:225 fs均方根值
- 通道間偏斜成對輸出小于10 ps
- 2對800 MHz LVDS時鐘輸出
- 每對輸出共用兩個1至32級聯分頻器和粗調相位延遲
- 加性輸出抖動:275 fs均方根值
- 可以精調每路LVDS輸出的延遲(Δt)
- 可以將每路LVDS輸出重新配置為兩路250MHz CMOS輸出
時序圖
引腳配置描述
典型性能特征
鎖相環(PLL)
AD9517集成了片內鎖相環(PLL)和片內壓控振蕩器(VCO) 。PLL模塊可與片內VCO配合,構建完全鎖相的環路;也可與外部VCO或壓控晶體振蕩器(VCXO)聯用。PLL需要一個外部環路濾波器,該濾波器通常由少量電容和電阻構成。環路濾波器的配置和元件,有助于確立PLL的環路帶寬和穩定性。
AD9517的PLL可用于從輸入參考頻率生成時鐘頻率,這包括將參考頻率轉換為更高頻率,以便后續分頻和分配。此外,PLL還可用于濾除輸入抖動,抑制噪聲參考信號的相位噪聲。PLL的確切參數和鎖定動態特性因應用而異。AD9517的PLL具備高度靈活性和深度,使其能夠在多種不同應用和信號環境中發揮作用。
PLL的配置
AD9517允許對PLL進行靈活配置,以適配各種參考頻率、鑒頻鑒相器(PFD)比較頻率、VCO頻率(內部或外部VCO/VCXO )以及鎖相環動態特性。這通過多種設置來實現,包括R分頻器、N分頻器、PFD極性(僅適用于外部VCO/VCXO )、防反沖脈沖寬度、電荷泵電流、內部VCO或外部VCO/VCXO的選擇,以及環路帶寬。這些設置通過可編程寄存器進行管理,同時也與外部環路濾波器的設計相關。
PLL的成功運行和良好性能,在很大程度上依賴于PLL設置的正確配置。外部環路濾波器的設計對PLL的正常運行至關重要。深入理解PLL理論和設計有助于優化性能。ADIsimCLK?(V1.2或更高版本)是一款免費程序,可輔助進行AD9517的設計,探索其功能特性,并設計PLL環路濾波器,可在www.analog.com/clocks獲取。
鑒頻鑒相器(PFD)
PFD接收來自R計數器和N計數器的輸入信號,并產生與二者相位和頻率差成比例的輸出。PFD包含一個可編程延遲元件,用于控制防反沖脈沖寬度。該脈沖可確保PFD傳輸功能中不存在死區,并將參考雜散降至最低。防反沖脈沖寬度由寄存器0x017[1:0]設置。
需要注意的是,PFD存在允許的最大頻率限制,該限制又由防反沖脈沖設置決定。防反沖脈沖設置在表2的鑒頻鑒相器參數中有詳細說明。
-
pll
+關注
關注
6文章
880瀏覽量
136010 -
時鐘
+關注
關注
11文章
1875瀏覽量
132797 -
VCO
+關注
關注
13文章
311瀏覽量
69949 -
ad9517
+關注
關注
0文章
4瀏覽量
1994
發布評論請先 登錄
AD9517-3 12路輸出時鐘發生器,集成2.0 GHz VCO

AD9517-3: 12-Output Clock Generator with Integrated 2.0 GHz VCO Data Sheet

AD9520-0:12路LVPECL/24路CMOS輸出時鐘發生器,集成2.8 GHz VCO

集成2.2 GHz VCO數據表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發生器

評論