概述
ADAQ8092是一款14位105MSPS高速雙通道數(shù)據(jù)采集(DAQ)μ模塊 ^?^ 解決方案。該設(shè)備通過系統(tǒng)封裝(SiP)技術(shù),在單一封裝中包含信號調(diào)節(jié)、一個模數(shù)(ADC)驅(qū)動器、一個基準(zhǔn)電壓和一個ADC。μ模塊解決方案將設(shè)計、元件選擇、優(yōu)化和布局的工作負(fù)擔(dān)從設(shè)計人員轉(zhuǎn)移到設(shè)備,簡化了高速數(shù)據(jù)采集系統(tǒng)的開發(fā)。ADAQ8092實現(xiàn)了6個×足印的精簡。
內(nèi)置電源解耦電容器提升了電源拒止能力,令其成為牢靠的DAQ解決方案。ADAQ8092的工作溫度范圍為?40°C至+105°C。
數(shù)據(jù)表:*附件:ADAQ8092 14位、105 MSPSμ模塊技術(shù)手冊.pdf
特性
- 雙通道同時采樣ADC
- 集成差分放大器/ADC驅(qū)動器
- 單端到差分轉(zhuǎn)換
- 封裝足印、7mm×6mm、72求CSP_BGA
- 6× 尺寸縮小與離散解決方案
- 具有VOCM生成功能的片載基準(zhǔn)電路
- CMOS、DDR CMOS或DDR LVDS輸出
- 可選數(shù)據(jù)輸出隨機化器
- 可選時鐘占空比穩(wěn)定器
- 關(guān)斷和小睡模式
- 用于配置的串行SPI端口
應(yīng)用
- 通信
- 蜂窩基站
框圖
時序圖
典型性能特征
電路信息
ADAQ8092是一款14位、105MSPS(每秒百萬次采樣)的高速雙通道數(shù)據(jù)采集(DAQ)模塊解決方案。該器件由雙通道差分ADC驅(qū)動器、差分低通濾波器(LPF)和雙通道ADC組成,可同時進行采樣。LPF輸出和ADC模擬輸入分別在OUTP/OUTN引腳和ANAINP/ANAINN引腳上提供。
將LPF輸出連接到ADC輸入可構(gòu)成完整的信號鏈。連接在LPF輸出端的外部電容可通過調(diào)整實現(xiàn)不同的信號帶寬,如圖27所示。
通過將外部ADC驅(qū)動器連接到ADC模擬輸入,可以繞過內(nèi)部ADC驅(qū)動器和LPF,以實現(xiàn)用戶自定義的模擬性能。
ADAQ8092采用3.3 V至5 V模擬電源和1.8 V數(shù)字電源供電。數(shù)字輸出可以是CMOS、雙倍數(shù)據(jù)速率CMOS或雙倍數(shù)據(jù)速率LVDS。
基準(zhǔn)
ADAQ8092具有一個內(nèi)部1.25 V基準(zhǔn)電壓輸出,內(nèi)置2.2 μF旁路電容。
檢測引腳(SENSE)
將SENSE連接到VDD可選擇內(nèi)部基準(zhǔn),并為ADC提供2 V輸入范圍。將SENSE連接到地可選擇內(nèi)部基準(zhǔn),并為ADC提供1 V輸入范圍。施加在SENSE上的外部基準(zhǔn)電壓在0.625 V至1.3 V之間時,可選擇±0.8×VSENSE的輸入范圍。
使用內(nèi)部基準(zhǔn)電壓時,將此引腳接地。使用外部基準(zhǔn)電壓時,施加0.625 V以提供相同的模數(shù)輸入范圍(1 V峰峰值)。
模擬輸入
ADC驅(qū)動器輸入
每個通道的內(nèi)部ADC驅(qū)動器通過一個300 Ω反饋電阻和一個10 Ω增益電阻設(shè)置為30的差分增益。對于小于30的增益,在每個輸入(INTP、INTN、IN2P、IN2N)上串聯(lián)一個外部電阻(REXT)。
當(dāng)SENSE接地時,內(nèi)部ADC驅(qū)動器的滿量程輸出幅度不得超過1 V峰峰值差分輸入幅度限制(REXT + 10)/300 V峰峰值差分。
當(dāng)VCC = 5 V且SENSE連接到VDD時,滿量程ADC驅(qū)動器輸出為2 V峰峰值差分,將最大輸入幅度設(shè)置為(REXT + 10)/150 V峰峰值差分。
ADC模擬輸入
模擬輸入是差分CMOS采樣保持電路,如圖26所示。在共模電壓附近以差分方式驅(qū)動這些輸入。共模電壓由VCOM11和VCOM21設(shè)置,通常設(shè)置為VDD/2。輸入由共享編碼電路同時采樣。
在圖26中,CPARASITIC是寄生電容,RON是導(dǎo)通電阻,CSAMPLE是采樣電容。
低通濾波器
內(nèi)部LPF由與每個ADC驅(qū)動器輸出串聯(lián)的40 Ω電阻和跨接在ADC輸入兩端的4.7 pF電容組成,當(dāng)輸入為單端增益為5時,可將ADC輸入處的最大信號帶寬設(shè)置為186 MHz。連接在OUT1x和OUT2x之間的外部電容CExt會降低信號帶寬,見圖27。
編碼輸入
編碼輸入對模數(shù)轉(zhuǎn)換的噪聲性能影響很大。編碼輸入必須模擬信號,且在電路板上不要靠近數(shù)字走線布線。
編碼輸入有兩種工作模式:差分編碼模式和單端編碼模式。
對于正弦波、PECL或LVDS編碼輸入,推薦使用差分編碼模式。編碼輸入內(nèi)部偏置為1.2 V,等效電阻為12 kΩ。編碼輸入可以驅(qū)動到高于VDD的值,共模范圍為1.1 V至1.6 V。在差分編碼模式下,ENC - 必須至少保持在接地電平以上200 mV,以免觸發(fā)閂鎖效應(yīng)并導(dǎo)致編碼故障。對于快速差分編碼,ENC +
-
SiP
+關(guān)注
關(guān)注
5文章
520瀏覽量
105982 -
DAQ
+關(guān)注
關(guān)注
6文章
94瀏覽量
32662 -
ADC
+關(guān)注
關(guān)注
0文章
188瀏覽量
16845
發(fā)布評論請先 登錄
相關(guān)推薦
AD9246: 14-Bit, 80 MSPS/105 MSPS/125 MSPS, 1.8 V Analog-to-Digital Converter Data Sheet

AD9255: 14-Bit, 125 MSPS/105 MSPS/80 MSPS, 1.8 V Analog-to-Digital Converter Data Sheet

AD9648: 14位、125 MSPS/105 MSPS、1.8 V雙通道模數(shù)轉(zhuǎn)換器

AD6645:14位、80 MSPS/105 MSPS模數(shù)轉(zhuǎn)換器

AD9255:14位,125 MSPS/105 MSPS/80 MSPS,1.8 V對數(shù)字轉(zhuǎn)換器數(shù)據(jù)Sheet

UG-1533:評估ADAQ4003 18位2 MSPSμ模塊數(shù)據(jù)采集解決方案

LTM9011-14/LTM9010-14/LTM9009-14:14位、125Msps/105Msps/80Msps低功耗八進制ADC數(shù)據(jù)表

LTC2268-14/LTC2267-14/LTC2266-14:14位、125Msps/105Msps/80Msps低功耗雙ADC數(shù)據(jù)表

AD9445:14位、105/125 MSPS,如果采樣ADC數(shù)據(jù)表

LTC2207-14/LTC2206-14:14位、105Msps/80Msps ADC數(shù)據(jù)表

AD9258:14位、80 MSPS/105 MSPS/125 MSPS、1.8 V雙模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表

UG-1060ADAQ798016位、1MSPS、μ模塊?數(shù)據(jù)采集系統(tǒng)在大規(guī)模集成電路中的評估

AD9253:四路14位80 MSPS/105 MSPS/125 MSPS串行LVDS 1.8 V模數(shù)轉(zhuǎn)換器產(chǎn)品手冊

LTC2284:雙14位,105MSps低功率3V ADC數(shù)據(jù)謝伊

ADS5424 14位、105 MSPS模數(shù)轉(zhuǎn)換器(ADC)數(shù)據(jù)表

評論