本文翻譯轉載于:Cadence Blog
作者:Vishnu Teja S
大家是否想過,我們的智能手機為何能夠拍攝出令人驚嘆的照片、播放清晰悅耳的音樂或是準確測量心率?
答案就藏在模擬集成電路(IC)設計領域。模擬電路在電子技術中發揮著至關重要的作用,負責處理連續信號,而這些連續信號構成了現代世界的支柱。此外,模擬 IC 設計將藝術與科學完美融合,工程師通過精心設計電子電路來處理連續信號。在設計過程中,他們需要綜合考量各種因素,包括進行大量的調整、優化以及一些迭代任務。
在本文中,我們將探討模擬 IC 設計流程的各個階段,并重點介紹每個步驟中使用的 Cadence 工具。
模擬 IC 設計流程
模擬 IC 設計是一個將概念轉化為高性能物理芯片的迭代過程。以下是其中涉及的每個階段。
模擬 IC 設計流程
設計規范:奠定基礎
模擬 IC 設計流程的第一步是定義規范,包括性能指標、功耗和面積限制。明確了解這些要求是順利開展后續設計階段的關鍵。
原理圖設計和符號創建:賦予設計生命
下一階段是使用Virtuoso Schematic Editor創建原理圖設計和符號,借助這一工具,可以輕松、準確地創建和編輯原理圖。
布線前仿真:驗證功能和性能
版圖前仿真對于驗證電路的功能和性能至關重要。Cadence Spectre Circuit Simulator用于進行電路仿真,而Virtuoso ADE Explorer 和 Virtuoso ADE Assembler提供用戶友好的界面。這些工具可幫助設計師在版圖階段之前發現和修復潛在問題。
版圖設計:將原理圖轉化為現實
在此階段,原理圖被轉換為物理版圖。每個晶體管都經過精心排布,以優化布線和面積。Virtuoso Layout Suite具有創新的自動布局布線功能,大大加快了版圖設計過程。
物理驗證:確保設計完整性
物理驗證是一個關鍵步驟,包括使用Pegasus Verification System執行 DRC(設計規則檢查)和 LVS(實體與邏輯)檢查。借助適用于Virtuoso Studio的全新iPegasus Verification System,設計人員能夠在Virtuoso Layout Suite中無縫運行物理驗證檢查。
寄生參數提取:精確建模以實現最佳性能
寄生參數提取涉及從版圖中識別寄生元件并為其建模,以確保最佳性能。Cadence Quantus Extraction Solution可高精度地完成這一任務,幫助設計人員優化設計,進而獲得良好的成果。
版圖后仿真:功能和性能的最終檢查
在提取的版圖視圖上進行版圖后仿真,對功能和性能進行最終檢查。設計人員可以重復使用版圖前仿真中的相同設置,確保設計流程順暢且高效。
流片:準備投產
最后階段是生成用于制造的 GDSII 文件。芯片完成制造并經過質量檢驗后,即可投入市場。
通過遵循這一全面的模擬 IC 設計流程,設計人員可以利用 Cadence 工具的強大功能,創建高性能、可靠且高效的模擬 IC。無論您是經驗豐富的設計師還是剛入門的初學者,該流程均可為您提供清晰的路線圖,助您在復雜的模擬 IC 設計領域取得成功。
-
模擬IC
+關注
關注
8文章
174瀏覽量
29906 -
IC設計
+關注
關注
38文章
1354瀏覽量
105431 -
Cadence
+關注
關注
67文章
968瀏覽量
144022
原文標題:模擬 IC 技術志|從概念到現實:了解 Cadence 模擬 IC 設計流程
文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
Giantec采用Cadence技術統一數字流程生產其混合信號芯片
基于Cadence的IC設計

Cadence助力Denso大幅提升IC設計效率
TSMC 和 Cadence 合作開發3D-IC參考流程以實現真正的3D堆疊
Cadence數字和定制/模擬設計流程獲得TSMC最新N3E和N2工藝技術認證
Cadence 數字和定制/模擬設計流程獲得 Samsung Foundry SF2 和 SF3 工藝技術認證
Cadence數字和定制/模擬流程通過Samsung Foundry的SF2、SF3工藝技術認證
Cadence 數字、定制/模擬設計流程通過認證,Design IP 現已支持 Intel 16 FinFET 制程

評論