在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于EPCS配置芯片對FPGA器件進行編程配置的設計方案

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2018-12-30 11:09 ? 次閱讀

引言

可重構體系結構已經成為FPGA系統開發的研究熱點,并已有許多令人矚目的研究成果及產品應用。FPGA可重構的應用為用戶提供了方便的系統升級模式,同時也實現了基于相同硬件系統的不同工作模式功能。在當今快速發展的市場環境條件下,產品是否便于現場升級,是否便于靈活使用無疑是產品能否進入市場的關鍵因素,FPGA的可重構設計顯得尤為重要。

目前,很多可重構的設計方式都采用單片機CPLD等器件直接對FPGA器件進行編程配置,從而實現系統工作模式的可重構。本設計則通過開發CPLD先對FPGA的配置芯片EPCS進行編程配置,然后再由FPGA從EPCS配置芯片下載配置程序來實現可重構,并通過用戶界面的簡單操作來完成FPGA的工作方式重構,這種可重構方式結構簡單,配置靈活,用戶操作更加方便。本文首先介紹了FPGA常用的配置方式,然后詳細闡述了基于對EPCS配置芯片在線編程的可重構設計方案。

1 FPGA的常用配置方式

FPGA器件有三類常用的配置下載方式。其中主動配置方式(AS)是由FPGA器件引導配置操作過程。它控制著外部存儲器和初始化過程,可使用Altera串行配置器件來完成。期間FPGA器件處于主動地位,配置器件處于從屬地位。配置數據通過DATA0引腳送入FPGA。配置數據被同步在DCLK輸入上,1個時鐘周期傳送1位數據。

被動配置方式(PS)則是由外部計算機或控制器控制配置過程。在PS配置期間,配置數據從外部儲存部件通過DATA0引腳送入FPGA。配置數據在DCLK上升沿鎖存,1個時鐘周期傳送1位數據。

JTAG配置方式中的JTAG接口是一個業界標準,主要用于芯片測試等功能,它使用IEEE Std1149.1聯合邊界掃描接口引腳,支持JAM STAPL標準,可以使用Altera下載電纜或主控器來完成。FPGA在正常工作時,它的配置數據存儲在SRAM中,關電后數據會消失,再次加電時必須重新下載配置程序。實驗中通常用計算機或控制器進行調試,因此,可以使用PS。而在實用系統中,多數情況下必須由FPGA主動引導配置操作過程,這時,FPGA將主動從外圍專用存儲芯片中獲得配置數據,而此芯片中的FPGA配置信息則用普通編程器將設計所得的pof格式文件燒錄進去。

在做FPGA實驗板時,通常采用AS+JTAG方式,這樣可以用JTAG方式進行調試,而最后程序已經調試無誤后,再用AS模式把程序燒到配置芯片中,這樣操作有一個明顯的優點,就是在AS模式不能下載的時候,可以利用Quartus自帶的工具生成JTAG模式下可以利用的文件來驗證配置芯片是否工作正常。

2 對EPCS在線編程的FPGA可重構配置

2.1 FPGA可重構簡介

可重構體系結構指能夠利用可重用的硬件資源,根據不同的應用要求,靈活改變自身的體系結構,以便為每個特定的應用需求提供與之相匹配的體系結構。可重構電路的設計可利用FPGA的可重配置特性。所謂可重配置,就是基于SRAM的FPGA在掉電后配置數據會自動丟失,再次上電后必須重新配置FPGA,FPGA才能正常工作。這樣可以利用有限的硬件資源完成多種邏輯功能,這就是采用基于SRAM工藝的FPGA的可重構系統的可重構電路設計原理。

設計時,可以通過開發單片機或CPLD器件來控制FPGA配置不同的邏輯功能以實現重構系統。FPGA有一個專用的配置引腳nCONFIG,在FPGA正常工作過程中,如果此引腳上加一個低電平脈沖,那么,當FPGA檢測到其上升沿后,FPAG將自動清除其內部的配置存儲器,并進行重新配置,這樣,FPGA才能工作。利用這一特性,設計時便可通過用戶界面操作在FPGA的nCONFIG引腳上加一個低電平脈沖,隨后發送數據,從而完成對FPGA的重新配置。

本設計是通過DSP處理器來接收PC主機的FPGA配置數據流,并開發CPLD器件以實現控制邏輯,最終把所需的FPGA配置數據流存儲到支持AS配置模式的EPCS配置芯片中,并實現FPGA配置數據流的更新,從而達到FPGA的重新配置,實現整個系統的可重構。其可重構電路由DSP與CPLD串行通訊電路、CPLD讀寫EPCS配置芯片電路和EPCS配置FPGA電路組成。

2.2 EPCS配置器件

FPGA的串行配置芯片主要包括EPCS1,EPCS4,EPCS16,EPCS64,EPCS128等。它們的主要區別是容量不同,分別為1 M,4 M,16 M,64 M,128 M Bits的容量,可配置的FPGA器件也有所不同,用戶可根據不同需求來選擇。EPCS配置芯片的擦除或編程次數可以達到十萬次左右,一般情況下足以滿足用戶需求。EPCS器件電平的選擇包括3.3 V、2.5 V、1.8 V、1.5 V,主要可參考對應的FPGA所用I/O bank的VCCIO引腳電平的選擇。

基于EPCS配置芯片對FPGA器件進行編程配置的設計方案

EPCS芯片的內部結構框圖如圖1所示,EPCS配置器件與所配置的FPGA器件的連接引腳有時鐘輸入管腳DCLK。可為串行數據的傳送提供時鐘,一般由FPGA發送;其次是串行數據輸出管腳DATA,用于向FPGA傳送配置數據;第三是主動串行數據輸入管腳ASDI,負責接收來自FPGA的不同字符串以實現對EPCS的讀寫控制;另外,還有片選信號nCS。

上位機通過下載線用Quartus軟件工具對EPCS配置芯片進行配置程序的燒寫操作,其配置文件必須為pof文件格式。在所設計的系統文件編譯完成后,Quartus軟件就可以生成燒寫所需的pof格式文件。

2.3 可重構系統設計

本設計主要是通過DSP的串口向CPLD器件發送控制命令以及要進行配置的數據包,CPLD解析命令后再執行相應的操作,以完成EPCS配置芯片所需的下載時序及配置數據。當EPCS配置芯片的數據下載完成后,再進行FPGA從配置芯片下載新的系統配置程序過程。一般情況下,在系統上電后,FPGA都要馬上從EPCS配置芯片中下載配置文件。在對EPCS配置芯片進行控制時,首先要讓FPGA釋放對EPCS配置芯片的控制,而且,在對EPCS配置芯片寫數據的操作完成后,又要將控制權交與FPGA,以便FPGA能夠下載最后一次完成的配置程序。本系統的可重構原理圖如圖2所示。

基于EPCS配置芯片對FPGA器件進行編程配置的設計方案

FPGA可重構系統中,DSP通過一個串口與CPLD進行通信,串口由數據信號線BDX、幀信號線BFSX以及時鐘信號線BCLKX組成,所有的控制命令和程序數據都是通過這三條信號來傳送的。FPGA器件的CONF_DONE信號線、nSTATUS信號線和nCONFIG信號線均需要用大小為10kΩ的電阻上拉,而nCE信號線則需用10kΩ的下拉電阻。CPLD器件通過nCONFIG信號線和nCE信號線對EPCS配置芯片的控制權進行控制或釋放。當系統上電后,CPLD器件首先對EPCS配置芯片表現為釋放狀態,而FPGA則執行EPCS配置芯片的數據讀取操作,即FPGA的配置過程是:FPGA通過nCSO管腳置EPCS配置芯片的nCS信號線為低電平,并通過ASDO管腳向EPCS發送控制命令和地址,然后在DCLK的上升沿,由配置芯片通過DATA0信號線將配置程序和數據發送到FPGA,在程序發送完畢以后,CONF_DONE由低電平變為高電平,隨后進行FPGA初始化并進入工作狀態。

當需要進行系統重構時,可由上位機向DSP器件發送控制命令以進行系統的重構操作。系統重構的流程圖如圖3所示,整個過程包括以下幾個步驟:

基于EPCS配置芯片對FPGA器件進行編程配置的設計方案

(1)上位機發送重構命令后,由DSP通過串口向CPLD器件發送控制選通命令字符串,命令經CPLD器件解析后將nCONFIG信號線置為低電平,并將nCE信號線置為高電平,從而取得對EPCS配置器件的nCS、DCLK、ASDI、DATA管腳的掌控權。此時,FPGA可釋放對EPCS的掌控權,但不讀取EPCS的配置程序數據。

(2)主機通過儀器接口向DSP器件發送所需要的重構數據,并存儲在DSP器件的數據存儲區內。經實驗分析,Quartus軟件生成的pof格式文件數據并不能直接寫入EPCS配置芯片,而是需要進行一定方式的格式轉換,然后才能重新組合成需要下載到EPCS配置芯片的數據流。所以,需要在DSP內做一步數據轉換的操作。

(3)在對EPCS配置芯片進行數據寫入以前,先要將其內部的原有數據擦除掉。所以,這一步的任務是向EPCS配置芯片發送控制命令,并打開寫使能,隨后發送擦除命令,將EPCS原有數據擦除。要注意的是,擦除時間必須大于3 s,否則不能完成擦除操作。

(4)為了確認擦除操作是否已操作成功,可以執行一次讀狀態控制命令。讀狀態命令也需要先打開寫使能,再發送讀狀態命令。如果擦除過程正在進行,則DATA信號線上會返回0000 0001的數據,擦除操作完成后,DATA信號線上將返回0000 0000的數據,此時便可以進行下一步的工作。

(5)當確認擦除操作完成后,就可以進行EPCS配置芯片的數據寫入操作了。數據的寫入需要按幀依次寫入到對應的存儲地址,數據存儲的首地址為0000 0000。

(6)所需的配置數據流發送完畢后,可發送控制命令以使CPLD器件釋放對EPCS配置芯片的控制權,即置nCS、DCLK、ASDI、DATA信號線為高阻狀態,并將nCONFIG信號線由低電平置為高電平,nCE信號線置為由高電平置為低電平。一旦FPGA器件接手EPCS配置芯片的控制權,在檢測到nCONFIG信號線的上升沿后,FPGA將下載EPCS配置芯片內的數據進行重新配置,此過程與系統上電時的配置過程相同。經過上述一系列的操作,便可實現一次FP-GA的重構過程。

2.4 系統設計特點

本文所述的FPGA可重構設計方案可以在系統不關電的情況下進行重構過程,這樣就不會影響系統其它部分電路正在進行的工作,極大地方便了用戶的實際應用。當一次用戶所需的配置完成后,系統下次上電后就會自動執行最后一次所重構的工作模式,不必每次上電進行重構工作。

3 可重構設計的驗證

圖4所示是按照本系統設計的步驟要求,在數字化儀平臺上對可重構系統進行全面測試的部分重構波形變化圖,以此完成對主控邏輯功能的FPGA器件EP1C6Q24017的功能重構實驗驗證。

基于EPCS配置芯片對FPGA器件進行編程配置的設計方案

圖4中所有波形圖的上面位置顯示的均為時鐘信號波形,其中圖4 (a)所示是打開EPCS配置芯片寫使能時,發送控制字的時序圖,圖中下面位置的波形為ASDO數據線上的信號,指示寫使能控制字為“06”;圖4(b)所示是讀寫使能的狀態時序圖,圖中下面位置的波形為DATA0數據線上讀取的信號,指示狀態寄存器為“02”;圖4(c)所示是對EPCS配置芯片進行擦除操作的時序圖,圖中下面位置的波形為ASDO數據線上的信號,指示擦除控制字為“C7”;圖4(d)所示是讀擦除操作的狀態時序圖,圖中下面位置的波形為DATA0數據線上讀取的信號,指示狀態寄存器為“03”;圖4(e)所示是對EPCS配置芯片進行寫數據操作的時序圖,圖中下面位置的波形為ASDO數據線上的信號,指示寫數據命令為“02”;圖4(f)所示是向EPCS配置芯片傳輸數據過程的部分波形圖,圖中下面位置為ASDO數據線上的數據信號。

在滿足上述時序要求的條件下,當EPCS配置芯片的數據寫入完成后,FPGA即可進入配置文件所設計的工作模式,設計實驗結果完全符合預期的重構目標。經過反復測試,該重構方式功能正常,能穩定地完成系統所設計的不同重構工作。

4 結束語

利用文本的方法對基于EPCS在線編程的FP-GA進行可重構設計,其硬件電路比較簡單,成本低,同時不需要增加太多的硬件資源(比如大容量的存儲器件等),而且配置過程靈活方便,用戶只需要一個相應的配置文件數據包,即可完成系統重構功能。故此,這種FPGA的可重構設計具備廣泛的應用前景。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21982

    瀏覽量

    614562
  • 芯片
    +關注

    關注

    459

    文章

    52252

    瀏覽量

    436914
  • cpld
    +關注

    關注

    32

    文章

    1257

    瀏覽量

    171092
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    FPGA芯片配置方式及常見配置方法

    廣義的來說,FPGA配置包括直接使用下載電纜對FPGA器件進行編程、對外部EEPROM和FLA
    發表于 10-26 10:58 ?1.1w次閱讀

    FPGA配置啟動詳解——配置文件詳解

    RPD。 5.HEX文件HEX文件不能直接對FPGA進行配置,只能通過第三方編程器對HEX進行解析后把數據區燒寫到
    發表于 04-25 15:48

    談談Altera FPGA配置

    不管Xilinx還是Altera,FPGA配置模式或者方法多樣,尤其是Altera器件,什么AS模式、PS模式、FPP模式、AP模式等等。一般邏輯設計者可能不會關心到硬件的設計,但是FPGA
    發表于 01-28 10:27

    NIOS II 軟核中EPCS配置芯片的存儲操作

    NIOS II 軟核中EPCS配置芯片的存儲操作 最近用CYCLONE FPGA做的視頻圖像疊加板需要存儲一些用戶配置信息,而
    發表于 07-05 05:58

    有什么FPGA可重構方法可以對EPCS在線編程

    FPGA器件進行編程配置,從而實現系統工作模式的可重構。本設計則通過開發CPLD先對FPGA
    發表于 07-31 07:15

    如何擦除Altera FPGA配置器件EPCS中的內容

    中原本存儲的程序內容,上電會直接運行,然后我們在調試程序的時候,一般都是使用jtag在線下載程序,這里就存在一個問題:對于一些器件配置工作可能發生沖突,例如使用IIC配置攝像頭,芯片
    發表于 02-10 15:44

    今日說“法”:FPGA的三種配置方式

    Altera的As串行配置芯片(EPCS系列)進行編程,可對FPGA
    發表于 04-24 15:34

    采用VC++程序的FPGA配置設計方案

    采用VC++程序的FPGA配置設計方案利用現場可編程邏輯器件FPGA的多次可編程
    發表于 04-14 15:14 ?704次閱讀
    采用VC++程序的<b class='flag-5'>FPGA</b>重<b class='flag-5'>配置</b><b class='flag-5'>設計方案</b>

    FPGA配置和Flash編程教材

    本章將首先介紹FPGA配置方式和配置過程,然后簡單介紹了配置芯片配置文件的種類以及
    發表于 03-22 10:53 ?804次下載
    <b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>和Flash<b class='flag-5'>編程</b>教材

    FPGA配置文件的區別

    File; JTAG 模式下,下載到EPCS配置芯片中,   Pof: Pogrammer Oject File;AS模式下,下載到EPCS配置
    發表于 09-19 16:49 ?12次下載

    關于fpga編程flash芯片配置數據技巧

    外電路編程FPGA或是編程Flash器件(包括EPCS和Flash),然后控制FPGA
    的頭像 發表于 12-13 13:58 ?2.6w次閱讀
    關于<b class='flag-5'>fpga</b><b class='flag-5'>編程</b>flash<b class='flag-5'>芯片</b>和<b class='flag-5'>配置</b>數據技巧

    EPCS flash系列芯片手冊之串行配置設備

    本文中使用的術語“串行配置設備”指的是Altera EPCS1、EPCS4、EPCS16、EPCS64和
    發表于 09-10 16:30 ?15次下載
    <b class='flag-5'>EPCS</b> flash系列<b class='flag-5'>芯片</b>手冊之串行<b class='flag-5'>配置</b>設備

    FPGA的三種配置方式詳解

    FPGA器件有三類配置下載方式:主動配置方式(AS)和被動配置方式(PS)和最常用的(JTAG)配置
    發表于 07-09 10:53 ?8612次閱讀

    FPGA的下載方式有哪些?分別有什么區別

    AS模式: 燒到FPGA配置芯片里保存的, FPGA器件每次上電時, 作為控制器從配置
    發表于 08-11 15:29 ?7次下載
    <b class='flag-5'>FPGA</b>的下載方式有哪些?分別有什么區別

    FPGA芯片配置分類及配置方式

    廣義的來說,FPGA配置包括直接使用下載電纜對FPGA器件進行編程、對外部EEPROM和FLA
    的頭像 發表于 09-06 09:41 ?7008次閱讀
    主站蜘蛛池模板: 网站在线播放 | 亚洲大成色www永久网 | 亚洲午夜顶级嘿嘿嘿影院 | 阿v视频在线观看免费播放 爱爱视频天天干 | 在线欧美成人 | 黄床大片| 色妞色综合久久夜夜 | 四虎影院久久久 | 国产大乳美女挤奶视频 | 波多野结衣一级特黄毛片 | 又大又粗进出白浆直流动态图 | www奇米影视com | 欧美a网站 | 成年片色大黄全免费 | 福利社91 | 亚洲人成电影 | 日本不卡一区二区三区视频 | 超级淫小黄文大全很污的那种 | 久久久xxx | 午夜小视频网站 | 亚洲国产综合视频 | 亚洲国产人久久久成人精品网站 | 么公的好大好硬好深好爽在线视频 | 婷婷久久久五月综合色 | 国产九色在线 | 婷婷五月在线视频 | 免费观看四虎精品成人 | 黄色字幕网| 啪啪午夜免费 | 久久夜色精品国产亚洲噜噜 | 黄视频福利 | 1024手机免费看片 | 天天拍夜夜操 | 啪啪国产视频 | 午夜影院官网 | 国产区一区二区三区 | 九色福利 | 福利午夜 | 一二三区乱码一区二区三区码 | 欧美无遮挡国产欧美另类 | 亚洲第一在线 |