在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

5納米制程是個坎,半導體先進工藝制程路漫漫

章鷹觀察 ? 來源:求是緣半導體 ? 作者:莫大康 ? 2019-07-02 09:59 ? 次閱讀

摩爾定律象一盞明燈推動半導體業進步,特征尺寸縮小立下汗馬功勞。然而現階段尺寸縮小已近極限。從技術路徑,自22nm及以下開始由平面晶體管進入三維finFET結構,之后finFET技術成為主導,有可能一直能推進至近3nm,屆時晶體管的架構可能要改變,由finFET轉向環柵(GAA),納米片(nanosheet)等架構。時至今日5nm技術已經在手,將于2020年開始試產,然而對于3nm技術,目前仍處于研發之中,一切尚待觀察。

不容置疑,全球代工業在進入邏輯制程7nm之后已經開始生變,由于研發費用及成本高聳等因素,2018年格羅方德與聯電聲言止步,因此導致全球代工業中只剩下臺積電,三星,英特爾及中芯國際四家在列,而其中的英特爾在商業代工業中是個“小角色”,以及中芯國際尚未明確它的時間表,所以全球只剩下臺積電及三星兩家在代工中爭霸。

5納米是個坎

眾所周知,7nm是長壽命工藝節點之一,目前臺積電及三星均稱已經量產,而臺積電宣稱它拿到全球幾乎100%的7nm訂單。

臺積電的5nm finFET計劃已經明朗,它計劃2020年上半年開始試生產,估計真正的5nm量產要在2021年,或者之后。臺積電的5nm技術相比7nm,它的速度快15%,及功耗低30%。TSMC計劃它的5nm的第二個版本也將于2020年中期推出,預期它的速度能再快7%。

根據ICKnowledge及TEL的數據,基于FinFET技術,對于7nm的代工工藝,它的柵間距在56nm到57nm及金屬連線間距在40nm。

與此同時,三星最近也高調推出了5nm,預計將于2020年上半年量產。與它的7nm相比,三星的5nm finfet技術,與7nm相比它的速度有25%的增長,功耗降低20%,性能提高10%。

預計到2020年時,蘋果、海思高通等都將采用5納米的產品設計,推動臺積電加速向5nm技術過渡,”國際商業戰略(IBS)首席執行官漢德爾?瓊斯(Handel Jones)表示?!暗?020年第四季度時,TSMC 的5nm晶圓產能將達到每月40,000至60,000片?!?/p>

然而估計臺積電5nm的訂單會低于7nm。因為與7nm相比,5nm完全是一個全新的工藝節點,它需要新的EDA工具和IP等支持。這樣導致5nm的成本會更高。根據Gartner的數據,一般來說,5nm產品的設計費用約2.1億美元到6.8億美元。

臺積電首席執行官魏哲家在近期的一次電話會議上說:N6和N5的數字看起來很接近,但是仍有很大的差別。與N7相比,N5的邏輯密度增加了80%。而N6與N7相比僅為增加18%。因此,N5芯片的總功耗較低。如果愿意跟進N5,它有很多好處,而且是一個完整的工藝節點,但是客戶需要時間來重新設計新的產品。而N6的美妙之處在于,如果他們已經用過N7的設計,那么只需花費很少的精力,就可以很快進入N6并獲得一些好處。所以根據他們的產品特點和市場情況,(客戶)將作出選擇。

3納米技術復雜尚不確定

IMEC的邏輯工程主管Naoto Horiguchi說:“5nm仍然是finFET。“”然后,假設進入到N3時,可能會從finFET過度到其他的器件架構,我們相信它是一種納米片nanosheet。”

在 5nm之后,下一個完整技術節點為3nm,但是導入3nm是十分困難的。據IBS宣稱,設計3nm產品的費用約5億美元到15億美元,及它的工藝開發費用約40億美元到50億美元,而如果要興建一條生產線的運營成本約150億美元到200億美元。IBS的瓊斯說:“基于相同的成熟度,3nm的晶體管成本預計將比5nm高出20%到25%?!芭c5nm finFET相比,預期性能提高15%,功耗降低25%。

三星是迄今為止唯一宣布其3nm計劃的公司。對于這個技術節點,代工將采用一種新的環柵(GAA)技術,或稱為納米片(nanosheet)。由于臺積電尚未披露其計劃,一些人認為它可能落后于三星。“在3nm,三星在2021年有很大的可能性開始大規模生產,”IBS的瓊斯說。“臺積電正在加速推進,試圖縮小與三星的差距。”

而臺積電此次3納米的制程技術顯得有些穩重,它僅宣稱進入實驗階段。據報道為迎接它的3納米廠研發及先期量產,中國***地區環保署于6月11日初審通過竹科寶山用地擴建計劃。另外臺積電也首度透露,預計把5年后(2024年)的2納米廠研發及量產都落腳在竹科,以避免研發人才散落或外流的風險。

張忠謀先前曾表示,3納米制程將在2年內開發成功,即使有“摩爾定律”失效挑戰,2納米仍可能在2025年前問世。

環柵極(GAA)的結構,顧名思義,是FinFET中的柵極被三面環繞的溝道包圍,而在GAA中柵極將是被四面溝道包圍,預期這樣的結構將達到更好的供電與開關特性。只要靜電控制能力增加,則柵極的長度微縮就能持續進行下去,摩爾定律重新獲得延續的動力。

據報道,在納米片的制程中,第一步是在襯底上交替的沉積薄的硅鍺層和硅層的生長。在這種情況下,有硅,硅鍺和硅堆,我們稱之為超晶格結構,應用材料工程管理高級總監金南成(Namsung Kim)在最近的一次采訪中說。因為有鍺的含量,需要有一個良好的屏蔽襯層?!?/p>

這樣每一個Stack由三層SiGe和三層硅組成。然后,在stack上設計微小的片狀結構,緊接著再形成淺溝隔離結構,以及形成內間隔區(inner spacers)。

然后,在超晶格結構中去除硅鍺層,在它們之間留下帶間隔區的硅層。每一個硅層構成器件中的納米片或者溝道的基礎。下一步是為沉積高K材料作為柵極。在納米片之間,有最小的間隔區。挑戰在于如何沉積有功函數的金屬厚度。

產業多年來一直在攻克環柵結構,仍存在一些挑戰,最主要的挑戰是什么,有兩個。一個是間隔層,然后是底部的隔離。

業內人士進一步表示,臺積電已經做出環柵極的結構,外型就像個園形鼓,因為尺寸比前一代縮小30%,它必須導入新材料InAsGe nanowire 或者 Silicon nanowire,因此制程技術上相當困難,尤其在蝕刻部分是個大挑戰,不過以優勢來說,環柵極的結構將可以改善ESD靜電放電、且優化尖端放電的問題,材料廠的高管也認為,環柵極的結構可以繼續微縮柵長尺寸。

什么時候過渡到環柵或納米片?估計納米片技術能再延伸2-3個工藝節點。

從研發角度,產業界正走一條在先進工藝節點時延伸環柵及finFET結構。因為環柵結構與finFET相比性能方面僅是適當的提高,如IMEC開初的納米片工藝,柵間距42nm及金屬線間距為21nm。相比5nmfinFET工藝時柵間距為48nm及金屬線間距為28nm。

在實驗室中IMEC已經開發出用鍺作溝道的P型,雙堆壘環柵的器件。幾乎釆用同樣的結構IMEC開發一個柵長近25nm的納米線。它可以變成納米片,如同之前的版本它的線寬為9nm。

在5nm以下鍺可以起到延伸finFET的功能,IMEC證明Ge n FinFET達到創記錄的高Gmsat/SSsat及PBTI可靠性。它是通過改變柵的高k材料工藝來實現。

然而,仍有待觀察的是finfet技術能否會擴展到3nm,同樣還不能預言納米片是否會準時出現。事實上,在不斷變化的環境中,存在許多未知和不確定性。

本文來自求是緣半導體,本文作為轉載分享。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 三星電子
    +關注

    關注

    34

    文章

    15885

    瀏覽量

    182201
  • 臺積電
    +關注

    關注

    44

    文章

    5742

    瀏覽量

    169177
  • FinFET技術
    +關注

    關注

    1

    文章

    11

    瀏覽量

    7817
  • 5納米
    +關注

    關注

    0

    文章

    27

    瀏覽量

    4994
  • 莫大康
    +關注

    關注

    0

    文章

    53

    瀏覽量

    5309
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    臺積電加大投資布局 2納米制程研發取得積極進展

    進行全期投資,預計總額將超過新臺幣1.5萬億元(約合500億美元)。在全球半導體行業中,臺積電一直處于領導地位,其先進制程的技術實力備受矚目。作為全球最大的半導體
    的頭像 發表于 05-27 11:18 ?356次閱讀
    臺積電加大投資布局 2<b class='flag-5'>納米制程</b>研發取得積極進展

    半導體制冷機chiller在半導體工藝制程中的高精度溫控應用解析

    半導體制造領域,工藝制程對溫度控制的精度和響應速度要求嚴苛。半導體制冷機chiller實現快速升降溫及±0.5℃精度控制。一、半導體制冷機
    的頭像 發表于 05-22 15:31 ?169次閱讀
    <b class='flag-5'>半導體</b>制冷機chiller在<b class='flag-5'>半導體</b><b class='flag-5'>工藝</b><b class='flag-5'>制程</b>中的高精度溫控應用解析

    最全最詳盡的半導體制造技術資料,涵蓋晶圓工藝到后端封測

    資料介紹 此文檔是最詳盡最完整介紹半導體前端工藝和后端制程的書籍,作者是美國人Michael Quirk??赐晗嘈拍銓φ麄€芯片制造流程會非常清晰地了解。從硅片制造,到晶圓廠芯片工藝的四
    發表于 04-15 13:52

    臺積電美國芯片量產!臺灣對先進制程放行?

    來源:半導體前線 臺積電在美國廠的4nm芯片已經開始量產,而中國臺灣也有意不再對臺積電先進制程赴美設限,因此中國臺灣有評論認為,臺積電不僅在“去臺化”,也有是否會變成“美積電”的疑慮。 中國臺灣不再
    的頭像 發表于 01-14 10:53 ?581次閱讀

    Rapidus或攜手博通,6月提供2納米芯片原型

    半導體行業的佼佼者,一直致力于推動半導體技術的創新與發展。此次與博通的合作,將使得Rapidus能夠借助博通在半導體市場的廣泛影響力,進一步拓展其業務范圍。 據悉,Rapidus的2納米制程
    的頭像 發表于 01-09 13:38 ?543次閱讀

    臺積電2納米制程啟動試產,預計2026年底月產能大增

    近日,據臺灣媒體報道,全球領先的半導體制造公司臺積電已經啟動了其2納米(N2)制程的試產工作。該制程的產能規劃強勁,預計將在未來幾年內大幅提升,以滿足包括蘋果在內的大客戶對高性能芯片的
    的頭像 發表于 01-02 14:34 ?606次閱讀

    臺積電2納米制程技術細節公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業臺積電揭曉了其備受期待的2納米(N2)制程技術的詳細規格。 據臺積電介紹,相較于前代制程技術,N2制程
    的頭像 發表于 12-19 10:28 ?719次閱讀

    臺積電2納米制程技術細節公布

    近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業臺積電揭示了其備受期待的2納米(N2)制程技術的詳盡信息。 據悉,相較于前代制程技術,臺積電N2制程
    的頭像 發表于 12-18 10:35 ?732次閱讀

    臺積電2025年繼續漲價,5/3納米制程產品預計漲幅3~8%

    據業內資深人士透露,全球芯片制造巨頭臺積電已不僅限于2024年的價格調整策略,而是將漲價趨勢延續至2025年。近期,臺積電已向多家重要客戶傳達了關于2025年5納米及3納米制程產品的漲價計劃,預計
    的頭像 發表于 08-08 09:57 ?1994次閱讀

    M31與高塔半導體合作,成功開發65奈米的SRAM和ROM 先進內存解決方案

    M31和高塔半導體的合作主要集中于雙方均具豐沛研發經驗的成熟制程上,開發65奈米制程平臺的先進內存編譯程序的Single Port?、One Port以及ROM,這將為物聯網(IoT)
    的頭像 發表于 08-06 17:05 ?807次閱讀
    M31與高塔<b class='flag-5'>半導體</b>合作,成功開發65奈米的SRAM和ROM <b class='flag-5'>先進</b>內存解決方案

    BiCMOS工藝制程技術簡介

    按照基本工藝制程技術的類型,BiCMOS 工藝制程技術又可以分為以 CMOS 工藝制程技術為基礎
    的頭像 發表于 07-23 10:45 ?3117次閱讀
    BiCMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術簡介

    HV-CMOS工藝制程技術簡介

    BCD 工藝制程技術只適合某些對功率器件尤其是BJT 或大電流 DMOS 器件要求比較高的IC產品。BCD 工藝制程技術的工藝步驟中包含大量
    的頭像 發表于 07-22 09:40 ?4846次閱讀
    HV-CMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術簡介

    BCD工藝制程技術簡介

    1986年,意法半導體(ST)公司率先研制成功BCD工藝制程技術。BCD工藝制程技術就是把BJT,CMOS和DMOS器件同時制作在同一芯片上
    的頭像 發表于 07-19 10:32 ?4945次閱讀
    BCD<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術簡介

    PMOS工藝制程技術簡介

    PMOS(Positive channel Metal Oxide Semiconductor,P 溝道金屬氧化物半導體工藝制程技術是最早出現的MOS 工藝
    的頭像 發表于 07-18 11:31 ?3768次閱讀
    PMOS<b class='flag-5'>工藝</b><b class='flag-5'>制程</b>技術簡介

    臺積電3/5納米制程技術漲價計劃:引領半導體行業新趨勢

    近日,全球半導體制造業的領頭羊——臺積電宣布了一項重要決定,計劃自2025年1月1日起對旗下3/5納米制程技術進行價格調整。這一舉措無疑將在全球半導體市場中掀起波瀾,尤其是針對AI產品
    的頭像 發表于 07-02 15:55 ?805次閱讀
    主站蜘蛛池模板: 18免费视频 | 亚洲a免费 | 美女视频毛片 | 91美女在线播放 | 美女扒开尿口给男人捅 | 二区久久国产乱子伦免费精品 | 国产三级在线免费观看 | 天天干天天操天天舔 | 天天草夜夜| 69久久夜色精品国产69小说 | 久久riav二区三区 | 亚洲国产成人久久午夜 | 俄罗斯毛片基地 | 高h细节肉爽文bl1v1 | 欧美性生活网址 | 黄色视屏免费在线观看 | 午夜100| 99热久久精品免费精品 | 亚洲最新 | 天堂网www在线资源 天堂网www在线资源链接 | www.毛片在线观看 | 欧美.亚洲.日本一区二区三区 | 波多野结衣50连精喷在线 | 91极品视频在线观看 | 乱好看的的激情伦小说 | 91成人免费观看 | 欧美xxxxxbbbb | 亚洲色图21p | 中文一区二区 | 免费看片免费播放 | www亚洲一区 | 四虎永久在线精品国产免费 | 奇米99| 婷婷激情五月 | 老师叫我下面含着精子去上课 | 亚洲综合久久久久久888 | 谁有毛片网站 | 日日操日日爽 | 免费人成黄页在线观看1024 | 九九热在线视频观看这里只有精品 | sihu国产午夜精品一区二区三区 |