TS201 link口傳輸數(shù)據(jù),一個link口為發(fā)送,一個link口為接收,link口和相關(guān)DMA配置和初始化完成后,在主函數(shù)當中收發(fā)一直運行,目前只發(fā)送4個unsigned int型數(shù)據(jù),link口的傳輸是按照4字傳輸,現(xiàn)在接收不到數(shù)據(jù),用示波器觀察LACKO信號一直為低電平。
2024-01-11 07:13:23
您好!我按照adi官網(wǎng)的ts201開發(fā)板的電路設(shè)計復(fù)制相關(guān)電路,選著的EPROM的啟動模式。但是程序燒寫進去后,斷電重啟一直無法加載程序。經(jīng)過測試發(fā)現(xiàn),正常情況下TS201的bms引腳在啟動后一段
2024-01-11 07:02:02
TS201的核電壓1。05V,I/O電壓2.5V,DRAM電壓1.5V的上電順序應(yīng)該誰先誰后啊?如果兩個電壓間隔幾十ms建立可不可以?
我現(xiàn)在調(diào)整電壓上電順序,會導(dǎo)致DSP不加載程序。
2024-01-09 08:18:32
如題,我電腦已多次正確安裝并激活visual dsp++5.0程序,但是將ts201仿真器插入u***時,顯示未找到驅(qū)動程序,請問怎么辦
2019-01-10 14:45:39
ADI TS201的RS422串口通信 和與SDRAM讀寫的程序交流
2018-10-30 09:18:47
ADSP-TS201SABP-050 245PCS現(xiàn)貨
2019-01-07 10:27:12
PCS.預(yù)計春節(jié)后3月份到貨。ADSP-TS201SAPBZ-060 在途400只+公司庫存285只=685PCS ADSP-TS201SAPBZ050 2404 PCS ADSP-TS201SABP-050 245 PCS ADSP-TS201SYBPZ050873 PCS
2018-12-21 19:48:14
管腳的處理,主要參考ADI網(wǎng)站中所給出的數(shù)據(jù)手冊。另外TS201支持多片DSP互連,最多可達8片。通過鏈路口完成片與片之間的通信,電路連接簡單。4 外部總線接口技術(shù)ADSP-TS201外部總線支持各種
2019-04-12 07:00:11
{:12:}{:12:}{:12:}{:12:}{:12:}報道:ADSP-TS201誰用過
2012-09-19 14:14:35
應(yīng)用于基于TS101/TS201的多種應(yīng)用系統(tǒng)中,提高系統(tǒng)內(nèi)部的通信能力,也可用于板間DSP的數(shù)據(jù)傳輸,提高系統(tǒng)外部的通信能力。
2019-06-21 05:00:07
在使用StratixII90的FPGA與TS201進行數(shù)據(jù)通信時,F(xiàn)PGA向TS201發(fā)送數(shù)據(jù),link時鐘為384MHz,之前已經(jīng)做了幾十塊板卡,低溫測試通過,最近做的幾個板卡,高溫和常溫試驗都
2014-11-04 15:18:49
在使用StratixII90的FPGA與TS201進行數(shù)據(jù)通信時,F(xiàn)PGA向TS201發(fā)送數(shù)據(jù),link時鐘為384MHz,之前已經(jīng)做了幾十塊板卡,低溫測試通過,最近做的幾個板卡,高溫和常溫試驗都
2014-11-04 15:20:49
TS201與TS101的性能比較,但沒有針對兩者的鏈路口進行詳細介紹,本文對兩者的鏈路口進行了細致的分析和比較。文獻[4]所設(shè)計的采集系統(tǒng)中,DSP與FGA的通信僅限于FPGA發(fā)、TS101收的單工通信
2018-12-04 10:39:29
TS201與TS101的性能比較,但沒有針對兩者的鏈路口進行詳細介紹,本文對兩者的鏈路口進行了細致的分析和比較。文獻[4]所設(shè)計的采集系統(tǒng)中,DSP與FGA的通信僅限于FPGA發(fā)、TS101收的單工通信
2019-06-19 05:00:08
的重發(fā)會嚴重影響處理的實時性,故本文的鏈路口通信設(shè)計沒有對所傳輸?shù)臄?shù)據(jù)進行校驗。本文給出的基于FPGA路口設(shè)計具有很強的通用性,可以應(yīng)用于基于TS101/TS201的多種應(yīng)用系統(tǒng)中,提高系統(tǒng)內(nèi)部的通信能力,也可用于板間DSP的數(shù)據(jù)傳輸,提高系統(tǒng)外部的通信能力。
2019-06-21 05:00:04
,詳細的說明了AM29LV800B的多種工作模式和操作方式。并給出了TS201和Flash的硬件設(shè)計和用匯編語言實現(xiàn)在線編程實例,實現(xiàn)了包括打包,片擦除等操作。 關(guān)鍵詞:&
2008-10-07 11:01:37
和PGA103,實現(xiàn)可編程放大的功能。4 系統(tǒng)驗證與結(jié)論將本系統(tǒng)和應(yīng)答器合作,在消聲水池進行試驗,將TS201處理器計算所得到的數(shù)據(jù)與MATLAB環(huán)境下的計算結(jié)果進行對比,如圖4所示,可看出理論的互相
2019-06-14 05:00:06
交流下ADSP TS201的RS422串口通信,EMIF的SDRAM,沒思路啊
2018-10-30 09:57:11
做低溫測試,2片201通過link模式收發(fā)數(shù)據(jù),接收端經(jīng)常出現(xiàn)異常數(shù)據(jù),常溫高溫情況下正常,請問怎么解決,謝謝
2019-02-19 13:28:19
本文主要結(jié)合ADI公司的高性能ADSP-TS201的結(jié)構(gòu)特點,討論了在系統(tǒng)設(shè)計的過程中應(yīng)該重點注意的幾個問題和ADSP-TS201的外部接口技術(shù),并給出了其與SDRAM,F(xiàn)PGA的連接實例,對基于TigerSHARC系列DSP的應(yīng)用設(shè)計具有實用的參考價值。
2021-05-27 06:59:04
基于DSPEMIF口及FPGA設(shè)計并實現(xiàn)多DSP嵌入式系統(tǒng)
2015-03-16 15:45:52
總線)。因此,由多ADSP- TS201 S組成的DSP并行處理系統(tǒng)從數(shù)據(jù)傳輸方式來看,不外乎有以下三種模型:高速鏈路口(LINK)耦合模型;高速外部總線口(簇總線)耦合模型;高速鏈路口 (LINK
2019-05-21 05:00:19
ARM主要是用來實現(xiàn)系統(tǒng)控制和網(wǎng)絡(luò)傳輸,要如何來實現(xiàn)arm與多DSP之間的通信問題?arm和一片dsp之間的通信可以通過hpi,多個的話能不能實現(xiàn),硬件上要如何設(shè)計?謝謝了
2022-04-18 09:28:30
本文在對嵌入式實時操作系統(tǒng)進行研究的基礎(chǔ)上,完成了基于TS101DSP芯片的嵌入式實時操作系統(tǒng)的設(shè)計。
2021-04-27 06:41:31
什么是DSP流水線協(xié)議?如何利用FPGA與ADSP TS201去設(shè)計總線接口?
2021-04-28 06:31:06
在雷達信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應(yīng)用越來越廣泛。那么,我們該怎么利用FPGA與ADSP TS201設(shè)計總線接口呢?
2019-08-09 06:56:11
通用多DSP目標系統(tǒng)由那幾部分構(gòu)成?基于ISA總線的通用多DSP目標系統(tǒng)
2021-04-13 06:06:57
如題,我電腦已多次正確安裝并激活visual dsp++5.0程序,但是將ts201仿真器插入usb時,顯示未找到驅(qū)動程序,請問怎么辦
2024-01-12 06:00:28
您好!我按照adi官網(wǎng)的ts201開發(fā)板的電路設(shè)計復(fù)制相關(guān)電路,選著的EPROM的啟動模式。但是程序燒寫進去后,斷電重啟一直無法加載程序。經(jīng)過測試發(fā)現(xiàn),正常情況下TS201的bms引腳在啟動后一段
2018-08-01 07:58:17
你好,我用的是TS201,現(xiàn)在沒有板子,只是在仿真下,建立一個工程,驗證某個算法。我在程序中定義了一個 數(shù)組 float zzz[36000],編譯后,它提示下面的錯誤out of memory
2018-10-19 09:44:09
TS201的核電壓1。05V,I/O電壓2.5V,DRAM電壓1.5V的上電順序應(yīng)該誰先誰后啊?如果兩個電壓間隔幾十ms建立可不可以?我現(xiàn)在調(diào)整電壓上電順序,會導(dǎo)致DSP不加載程序。
2019-03-08 08:04:56
ADSP-TS201的鏈路口程序應(yīng)怎么寫啊,毫無頭緒啊,寄存器也看不懂,ADI公司沒找到參考的鏈路口程序啊
2018-12-10 09:17:06
近年來,計算機產(chǎn)品的應(yīng)用領(lǐng)域越來越廣,數(shù)字信號處理器的發(fā)展表現(xiàn)得尤為明顯。DSP芯片制造商和DSP板開發(fā)商利用自身的優(yōu)勢不斷開發(fā)出多DSP結(jié)構(gòu)的產(chǎn)品來滿足這種需求。通常的DSP設(shè)備是與嵌入式系統(tǒng)
2019-07-10 08:03:26
介紹了一種基于CPCI總線并采用TS201,stratix和GA3816作為系統(tǒng)信號的高速信號處理平臺。同時簡單介紹了GA3816芯片的一些特點,詳細說明了該信號處理系統(tǒng)的結(jié)構(gòu)和功能,給出了系統(tǒng)
2009-03-07 10:01:32
4 本文采用 altera 公司cyclone 系列芯片ep1c12 實現(xiàn)了與ts101/ts201 兩種芯片的鏈路口的雙工通信,并給出了具體的設(shè)計實現(xiàn)方法。其中ts101 的設(shè)計已經(jīng)成功應(yīng)用于某信號處理機中。
2009-12-03 16:32:07
18 為滿足復(fù)雜信號處理的實時性要求,通過對高速數(shù)字信號處理器TS201 的系統(tǒng)結(jié)構(gòu)及其軟件開發(fā)過程的研究,在TS201 EZ-KIT 板上實現(xiàn)了自適應(yīng)旁瓣對消(ASLC)處理,結(jié)果表明了TS201 數(shù)字
2010-01-07 12:01:33
24 本文提出了一種基于TS201的高速數(shù)據(jù)記錄儀,能將雷達模擬信號轉(zhuǎn)換成的數(shù)字信號經(jīng)過處理后實時的按FAT32文件系統(tǒng)存儲到固態(tài)盤中去。采用DSP+FPGA的硬件架構(gòu),FPGA作為接口處理單元,DSP
2010-07-15 16:42:10
23 用于視頻和通信市場(包括3G蜂窩和寬帶無線基站,以及國防、醫(yī)學成像和工業(yè)儀表)。ADSP-TS201S采用一種靜態(tài)超標量架構(gòu),該架構(gòu)將RISC、VLIW和標準DSP功
2024-01-26 11:33:09
隨著技術(shù)的發(fā)展, 往往需要在不同的系統(tǒng)之間實現(xiàn)高速通信, 現(xiàn)介紹了一種基于LVDS的高速數(shù)據(jù)傳輸?shù)慕涌贚inkPort , 給出了在Xilinx 的FPGA 中實現(xiàn)該接口的原理以及關(guān)鍵設(shè)計, 并成功
2010-09-22 08:26:14
98 軍事領(lǐng)域常選擇ADI公司的TS201芯片用于信號處理平臺,但由于其采用基于電路交換的LINK口進行連接,難以實現(xiàn)軍方對電子系統(tǒng)設(shè)計提出的可重構(gòu)性的需求。FPGA可以用來實現(xiàn)接口轉(zhuǎn)換
2010-10-15 09:31:25
12 介紹了一種基于ADSP-TS201的無線電測向系統(tǒng)。給出了系統(tǒng)的總體結(jié)構(gòu)和工作原理,研究了MUSIC測向算法及基于零點預(yù)處理的波束合成算法,介紹了DSP模塊的設(shè)計思想和程序流程圖。實
2010-11-22 14:52:42
39 采用ADSP-TS201S芯片的圖像采集處理系統(tǒng)
隨著人們對實時信號處理要求的不斷提高和大規(guī)模集成電路的迅速發(fā)展,作為數(shù)字信號處理核心和標志的數(shù)字
2009-03-30 12:19:18
1162 
FPGA與ADSP TS201的總線接口設(shè)計
在雷達信號處理、數(shù)字圖像處理等領(lǐng)域中,信號處理的實時性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復(fù)雜
2009-12-11 10:13:29
2356 星座圖聚類分析的QAM信號調(diào)制識別算法及DSP實現(xiàn)
本文首先討論基于信號星座圖聚類分析的QAM信號識別算法,接著對TS201芯片進行了簡介,最后在給出
2010-05-08 08:28:19
2565 
為了解決 雷達信號處理 中的高速運算, 大容量存儲和高速數(shù)據(jù)傳輸?shù)膯栴}, 提出采用 TS201 芯片實現(xiàn)雷達信號處理機設(shè)計, 利用其超高性能的處理能力和易于構(gòu)造多處理并行系統(tǒng)的特
2011-07-20 17:20:13
65 聲雷達信號采集系統(tǒng)主要由信號采集、信號處理、電源和時鐘四部分組成,本文介紹的基于美國模擬器件公司的DSP ADSP-TS201S和ADC AD7864的信號采集系統(tǒng)。
2011-08-17 11:17:52
1326 
數(shù)字信號處理器DSP是一種具有特殊結(jié)構(gòu)的微處理器,它專門為實現(xiàn)數(shù)字信號處理的各種算法而設(shè)計,因而在硬件結(jié)構(gòu)上具有特殊性。TS201是ADI公司TigerSHARC系列中集成了定點和浮點計算功
2011-09-21 11:59:38
1964 設(shè)計并實現(xiàn)了一種基于ADSP TS201的組網(wǎng)雷達數(shù)據(jù)融合實時處理系統(tǒng)。主要闡述了雙ADSP TS201并行處理系統(tǒng)的結(jié)構(gòu)、算法量的估計與結(jié)果分析。系統(tǒng)可滿足集中式組網(wǎng)融合和分布式組網(wǎng)融合
2011-10-09 10:49:40
30 文中采用一片TS201實現(xiàn)某機載雷達所需要的測角系統(tǒng),該設(shè)計滿足實時性要求,具有精度高、自動測角、實現(xiàn)簡單、穩(wěn)健性好等優(yōu)點。
2012-02-10 16:32:07
24 介紹了一種基于多DSP的并行處理系統(tǒng)設(shè)計與實現(xiàn),以及其在分布式雷達組網(wǎng)航跡融合中的實際應(yīng)用。重點介紹了該系統(tǒng)由1塊系統(tǒng)主板和4塊TS201處理板卡組成的原理和結(jié)構(gòu),即系統(tǒng)內(nèi)主板
2012-09-25 14:33:48
30 2015-10-16 16:00:35
0 基于ADSP_TS201S的多DSP并行系統(tǒng)設(shè)計
2015-12-29 17:33:04
22 TS201的實時圖像處理系統(tǒng)鏈路口通信設(shè)計
2017-08-31 15:10:19
10 共享與鏈路口混合耦合的多DSP并行處理系統(tǒng)方案。在設(shè)計中,利用FPGA實現(xiàn)數(shù)據(jù)傳輸和CPCI接口的邏輯控制。經(jīng)驗證,該系統(tǒng)具有運算能力強、片間通信靈活、并行處理效率高等優(yōu)點。 關(guān)鍵詞:多DSP并行系統(tǒng);ADSP-TS201S;FPGA;CPCI接口 0 引言 在寬帶雷達信號處理中,存在諸如回波
2017-10-31 16:41:04
0 。LVDS差分信號技術(shù)降低了對噪聲的關(guān)注。TS201 使用LinkPort 進行高速通信,解決了TS201 之間的通信瓶頸問題,但無法和需要高速通信的實時系統(tǒng)之間實現(xiàn)連接。FPGA 具有接口靈活,硬件設(shè)計軟件化的功能
2018-07-18 14:32:00
2537 
現(xiàn)代雷達信號處理已成為雷達功能實現(xiàn)的關(guān)鍵,本文根據(jù)某型雷達信號處理機的系統(tǒng)需要,對其硬件結(jié)構(gòu)及軟件設(shè)計做了系統(tǒng)優(yōu)化。設(shè)計了1套以4片 TS201和1片F(xiàn)PGA為核心信號處理板,該系統(tǒng)僅用l副板卡
2017-12-11 02:21:07
1881 
了多點實時收發(fā)水下聲學尺度目標模擬器的研制,相對于現(xiàn)有單收多發(fā)方式聲學尺度目標模擬器,其信號處理復(fù)雜度提高較多,在此情況下,采用多DSP系統(tǒng)可以較好完成信號處理任務(wù)。 通過Link口互聯(lián),ADSP TS20IS芯片集成了無縫多處理
2018-02-01 10:59:44
1 TigerSHARC系列處理器是ADI公司推出的高性能數(shù)字信號處理器,包含ADSP TS101、ADSP TS201、ADSP TS202、ADSP TS203。TigerSHARC系列處理器
2019-04-19 08:05:00
1943 
TS201是ADI公司繼ADSP-TS101之后又推出的新一代高性能Tiger-SHARC處理器,它集成了更大容量的存儲器,性價比很高。它兼有ASIC和FPGA的信號處理性能和指令集處理器的高度可編程性與靈活性,適用于高性能、大存儲量的信號處理和圖像應(yīng)用。其特點如下:
2020-08-27 09:05:59
2258 
模擬器件公司(Analog Devices)推出的下一代TigerSHARC處理器ADSP-TS201,ADSP-TS-202和ADSP-TS203。它的每瓦DSP性能是最高的。
2021-01-11 12:01:00
1803 
ADSP-TS201S Iba-DataFile BGA包(09/2003)
2021-04-12 16:09:33
10 ADSP-TS201S EZ-KIT精簡版?超級政府/超級政府手冊
2021-04-13 10:25:37
0 ADSP-TS201 EZ-KIT Lite電路板設(shè)計數(shù)據(jù)庫
2021-04-13 12:13:17
1 EE-201:ADSP-TS20x TigerSHARC?處理器片上SDRAM控制器
2021-04-13 18:00:50
6 EE-198:ADSP-TS201S TigerSHARC?處理器IBIS文件用戶指南
2021-04-13 18:10:30
8 ADSP-TS201S:TigerSHARC嵌入式處理器過時數(shù)據(jù)表
2021-04-15 18:45:56
6 EE-170:評估ADSP-TS201S TigerSHARC?處理器的功耗
2021-04-21 10:41:30
6 EE-182:ADSP-TS201S TigerSHARC?處理器的散熱設(shè)計
2021-04-22 09:46:01
10 ADSP-TS201S EZ-KIT Lite評估系統(tǒng)手冊(3.0版,2007年1月)
2021-05-13 08:49:32
0 ADSP-TS201S EZ-KIT Lite評估系統(tǒng)手冊(2.0版,2005年1月)
2021-05-13 19:09:15
0 ADSP-TS201 TigerSHARC處理器編程參考
2021-05-18 09:21:19
1 ADSP-TS201 TigerSHARC處理器硬件參考
2021-05-18 15:46:19
1 ADSP-TS201S EZ-KIT精簡版?超級政府/超級政府手冊
2021-05-24 18:47:02
0 EE-218:為ADSP-TS201 TigerSHARC?處理器編寫高效浮點FFT
2021-05-26 09:17:20
5 ADSP-TS201S EZ-KIT Lite為開發(fā)人員提供一種經(jīng)濟有效的方法,可以初步評估ADSP-TS201S TigerSHARC? 處理器和其多處理器能力。 該EZ-KIT Lite包括桌面
2021-06-09 08:59:50
4 ADSP-TS201S Iba數(shù)據(jù)文件BGA包(092003)
2021-06-16 12:02:33
2 ADSP-TS201S EZ-KIT Lite?手冊
2021-06-17 09:57:57
2 ADSP-TS201 EZ-KIT Lite電路板設(shè)計數(shù)據(jù)庫
2021-06-17 16:05:58
0 EE-201 ADSP-TS20x TigerSHARC?處理器片上SDRAM控制器
2021-06-18 10:47:01
4 EE-198 ADSP-TS201S TigerSHARC?處理器IBIS文件用戶指南
2021-06-18 11:13:33
2 電子發(fā)燒友網(wǎng)為你提供ADI(ti)TS201S-EZLITE相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有TS201S-EZLITE的引腳圖、接線圖、封裝手冊、中文資料、英文資料,TS201S-EZLITE真值表,TS201S-EZLITE管腳等資料,希望可以幫助到廣大的電子工程師們。
2021-09-02 12:00:02
電子發(fā)燒友網(wǎng)站提供《基于ADSP-TS201的著陸雷達恒虛警電路實現(xiàn).pdf》資料免費下載
2023-10-23 09:59:21
0 電子發(fā)燒友網(wǎng)站提供《TigerSHARC? ADSP-TS201S處理器的散熱設(shè)計要點.pdf》資料免費下載
2023-11-29 11:12:01
0
評論