本帖最后由 qlc111 于 2013-4-23 16:58 編輯
FPGA Nios II 視頻資料 特權(quán) 深入淺出FPGA + 特權(quán)和你一起學(xué)Nios II+黑金Nios II +一些資料存于百度網(wǎng)盤中,下面是下載地址:百度網(wǎng)盤下載地址
2013-04-22 21:54:16
FPGA是現(xiàn)場可編程門陣列,是可編程邏輯器件(PLD)的一種。 NIOS II是一種知識產(chǎn)權(quán)核(IP Core),是嵌在FPGA內(nèi)部的處理器軟核,相當(dāng)于在FPGA內(nèi)部設(shè)計了一個微處理器
2018-08-17 09:59:27
FPGA視頻教程+NIOS II 視頻 大量的資料
2013-06-21 16:15:07
剛接觸FPGA,各種資料里面經(jīng)常提到NIOS ,這兩者有什么聯(lián)系?
2023-10-20 07:01:45
我想通過fpga將數(shù)據(jù)2傳輸給nios中顯示,為什么結(jié)果顯示是0??
2017-11-07 22:03:11
http://115.com/file/ant54869#《基于VHDL的FPGA與NIOS_II實例精煉》第七章代碼.rarhttp://115.com/file/e7wphx31#《基于VHDL
2012-02-06 11:27:54
基于VHDL的FPGA與NIOS_II實例精煉視頻教程免費下載http://115.com/file/be3r8rgl#《基于VHDL的FPGA與NIOS_II實例精煉》第二十章_DMA核
2012-02-06 11:22:55
怎么實現(xiàn)基于單片機(jī)和FPGA的多功能計數(shù)器的設(shè)計?
2021-05-14 06:57:15
小弟現(xiàn)需做一個基于FPGA的多功能時鐘,功能包括基本顯示時分秒,能調(diào)改時分秒就行,請各位大神幫忙 ,麻煩告知器件,電路與程序。謝謝
2016-03-06 14:09:49
現(xiàn)在用fpga對信號處理,具體的就是寫一個1553B協(xié)議。但是現(xiàn)在又幾個節(jié)點,需要通信。 本來想用arm,但是老師可能傾向于用nios,因為嵌入在fpga里面,可能減少了些風(fēng)險。我查了下,nios
2019-04-18 05:21:36
本文以介紹MSP430 單片機(jī)和ISD4004 語音芯片為基礎(chǔ),結(jié)合鍵盤控制器74C922和MSP430 的外圍設(shè)備設(shè)計了一臺多功能電話留言系統(tǒng)。關(guān)鍵詞 RISC 結(jié)
2009-09-11 10:03:01
24 設(shè)計和實現(xiàn)了一個以Altera FPGA的Cyclone器件EP1C6Q240C8為核心的多功能實驗板.它分為核心板和擴(kuò)展板, 用戶可以結(jié)合QuartusII集成開發(fā)環(huán)境, 使用VHDL語言、Verilog HDL語言或原理圖, 進(jìn)行編
2010-09-14 16:38:06
12 基于CPLD/FPGA的多功能分頻器的設(shè)計與實現(xiàn)
引言
分頻器在CPLD/FPGA設(shè)計中使用頻率比較高,盡管目前大部分設(shè)計中采用芯片廠家集成的鎖相環(huán)資源 ,但是對于要求
2009-11-23 10:39:48
1139 ![](https://file1.elecfans.com//web2/M00/A5/5F/wKgZomUMOCCAWZuPAACX1UIJOT4294.jpg)
設(shè)計和實現(xiàn)了一個以Altera FPGA的Cyclone器件EP1C6Q240C8為核心的多功能實驗板.它分為核心板和擴(kuò)展板, 用戶可以結(jié)合QuartusII集成開發(fā)環(huán)境, 使用VHDL語言、Verilog HDL語言或原理圖, 進(jìn)行編輯、綜
2011-06-27 15:58:37
95 本設(shè)計給出了以CycloneII 型FPGA EP2C8 為核心的多功能計數(shù)器的基本原理與實現(xiàn)方案。FPGA 片內(nèi)包括測頻模塊,測相模塊,DDS 查表模塊及NIOSII 處理器; NIOS 核調(diào)節(jié)頻率字與相位字控制DDS 查表
2012-03-19 15:23:46
119 基于FPGA的多功能電子萬年歷,畢業(yè)論文
2015-10-29 17:19:48
19 FPGA和Nios_軟核的語音識別系統(tǒng)的研究。
2016-05-10 10:46:40
20 vhdl語法介紹FPGA設(shè)計實例nios ii設(shè)計實例北航版本
2016-07-14 17:34:13
74 基于FPGA的多功能紅外圖像源系統(tǒng)設(shè)計。
2016-08-30 15:10:14
9 基于FPGA的多功能圖像目標(biāo)發(fā)生器的設(shè)計與實現(xiàn)
2016-08-30 15:10:14
6 基于FPGA和DSP的圖像多功能卡的設(shè)計與實現(xiàn)
2016-09-22 12:32:08
28 基于FPGA的多功能數(shù)據(jù)采集模塊設(shè)計_金剛
2017-03-19 11:38:26
5 本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用單片機(jī)設(shè)計一個多功能音樂播放器資料合集內(nèi)含程序。
2018-09-26 08:00:00
24 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)設(shè)計的多功能電子時鐘程序免費下載。
2019-08-02 17:34:00
20 本文檔的主要內(nèi)容詳細(xì)介紹的是使用51單片機(jī)設(shè)計的多功能記錄儀程序免費下載。
2019-07-30 17:35:00
1 本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)設(shè)計的多功能鬧鐘電路原理圖免費下載。
2019-07-04 15:49:13
18 Prodigy 云系統(tǒng)是一套多功能、可擴(kuò)展的 FPGA 原型系統(tǒng)。單個標(biāo)準(zhǔn)服務(wù)器機(jī)架可建構(gòu)多達(dá) 32 顆 FPGA,多機(jī)架可級聯(lián)形成超大規(guī)模的 FPGA 陣列。Prodigy 云系統(tǒng)提供了從 RTL 信號級到 ESL 系統(tǒng)級的多種開發(fā)和設(shè)計驗證方法。
2020-08-10 17:22:36
686 基于Nios驅(qū)動的AD7366的BeMicro FPGA方案
2021-04-15 21:01:58
7 采用Nios驅(qū)動的AD7400A的CED1Z FPGA方案
2021-04-20 15:48:49
7 帶Nios驅(qū)動的AD7176-2 BeMicro FPGA方案
2021-04-21 13:05:51
3 基于Nios驅(qū)動的AD7367的BeMicro FPGA方案
2021-04-21 20:28:32
4 基于Nios驅(qū)動的AD5254 BeMicro FPGA方案
2021-04-22 12:06:47
2 基于Nios驅(qū)動的AD5270 BeMicro FPGA方案
2021-04-23 12:25:55
2 帶Nios驅(qū)動的AD7091/AD7091R BeMicro FPGA方案
2021-04-24 14:06:34
4 采用Nios驅(qū)動的AD7682的CED1Z FPGA方案
2021-04-24 16:27:38
9 基于Nios驅(qū)動的AD9834 BeMicro FPGA方案
2021-05-11 09:07:11
6 帶Nios驅(qū)動的AD7657-1 BeMicro FPGA方案
2021-05-11 10:12:41
1 基于Nios驅(qū)動的AD5629R BeMicro FPGA方案
2021-05-11 10:41:49
5 基于Nios驅(qū)動的AD5669R BeMicro FPGA方案
2021-05-11 12:05:10
2 帶Nios驅(qū)動的AD7656-1 BeMicro FPGA方案
2021-05-11 17:01:27
2 基于Nios驅(qū)動的AD7693的BeMicro FPGA方案
2021-05-11 19:06:55
1 基于Nios驅(qū)動的AD5232的BeMicro FPGA方案
2021-05-11 19:55:51
1 采用Nios驅(qū)動的CN0194 BeMicro FPGA方案
2021-05-12 10:03:09
6 基于Nios驅(qū)動的ADF4002 BeMicro FPGA方案
2021-05-12 10:35:00
4 采用Nios驅(qū)動的CN0202 BeMicro FPGA方案
2021-05-12 10:43:56
12 基于Nios驅(qū)動的AD7688的BeMicro FPGA方案
2021-05-12 11:15:20
0 基于Nios驅(qū)動的AD7327 BeMicro FPGA方案
2021-05-12 11:56:49
0 基于Nios驅(qū)動的AD7982 BeMicro FPGA方案
2021-05-12 12:38:46
8 基于Nios驅(qū)動的AD7946 BeMicro FPGA方案
2021-05-12 13:07:38
3 基于Nios驅(qū)動的AD5757 BeMicro FPGA方案
2021-05-12 13:39:31
12 基于Nios驅(qū)動的ADF4157的BeMicro FPGA方案
2021-05-12 14:29:24
0 采用Nios驅(qū)動的CN0235 BeMicro FPGA方案
2021-05-12 15:13:42
1 基于Nios驅(qū)動的ADF4106的BeMicro FPGA方案
2021-05-14 21:08:49
0 基于Nios驅(qū)動的AD5252的BeMicro FPGA方案
2021-05-15 08:23:05
0 基于Nios驅(qū)動的AD7685 BeMicro FPGA方案
2021-05-15 08:27:15
1 基于Nios驅(qū)動的AD7690 BeMicro FPGA方案
2021-05-15 09:34:23
7 基于Nios驅(qū)動的AD5421 BeMicro FPGA方案
2021-05-15 10:07:49
6 基于Nios驅(qū)動的AD5790 BeMicro FPGA方案
2021-05-15 11:00:21
3 基于Nios驅(qū)動的AD8403 BeMicro FPGA方案
2021-05-15 16:45:13
2 基于Nios驅(qū)動的AD5162 BeMicro FPGA方案
2021-05-15 16:48:20
0 基于Nios驅(qū)動的AD7686 BeMicro FPGA方案
2021-05-16 18:18:51
5 基于Nios驅(qū)動的AD5172 BeMicro FPGA方案
2021-05-16 18:29:42
8 基于Nios驅(qū)動的AD5570 BeMicro FPGA方案
2021-05-16 18:31:59
4 基于Nios驅(qū)動的AD7983 BeMicro FPGA方案
2021-05-16 18:46:50
0 帶Nios驅(qū)動的AD7766-1的CED1Z FPGA方案
2021-05-16 18:59:18
12 基于Nios驅(qū)動的AD7091R BeMicro FPGA方案
2021-05-16 19:32:00
0 基于Nios驅(qū)動的AD7984 BeMicro FPGA方案
2021-05-16 19:44:00
1 基于Nios驅(qū)動的AD5542A BeMicro FPGA方案
2021-05-16 19:57:34
7 基于Nios驅(qū)動的AD5686R BeMicro FPGA方案
2021-05-16 19:59:43
9 基于Nios驅(qū)動的AD5553 BeMicro FPGA方案
2021-05-16 20:02:03
11 采用Nios驅(qū)動的CN0209 BeMicro FPGA方案
2021-05-16 20:11:21
0 基于Nios驅(qū)動的ADF4156的BeMicro FPGA方案
2021-05-16 20:13:24
0 基于Nios驅(qū)動的AD7980 BeMicro FPGA方案
2021-05-16 20:22:11
12 基于Nios驅(qū)動的ADMP441的BeMicro FPGA方案
2021-05-16 20:25:58
10 帶Nios驅(qū)動的AD7658-1 BeMicro FPGA方案
2021-05-16 20:57:23
1 基于Nios驅(qū)動的AD7298 BeMicro FPGA方案
2021-05-16 20:59:24
3 采用Nios驅(qū)動的CN0188 BeMicro FPGA方案
2021-05-16 21:12:19
6 基于Nios驅(qū)動的AD5111 BeMicro FPGA方案
2021-05-16 21:14:36
5 基于Nios驅(qū)動的AD7490 BeMicro FPGA方案
2021-05-16 21:20:05
3 基于Nios驅(qū)動的AD7492的BeMicro FPGA方案
2021-05-16 21:32:27
7 采用Nios驅(qū)動的AD7606的CED1Z FPGA方案
2021-05-16 21:38:42
3 基于Nios驅(qū)動的ADN2850的BeMicro FPGA方案
2021-05-17 08:05:37
10 基于Nios驅(qū)動的AD5543的BeMicro FPGA方案
2021-05-17 08:06:53
0 采用Nios驅(qū)動的CN0218 BeMicro FPGA方案
2021-05-17 08:15:59
9 基于Nios驅(qū)動的AD7328 BeMicro FPGA方案
2021-05-17 09:59:34
2 帶Nios驅(qū)動的AD7988-1 BeMicro FPGA方案
2021-05-17 10:14:27
3 采用Nios驅(qū)動的AD7763的CED1Z FPGA方案
2021-05-20 12:33:59
9 采用Nios驅(qū)動的AD7699的CED1Z FPGA方案
2021-05-20 13:10:54
5 基于Nios驅(qū)動的AD7683的BeMicro FPGA方案
2021-05-21 10:18:26
2 基于Nios驅(qū)動的AD7450A BeMicro FPGA方案
2021-05-21 10:33:26
6 基于Nios驅(qū)動的AD5449的BeMicro FPGA方案
2021-05-21 16:17:21
2 采用Nios驅(qū)動的CN0178 BeMicro FPGA方案
2021-05-23 18:15:42
0 采用Nios驅(qū)動的AD7689的CED1Z FPGA方案
2021-05-23 18:17:58
9 基于Nios驅(qū)動的AD7942 BeMicro FPGA方案
2021-05-23 18:57:18
0 使用單片機(jī)設(shè)計的多功能鬧鐘電路原理圖免費下載。
2021-06-11 09:49:07
44 FPGA(可編程邏輯門陣列)是一種集成電路芯片,具有可編程的數(shù)字邏輯功能。多功能數(shù)字鐘系統(tǒng)利用FPGA技術(shù)實現(xiàn)了時鐘的顯示、計時、報時等功能。本文將詳細(xì)介紹FPGA多功能數(shù)字鐘系統(tǒng)
2024-01-02 16:50:57
252
評論