完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > asic
ASIC是Application Specific Integrated Circuit的英文縮寫,在集成電路界被認(rèn)為是一種為專門目的而設(shè)計(jì)的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫,即澳大利亞證券和投資委員會(huì),它是澳大利亞金融服務(wù)和市場的法定監(jiān)管機(jī)構(gòu)。
文章:985個(gè) 瀏覽:120778次 帖子:392個(gè)
介紹一種ISE聯(lián)合仿真轉(zhuǎn)換為Moldelsim單獨(dú)仿真的方法
找到仿真頂層的tb文件,cut_through_top_tb。
2023-01-29 標(biāo)簽:FPGA設(shè)計(jì)asicModelSim 1647 0
2MHz雙通道DC/DC控制器將負(fù)載釋放瞬建立時(shí)間減半
LTC3838 和 LTC3839 控制器專為滿足要求最苛刻的低輸出電壓、高負(fù)載電流應(yīng)用的需要而設(shè)計(jì)。兩者都具有卓越的差分調(diào)節(jié)精度和快速瞬態(tài)響應(yīng)。受控導(dǎo)...
現(xiàn)場可編程門陣列(FPGA)用于各種應(yīng)用和終端市場,由于其出色的設(shè)計(jì)靈活性和低工程成本,它們已經(jīng)獲得了超過ASIC的市場份額。FPGA 的電源設(shè)計(jì)和管理...
FPGA 為設(shè)計(jì)工程師的控制提供了相當(dāng)大的功能和靈活性。在定制專用集成電路(ASIC)中永遠(yuǎn)不可行的相對(duì)小批量的項(xiàng)目變得實(shí)用。許多大批量項(xiàng)目在致力于定制...
一文看懂DPDK技術(shù) Linux+x86網(wǎng)絡(luò)IO瓶頸分析
網(wǎng)卡從1G到100G的發(fā)展,CPU從單核到多核到多CPU的發(fā)展,服務(wù)器的單機(jī)能力通過橫行擴(kuò)展達(dá)到新的高點(diǎn)。
IEC 61508-2:2010包含重要的IC要求,但在偶然或不完整的標(biāo)準(zhǔn)閱讀中很容易錯(cuò)過。要求包括ASIC開發(fā)V模型,參見IEC 61508-2:20...
2023-01-06 標(biāo)簽:集成電路驅(qū)動(dòng)器asic 1628 0
避免FPGA、GPU和ASIC系統(tǒng)電源管理中的調(diào)試周期
在設(shè)計(jì)FPGA、GPU或ASIC控制系統(tǒng)時(shí),與數(shù)字設(shè)計(jì)相關(guān)的電源管理和模擬系統(tǒng)相關(guān)的設(shè)計(jì)挑戰(zhàn)數(shù)量相形見絀。然而,假設(shè)電源系統(tǒng)設(shè)計(jì)可以留給“以后”或與數(shù)字...
是超異構(gòu)計(jì)算架構(gòu)。CPU+GPU+FPGA+DSA等多種架構(gòu)處理引擎組成的超異構(gòu)計(jì)算;實(shí)現(xiàn)既要又要:接近CPU的靈活性,接近ASIC的性能效率,以及多個(gè)...
集成組件為超聲系統(tǒng)設(shè)計(jì)提供了靈活性
在當(dāng)今的超聲市場中,便攜性和性能是系統(tǒng)設(shè)計(jì)人員的關(guān)鍵指標(biāo)。便攜性突破了系統(tǒng)的界限,以滿足消費(fèi)者對(duì)“口袋”和便攜式復(fù)雜工具的需求,而性能需求決定了整個(gè)系統(tǒng)...
利用FPGA的可編程能力以及相關(guān)的工具來準(zhǔn)確估算功耗
AMD-Xilinx在20nm & 16nm節(jié)點(diǎn)Ultrascale系列器件使用FinFET工藝,F(xiàn)inFET與Planar相比在相同速度條件下...
2022-12-29 標(biāo)簽:FPGA設(shè)計(jì)asic晶體管 1812 0
計(jì)算架構(gòu):從異構(gòu)到超異構(gòu)技術(shù)解讀
ISA(Instruction Set Architecture,指令集架構(gòu)),是計(jì)算機(jī)體系結(jié)構(gòu)與編程相關(guān)的部分(不包含組成和實(shí)現(xiàn))。ISA定義了:指令...
由于FPGA需要被反復(fù)燒寫,它實(shí)現(xiàn)組合邏輯的基本結(jié)構(gòu)不可能像ASIC那樣通過固定的與非門來完成,而只能采用一種易于反復(fù)配置的結(jié)構(gòu)。
功能豐富的系統(tǒng)需要靈活且可配置的20V大電流PMIC
技術(shù)的不斷進(jìn)步增加了所有電子系統(tǒng)的功能內(nèi)容,同時(shí)減少了可用空間。手機(jī)有觸摸屏、手電筒、省電模式和復(fù)雜的相機(jī)。
2022-12-21 標(biāo)簽:驅(qū)動(dòng)器asicPLD 1270 0
為什么IBIS建模對(duì)設(shè)計(jì)成功至關(guān)重要
IBIS 代表 輸入/輸出緩沖器信息規(guī)范。它表示IC供應(yīng)商提供給其客戶以用于高速設(shè)計(jì)仿真的器件數(shù)字引腳的特性或行為。這些模型使用IBIS開放論壇指定的參...
幾種FPGA原理設(shè)計(jì)圖的性能與應(yīng)用分析
時(shí)至今日,F(xiàn)PGA市場的主要業(yè)者僅剩數(shù)家,包括Altera、Xilinx(賽靈思,過去稱為:智霖科技)、Actel、Atmel、Lattice、Quic...
百度百科對(duì)UVM的釋義如下:通用驗(yàn)證方法學(xué)(Universal Verification Methodology, UVM)是一個(gè)以SystemVeri...
如前所述,F(xiàn)PGA是在PAL、GAL、EPLD、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為ASIC領(lǐng)域中的一種半定制電路而出現(xiàn)的,即解決了定...
突破性、可擴(kuò)展、直觀的電源排序系統(tǒng)可加快設(shè)計(jì)和調(diào)試
眾所周知,電子系統(tǒng)在所有行業(yè)中都變得越來越復(fù)雜。這種復(fù)雜性如何滲透到電源設(shè)計(jì)中并不那么明顯。例如,功能復(fù)雜性通常通過使用 ASIC、FPGA 和微處理器...
通過縮短測試時(shí)間減少ASIC設(shè)計(jì)中的DFT占位面積
ASIC,如名稱所定義,是為特定應(yīng)用而設(shè)計(jì)的。可以使用不同的技術(shù)來創(chuàng)建ASIC,但由于高可靠性和低成本,CMOS很常見。對(duì)于ASIC(SoC設(shè)計(jì)),功耗...
詳細(xì)分析DPU認(rèn)識(shí)的四個(gè)層級(jí)
云計(jì)算是由IaaS、PaaS以及SaaS組成的分層服務(wù)體系,計(jì)算、存儲(chǔ)和網(wǎng)絡(luò)是IaaS層核心的三類服務(wù)。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |