完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > D觸發(fā)器
觸發(fā)器是一個具有記憶功能的,具有兩個穩(wěn)定狀態(tài)的信息存儲器件,是構成多種時序電路的最基本邏輯單元,也是數字邏輯電路中一種重要的單元電路。
觸發(fā)器是一個具有記憶功能的,具有兩個穩(wěn)定狀態(tài)的信息存儲器件,是構成多種時序電路的最基本邏輯單元,也是數字邏輯電路中一種重要的單元電路。
在數字系統(tǒng)和計算機中有著廣泛的應用。觸發(fā)器具有兩個穩(wěn)定狀態(tài),即“0”和“1”,在一定的外界信號作用下,可以從一個穩(wěn)定狀態(tài)翻轉到另一個穩(wěn)定狀態(tài)。
觸發(fā)器有集成觸發(fā)器和門電路組成的觸發(fā)器。觸發(fā)方式有電平觸發(fā)和邊沿觸發(fā)兩種。
觸發(fā)器是一個具有記憶功能的,具有兩個穩(wěn)定狀態(tài)的信息存儲器件,是構成多種時序電路的最基本邏輯單元,也是數字邏輯電路中一種重要的單元電路。
在數字系統(tǒng)和計算機中有著廣泛的應用。觸發(fā)器具有兩個穩(wěn)定狀態(tài),即“0”和“1”,在一定的外界信號作用下,可以從一個穩(wěn)定狀態(tài)翻轉到另一個穩(wěn)定狀態(tài)。
觸發(fā)器有集成觸發(fā)器和門電路組成的觸發(fā)器。觸發(fā)方式有電平觸發(fā)和邊沿觸發(fā)兩種。
D觸發(fā)器在時鐘脈沖CP的前沿(正跳變0→1)發(fā)生翻轉,觸發(fā)器的次態(tài)取決于CP的脈沖上升沿到來之前D端的狀態(tài),即次態(tài)=D。因此,它具有置0、置1兩種功能。由于在
CP=1期間電路具有維持阻塞作用,所以在CP=1期間,D端的數據狀態(tài)變化,不會影響觸發(fā)器的輸出狀態(tài)。
D觸發(fā)器應用很廣,可用做數字信號的寄存,移位寄存,分頻和波形發(fā)生器等。
1. 結構
D觸發(fā)器(data flip-flop或delay flip-flop)由6個與非門組成,其中G1和G2構成基本RS觸發(fā)器。電平觸發(fā)的主從觸發(fā)器工作時,必須在正跳沿前加入輸入信號。如果在CP高電平期間輸入端出現干擾信號,那么就有可能使觸發(fā)器的狀態(tài)出錯。而邊沿觸發(fā)器允許在CP觸發(fā)沿來到前一瞬間加入輸入信號。這樣,輸入端受干擾的時間大大縮短,受干擾的可能性就降低了。邊沿D觸發(fā)器也稱為維持-阻塞邊沿D觸發(fā)器。
2. 工作原理
SD和RD接至基本RS觸發(fā)器的輸入端,它們分別是預置和清零端,低電平有效。當SD=1且RD=0時(SD的非為0,RD的非為1,即在兩個控制端口分別從外部輸入的電平值,原因是低電平有效),不論輸入端D為何種狀態(tài),都會使Q=0,Q非=1,即觸發(fā)器置0;當SD=0且RD=1(SD的非為1,RD的非為0)時,Q=1,Q非=0,觸發(fā)器置1,SD和RD通常又稱為直接置1和置0端。我們設它們均已加入了高電平,不影響電路的工作。
工作過程如下:
1)CP=0時,與非門G3和G4封鎖,其輸出Q3=Q4=1,觸發(fā)器的狀態(tài)不變。同時,由于Q3至Q5和Q4至Q6的反饋信號將這兩個門打開,因此可接收輸入信號D,Q5=D,Q6=Q5非=D非。
2)當CP由0變1時觸發(fā)器翻轉。這時G3和G4打開,它們的輸入Q3和Q4的狀態(tài)由G5和G6的輸出狀態(tài)決定。Q3=Q5非=D非,Q4=Q6非=D。由基本RS觸發(fā)器的邏輯功能可知,Q=Q3非=D。
3)觸發(fā)器翻轉后,在CP=1時輸入信號被封鎖。這是因為G3和G4打開后,它們的輸出Q3和Q4的
狀態(tài)是互補的,即必定有一個是0,若Q3為0,則經G3輸出至G5輸入的反饋線將G5封鎖,即封鎖了D通往基本RS觸發(fā)器的路徑;該反饋線起到了使觸發(fā)器維持在1狀態(tài)和阻止觸發(fā)器變?yōu)?狀態(tài)的作用,故該反饋線稱為置1維持線,置0阻塞線。Q4為0時,將G3和G6封鎖,D端通往基本RS觸發(fā)器的路徑也被封鎖。Q4輸出端至G6反饋線起到使觸發(fā)器維持在0狀態(tài)的作用,稱作置0維持線;Q4輸出至G3輸入的反饋線起到阻止觸發(fā)器置1的作用,稱為置1阻塞線。因此,該觸發(fā)器常稱為維持-阻塞觸發(fā)器。總之,該觸發(fā)器是在CP正跳沿前接受輸入信號,正跳沿時觸發(fā)翻轉,正跳沿后輸入即被封鎖,三步都是在正跳沿后完成,所以有邊沿觸發(fā)器之稱。與主從觸發(fā)器相比,同工藝的邊沿觸發(fā)器有更強的抗干擾能力和更高的工作速度。 /span》。由基本RS觸發(fā)器的邏輯功能可知,Q=Q3非=D。
D觸發(fā)器邏輯圖和邏輯符號
可以將JK觸發(fā)器轉換為D觸發(fā)器,其邏輯圖和邏輯符號如圖1(a)和(b)所示。當D=1,即,時,在CP的下降沿觸發(fā)器翻轉為(或保持)1態(tài);當,即,時,在CP的下降沿觸發(fā)器翻轉為(或保持)0態(tài)。
(a)邏輯圖(b)邏輯符號
圖1D觸發(fā)器
由以上可知,某個時鐘脈沖來到之后輸出端Q的狀態(tài)和該脈沖來到之前輸入端D的狀態(tài)一致,即
D觸發(fā)器的邏輯狀態(tài)表見表1。
表1 D觸發(fā)器的邏輯狀態(tài)表
D功能
00置0
1
10置1
1
國內生產的D觸發(fā)器主要是維持阻塞型(不在本書中討論),如雙上升沿D觸發(fā)器74LS74、四上升沿D觸發(fā)器74LS175等,它們在時鐘脈沖的上升沿觸發(fā),邏輯符號如圖2所示,在CP輸入端不加小圓圈。
圖2上升沿D觸發(fā)器的邏輯符號圖3 D觸發(fā)器轉換為T觸發(fā)器
也可將D觸發(fā)器轉換為T觸發(fā)器,如圖3所示。它的邏輯功能是每來一個時鐘脈沖,翻轉一次,即,具有記數功能。
D觸發(fā)器和D鎖存器是數字電路中常用的兩種存儲元件,它們在功能和應用上有一定的區(qū)別。 定義和功能 D觸發(fā)器(Data Flip-Flop)是一種具有兩個穩(wěn)...
2024-08-28 標簽:D觸發(fā)器數字電路雙穩(wěn)態(tài)電路 1748 0
引言 數字電路是現代電子技術的基礎,廣泛應用于計算機、通信、控制等領域。觸發(fā)器是數字電路中的一種基本邏輯元件,具有存儲和傳遞信息的功能。 觸發(fā)器的基本概...
D觸發(fā)器(Data Flip-Flop)是一種常見的數字邏輯電路元件,主要用于存儲一位二進制數據。D觸發(fā)器可以是電平觸發(fā)的,也可以是邊沿觸發(fā)的,具體取決...
邊沿式d觸發(fā)器是一種什么穩(wěn)態(tài)電路
邊沿式D觸發(fā)器是一種 雙穩(wěn)態(tài)電路 。 雙穩(wěn)態(tài)電路是指具有兩個穩(wěn)定狀態(tài)的電路,即觸發(fā)器有兩個穩(wěn)態(tài),可分別表示二進制數碼0和1,無觸發(fā)信號作用時,電路將維持...
2024-08-22 標簽:二進制D觸發(fā)器穩(wěn)態(tài)電路 886 0
基于D觸發(fā)器的音頻信號發(fā)生器電路圖 D觸發(fā)器的工作原理和脈沖特性
D觸發(fā)器(Data Flip-Flop或Delay Flip-Flop)是數字電子電路中一種重要的存儲器件,主要用于存儲1位二進制數據。它具有記憶功能,...
d觸發(fā)器的功能 d觸發(fā)器的狀態(tài)方程
D觸發(fā)器是一種經典的時序邏輯電路,具有廣泛的應用領域。它的功能包括存儲和傳輸數據,以及在時鐘信號的作用下進行狀態(tài)轉換。本文將探討D觸發(fā)器的功能和狀態(tài)方程...
D觸發(fā)器是一種常見的數字邏輯電路,它在數字系統(tǒng)和計算機中扮演著重要的角色。本文將詳細探討D觸發(fā)器的邏輯功能、工作原理以及RD(Reset-D)觸發(fā)器和S...
d觸發(fā)器有幾個穩(wěn)態(tài) 觸發(fā)器上升沿下降沿怎么判斷
穩(wěn)態(tài)是指觸發(fā)器在某個特定的輸入狀態(tài)下穩(wěn)定保持輸出的狀態(tài)。根據觸發(fā)器的類型和觸發(fā)方式,觸發(fā)器分為很多種類,不同類型的觸發(fā)器有不同的穩(wěn)態(tài)。本文將詳細描述幾種...
74VHC74FT高速CMOS D觸發(fā)器英文手冊立即下載
類別:IC datasheet pdf 2024-08-08 標簽:CMOSD觸發(fā)器
觸發(fā)器激勵函數和輸出函數解析? 觸發(fā)器是數字電路中的一種重要的組合邏輯電路,其可以達到存儲、延時、計數等功能。觸發(fā)器有多種類型,如SR觸發(fā)器、D觸發(fā)器、...
D觸發(fā)器組成音頻信號發(fā)生器? D觸發(fā)器是一種數字邏輯電路元件,它是由若干個邏輯門組成的,常用于數字系統(tǒng)中的寄存器、計數器等。D觸發(fā)器在數字系統(tǒng)中起到很重...
用D觸發(fā)器設計一個序列發(fā)生器 怎么用D觸發(fā)器做序列信號發(fā)生器?
用D觸發(fā)器設計一個序列發(fā)生器 怎么用D觸發(fā)器做序列信號發(fā)生器? 序列發(fā)生器是數字電子技術中常用的電路模塊之一,它可以用來生成一系列的數字信號序列。在數字...
D融發(fā)器工作原理及過程說明: SD和RD接至基本RS觸發(fā)器的輸入端,它們分別是預置和清零端,低電平有效。 ? ? ? ?當SD=0且RD=1時,不論輸入...
對于 FPGA 來說,要盡可能避免異步設計,盡可能采用同步設計。 同步設計的第一個關鍵,也是關鍵中的關鍵,就是時鐘樹。 一個糟糕的時鐘樹,對 FPGA ...
-flatten_hierarchy full: 綜合時將原始設計打平,只保留頂層層次,執(zhí)行邊界優(yōu)化 none: 綜合時完全保留原始設計層次,不執(zhí)行邊界...
編輯推薦廠商產品技術軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網 | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網 | 國民技術 | Microchip |
開關電源 | 步進電機 | 無線充電 | LabVIEW | EMC | PLC | OLED | 單片機 |
5G | m2m | DSP | MCU | ASIC | CPU | ROM | DRAM |
NB-IoT | LoRa | Zigbee | NFC | 藍牙 | RFID | Wi-Fi | SIGFOX |
Type-C | USB | 以太網 | 仿真器 | RISC | RAM | 寄存器 | GPU |
語音識別 | 萬用表 | CPLD | 耦合 | 電路仿真 | 電容濾波 | 保護電路 | 看門狗 |
CAN | CSI | DSI | DVI | Ethernet | HDMI | I2C | RS-485 |
SDI | nas | DMA | HomeKit | 閾值電壓 | UART | 機器學習 | TensorFlow |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |