完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pll
文章:486個(gè) 瀏覽:136116次 帖子:518個(gè)
雙環(huán)路時(shí)鐘發(fā)生器清除抖動(dòng),提供多個(gè)高頻輸出
隨著數(shù)據(jù)轉(zhuǎn)換器的速度和分辨率不斷提高,對相位噪聲更低的更高頻率采樣時(shí)鐘源的需求也在增長。呈現(xiàn)給時(shí)鐘輸入的集成相位噪聲(抖動(dòng))是設(shè)計(jì)人員在創(chuàng)建蜂窩基站、軍...
2023-03-07 標(biāo)簽:轉(zhuǎn)換器電壓源pll 2022 0
低壓差線性穩(wěn)壓器(LDO)最大的優(yōu)點(diǎn)之一是它們能夠衰減開關(guān)模式電源產(chǎn)生的電壓紋波。這對鎖相環(huán)(PLL)和時(shí)鐘等信號(hào)調(diào)節(jié)器件在內(nèi)的數(shù)據(jù)轉(zhuǎn)換器尤為重要,因?yàn)?..
鋯石FPGA A4_Nano開發(fā)板視頻:PLL IP核的使用講解
PLL用于振蕩器中的反饋技術(shù)。 許多電子設(shè)備要正常工作,通常需要外部的輸入信號(hào)與內(nèi)部的振蕩信號(hào)同步。一般的晶振由于工藝與成本原因,做不到很高的頻率,而在...
提供顯著跳頻(FH)優(yōu)勢的下一代軟件定義無線電(SDR)收發(fā)器
本文深入探討了跳頻(FH)的概念,以及如何通過靈活設(shè)計(jì) ADRV9002?SDR 收發(fā)器的鎖相環(huán)(PLL)架構(gòu)來實(shí)現(xiàn)四大跳頻特性。這些特性可為用戶提供強(qiáng)...
適用于16位2.5Gsps高性能DAC的不折不扣的時(shí)鐘解決方案
LTC?2000 16 位 2.5Gsps DAC 提供了卓越的交流性能。對于許多DAC應(yīng)用,相位噪聲、噪聲頻譜密度(NSD)和無雜散動(dòng)態(tài)范圍(SFDR...
2023-01-05 標(biāo)簽:dacpll信號(hào)發(fā)生器 1987 0
評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制
本文討論電源噪聲干擾對基于PLL的時(shí)鐘發(fā)生器的影響,并介紹幾種用于評(píng)估由此產(chǎn)生的確定性抖動(dòng)(DJ)的測量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測量來評(píng)估時(shí)...
2023-04-11 標(biāo)簽:電源pll時(shí)鐘發(fā)生器 1970 0
晶振常用標(biāo)稱頻率在1~200MHz之間。如果需要更高更穩(wěn)定的輸出頻率,可以使用鎖相環(huán)PLL將低頻晶振進(jìn)行倍頻到1GHz以上的標(biāo)稱頻率。鎖相環(huán)PLL電路由...
模擬集成電路包括運(yùn)算放大器、濾波器、電源管理電路、模擬開關(guān)、PLL、射頻前端等,其典型參數(shù)包括泄漏電流、基準(zhǔn)電壓、阻抗、增益、靈敏度、紋波抑制、頻率或相...
2023-05-29 標(biāo)簽:集成電路濾波器運(yùn)算放大器 1847 0
接收端均衡器的目標(biāo)和發(fā)送均衡器是一致的。對于低速(<5Gbps)SerDes,通常采用連續(xù)時(shí)間域,線性均衡器實(shí)現(xiàn)如尖峰放大器(peaking am...
如何采用SDLA與DPOJET軟件進(jìn)行去嵌和嵌入線材損耗功能呢?
在示波器上,點(diǎn)擊“File>Reference Waveform Controls“,點(diǎn)擊“Recall”按鍵, 定位到一個(gè)參考波形, 比如
用于高頻接收器和發(fā)射器的鎖相環(huán)—第三部分
本系列第一部分 介紹了鎖相環(huán)(PLL),說明了其基本架構(gòu)和工作原理。另外舉例說明了PLL在通信系統(tǒng)中的用途。在 第二部分 中,我們詳細(xì)考察了相位噪聲、參...
2023-06-17 標(biāo)簽:通信系統(tǒng)pllVCO 1785 0
鎖相環(huán) (PLL) 在當(dāng)今的高科技世界中無處不在。幾乎所有商業(yè)和軍用產(chǎn)品都在其運(yùn)行中使用它們,相位(或 PM)噪聲是一個(gè)主要問題。
如果您遇到需要隨時(shí)間變化掃描頻率的情況,可以考慮雷達(dá)等應(yīng)用,在這類應(yīng)用中發(fā)送的信號(hào)不僅可由目標(biāo)反射回來,而且還能夠與接收到的信號(hào)進(jìn)行比較。觀察頻率 (D...
2016-01-18 標(biāo)簽:PLL調(diào)制波形波形斜率 1771 1
寬帶低誤差矢量幅度(EVM)直接變頻發(fā)射機(jī)原理圖
本電路為寬帶直接變頻發(fā)射機(jī)模擬部分的完整實(shí)現(xiàn)方案(模擬基帶輸入、RF輸出)。通過使用鎖相環(huán)(PLL)和寬帶集成電壓控制振蕩器(VCO),本電路支持500...
12GHz、超低相位噪聲小數(shù)N分頻鎖相環(huán)的設(shè)計(jì)
本應(yīng)用筆記詳細(xì)介紹了集成外部VCO的完整12GHz、超低相位噪聲小數(shù)N分頻鎖相環(huán)(PLL)的設(shè)計(jì)。它由高性能小數(shù)N分頻PLL(MAX2880)、基于運(yùn)算...
2023-01-16 標(biāo)簽:濾波器運(yùn)算放大器pll 1751 1
在電子和通信領(lǐng)域,倍頻器和鎖相環(huán)(PLL)是兩種常見的電路結(jié)構(gòu),它們在信號(hào)處理、頻率合成和通信系統(tǒng)中扮演著重要角色。盡管兩者在某些方面存在相似之處,...
評(píng)估低抖動(dòng)PLL時(shí)鐘發(fā)生器的電源噪聲抑制
采用PLL的時(shí)鐘發(fā)生器廣泛用于網(wǎng)絡(luò)設(shè)備中,用于生成高精度和低抖動(dòng)參考時(shí)鐘或保持同步網(wǎng)絡(luò)操作。大多數(shù)時(shí)鐘振蕩器使用理想、干凈的電源給出其抖動(dòng)或相位噪聲規(guī)格...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |