高速電路的設(shè)計技巧
“高速電路”已經(jīng)成為當今電子工程師們經(jīng)常提及的一個名詞,但業(yè)界對高速電路并沒有一個統(tǒng)一
2009-04-07 22:15:50
787 ![](https://file1.elecfans.com//web2/M00/A4/B6/wKgZomUMNWGAZlI0AABamfWKC1A637.jpg)
高速電路PCB電源布線技巧
PCB設(shè)計來說電源處理好壞直接關(guān)系到整個電路板的性能。下面我們分析一下高速電路PCB板的電源布線需要注意的地方和技
2010-03-21 18:29:39
2743 ![](https://file1.elecfans.com//web2/M00/A5/82/wKgZomUMOMWAM_CwAAFNisXMvKY845.jpg)
對高頻和高速電路沒有嚴格的區(qū)分,僅僅是針對不同的設(shè)計問題,人為劃分的一個大概的范疇。以下是我以前整理的一些理
2017-10-24 17:39:27
9321 在工作中經(jīng)常會遇到有人問什么是高速電路,或者在設(shè)計高速電路的時候需要注意什么。每當遇到這種問題就頭腦發(fā)懵,其實不同的產(chǎn)品、不同的人對其都有不同的理解。今天簡單總結(jié)一下最基本的一些概念包括對高速電路的理解、什么是信號完整性還有信號的帶寬等。
2022-07-13 09:10:14
946 雖然印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計過程的最后幾個步驟之一。高速PCB布線有很多方面的問題,關(guān)于這個題目已有人撰寫了大量的文獻。本文主要從實踐的角度來探討高速
2022-08-14 11:35:18
757 在高速電路中,信號的傳輸如上圖所示,如果一根走線沒有被正確終結(jié)(終端匹配),那么來自于驅(qū)動端的信號脈沖在接收端被反射,從而引發(fā)不可預(yù)期效應(yīng),使信號輪廓失真。當失真變形非常顯著時可導(dǎo)致多種錯誤,引起設(shè)計失敗。
2023-10-13 14:48:49
230 ![](https://file1.elecfans.com/web2/M00/A9/C7/wKgZomUo6AmASPtwAAFHawCdq4o502.png)
隨著電子技術(shù)的不斷發(fā)展,在高速電路中信號的頻率的變高、邊沿變陡、電路板的尺寸變小、布線的密度變大,這些因素使得在高速數(shù)字電路的設(shè)計中,信號完整性問題越來越突出,其已經(jīng)成為高速電路設(shè)計工程師不可避免的問題。
2023-10-26 10:01:29
1042 ![](https://file1.elecfans.com/web2/M00/AA/6A/wKgaomU5yOKARq0TAAARMneQbwc304.jpg)
`高速電路--數(shù)模混合電路最新PCB創(chuàng)新技術(shù)大家好!在這里,為大家介紹一種新的PCB設(shè)計創(chuàng)新技術(shù),下面的圖為設(shè)計好的PCB文件的底層放大局部視圖;該PCB文件為4層電路板,圖中的過孔與底層覆銅的地線
2020-05-04 14:55:45
高速電路PCB板級設(shè)計技巧改進電路設(shè)計規(guī)程提高可測試性隨著微型化程度不斷提高,元件和布線技術(shù)也取得巨大發(fā)展,例如BGA外殼封裝的高集成度的微型IC,以及導(dǎo)體之間的絕緣間距縮小到0.5mm,這些僅是
2009-05-16 20:41:11
`高速電路PCB設(shè)計與EMC技術(shù)分析`
2017-09-21 21:31:03
`高速電路PCB設(shè)計與EMC技術(shù)分析資料大派感興趣的趕緊戳進來瞧一瞧吧:http://m.xsypw.cn/soft/22/163/2015/20150514371002.html `
2015-05-15 12:24:54
,工程師希望能在PC平臺上用更好的工具完成復(fù)雜的高性能的設(shè)計。由此,我們不難看出,PCB板設(shè)計有以下三種趨勢:高速數(shù)字電路(即高時鐘頻率及快速邊沿速率)的設(shè)計成為主流。 產(chǎn)品小型化及高性能必須面對在同一
2014-04-17 21:15:29
高速電路上串聯(lián)電阻的兩個作用
2021-02-26 06:32:41
頻段,比射頻高的頻率稱為微波。 一個數(shù)字系統(tǒng)的時鐘頻率本身可能很高,已經(jīng)處于射頻范圍內(nèi),或者其時鐘頻率不夠高,但其諧波頻率卻落在射頻范圍內(nèi)。所以,一個高速系統(tǒng),因其信號存在高頻成分,電路上的元件呈現(xiàn)
2018-11-27 15:19:37
,這在高速電路中可能會引起問題。另外由于電阻的分壓,使得發(fā)送端輸出減小。串聯(lián)端接的電阻要放在盡量靠近發(fā)送端的位置,以便能發(fā)揮更好的作用。(2)并聯(lián)端接當接收端的輸入阻抗比較大時,我們可以考慮在接收端
2020-03-16 11:29:10
高速電路中過孔設(shè)計注意事項::在高速PCb設(shè)計中,過孔設(shè)計是一個重要因素,它由孔、孔周圍的焊盤區(qū)電源層隔離區(qū)組成,通常分為盲孔、埋孔和通孔三類。在PCb設(shè)計過程中通過對過孔的寄生電容和寄生電感分析
2009-08-16 13:33:17
電路設(shè)計知識,否則基于傳統(tǒng)方法設(shè)計的PCB將無法工作。因此,高速電路信號質(zhì)量仿真已經(jīng)成為電子系統(tǒng)設(shè)計師必須采取的設(shè)計手段。只有通過高速電路仿真和先進的物理設(shè)計軟件,才能實現(xiàn)設(shè)計過程的可控性。 傳輸線
2018-11-22 17:14:46
超過50MHz,將近50% 以上的設(shè)計主頻超過120MHz,有20%甚至超過500M。當系統(tǒng)工作在50MHz時,將產(chǎn)生傳輸線效應(yīng)和信號的完整性問題;而當系統(tǒng)時鐘達到120MHz時,除非使用高速電路
2019-06-20 07:31:24
高速電路信號完整性分析與設(shè)計+302頁+8.4M+超清書簽版
2013-11-02 14:56:43
高速電路信號完整性分析與設(shè)計—PCB設(shè)計多層印制板分層及堆疊中應(yīng)遵徇的基本原則;電源平面應(yīng)盡量靠近接地平面。布線層應(yīng)安排與映象平面層相鄰。重要信號線應(yīng)緊臨地層。[hide] [/hide][此貼子已經(jīng)被作者于2009-9-12 10:38:14編輯過]
2009-09-12 10:37:02
高速電路信號完整性分析與設(shè)計—串擾串擾是由電磁耦合引起的,布線距離過近,導(dǎo)致彼此的電磁場相互影響串擾只發(fā)生在電磁場變換的情況下(信號的上升沿與下降沿)[此貼子已經(jīng)被作者于2009-9-12 10:32:03編輯過]
2009-09-12 10:31:08
高速電路信號完整性分析與設(shè)計—信號完整性仿真仿真中有兩類信號可稱之為高速信號:高頻率的信號(>=50M)上升時間tr很短的信號:信號上升沿從20%~80%VCC的時間,一般是ns級或
2009-09-12 10:31:31
高速電路信號完整性分析與設(shè)計—時序計算引入:在數(shù)字電路中,從一個芯片發(fā)信息A到另一個芯片變成信息B,那么這個數(shù)字系統(tǒng)失敗;如何保證信息不變?關(guān)鍵點,就是在傳輸過程的任意點都保持時序的正確性。時序概念
2009-09-12 10:28:42
高速電路信號完整性分析與設(shè)計—阻抗控制為了最小化反射的負面影響,一定要有解決辦法去控制它們。本質(zhì)上,有三個方法可以減輕反射的負面影響。??第一個方法是降低系統(tǒng)頻率以便在另一個信號加到傳輸線上之前
2009-09-12 10:27:48
和計算機控制技術(shù)的發(fā)展,電力電子裝置的功能日益完善,系統(tǒng)設(shè)計越來越復(fù)雜,這就要求其控制器具有優(yōu)良的控制性能和高速的工作頻率,于是電力電子工程師越來越多的面臨高速電路的設(shè)計。而在高速電路系統(tǒng)中,過高的系統(tǒng)工作
2018-11-26 16:54:41
,以至于使高頻干擾能從信號路徑有效地轉(zhuǎn)移出去,同時使低頻射頻(RF)能量相對地不受影響。 電容器常見的用途在前面的章節(jié)都有涉及。比如電容的濾波就在第2章中用于解決高速電路的電磁兼容問題。本章所要
2018-11-23 15:59:57
高速電路多物理場的芯片-封裝-系統(tǒng)(CPS)的協(xié)同SI-PI-EMI仿真
2019-11-13 08:56:06
實踐探討高速電路布線問題
2021-03-02 08:29:40
知識豐富的高速PCB設(shè)計者們可以容易地察覺形成連續(xù)地的難度,并且想象某處該有地,盡管想象中的地根本就不存在。在PCB上,導(dǎo)線和/或印刷線(runs)看上去好像是完好的地,可是在高速或高頻電路里卻成為
2011-04-11 09:55:07
無論是早期的收音機、電視機到計算機、移動通訊終端,還是目前的移動智能終端的4G/5G技術(shù)研究、人工智能、云計算、AR/VR等技術(shù),這些技術(shù)發(fā)展無疑都對MCU、基帶、FPGA等組成的這些高速電路的計算
2018-10-12 09:30:29
摘 要:詳細闡明了高速數(shù)字印制電路板在設(shè)計時應(yīng)該注意的問題,闡明了在列車車載系統(tǒng)中高速數(shù)字電路將會受到哪些方面的影響,以及產(chǎn)生這些影響的原因,針對具體問題提出設(shè)計高速電路時應(yīng)該采取的幾種
2018-09-12 15:01:56
高速電路的時序分析電路中,數(shù)據(jù)的傳輸一般都是在時鐘對數(shù)據(jù)信號進行有序的收發(fā)控制下進行的。芯片只能按規(guī)定的時序發(fā)送和接收數(shù)據(jù),過長的信號延遲或信號延時匹配不當都會影響芯片的建立和保持時間,導(dǎo)致芯片無法
2012-08-02 22:26:06
的工作目標。一次就得到正確的設(shè)計可以降低成本和壓力——也就縮短了開發(fā)周期。寄生效應(yīng)所謂寄生效應(yīng)就是那些溜進你的PCB并在電路中大施破壞、頭痛令人、原因不明的小故障(按照字面意思)。它們就是滲入高速電路
2019-12-16 09:21:50
分享一份《高速電路(PECL、LVECL、CML、LVDS)接口原理與應(yīng)用》的講義
2021-06-22 08:02:28
在高速電路中電阻的應(yīng)用要點都有哪些?
2023-06-19 08:16:16
的上升時間,這在高速電路中可能會引起問題。另外由于電阻的分壓,使得發(fā)送端輸出減小。串聯(lián)端接的電阻要放在盡量靠近發(fā)送端的位置,以便能發(fā)揮更好的作用。(2) 并聯(lián)端接當接收端的輸入阻抗比較大時,我們可以考慮在接收
2020-02-26 08:00:00
如何設(shè)計pcb板的高速電路,需要考慮哪些因素?
2021-04-21 06:02:33
電磁波。 微波是指頻率為300MHz-300GHz的電磁波,是無線電波中一個有限頻帶的簡稱,即波長在1米(不含1米)到1毫米之間的電磁波,是分米波、厘米波、毫米波和亞毫米波的統(tǒng)稱。 高速電路
2017-07-31 19:27:00
電磁兼容性是什么?怎樣去設(shè)計高速電路的電磁兼容性?
2021-04-26 07:00:48
電容是電路設(shè)計中最為普通常用的器件,是無源元件之一,有源器件簡單地說就是需能(電)源的器件叫有源器件, 無需能(電)源的器件就是無源器件。電容也常常在高速電路中扮演重要角色。電容的作用和用途,一般都有好多種。如:在旁路、去藕、濾波、儲能方面的作用;在完成振蕩、同步以及時間常數(shù)的作用。
2021-03-16 12:19:51
眾所周知,電容這一器件在實際應(yīng)用中,并不是理想器件,而是在不同電路中表現(xiàn)不同,尤其是在高速電路和普通低速電路中尤為明顯!在高速設(shè)計領(lǐng)域中,電容并不能像在低速電路中那樣可以近似認為是純粹的電容。而是
2019-08-06 08:10:22
請問高速電路和模擬電路在PCB布局和布線的時候有什么區(qū)別
2016-01-09 12:46:51
高速電路信號完整性分析之應(yīng)用篇
2006-05-28 01:00:47
0 印刷線路板制作技術(shù)大全-高速電路PCB板級設(shè)計技巧
2009-05-16 20:03:44
0 高速電路中過孔設(shè)計:在高速PCB設(shè)計中,過孔設(shè)計是一個重要因素,它由孔、孔周圍的焊盤區(qū)和Power層隔離區(qū)組成,通常分為盲孔、埋孔和通孔三類。在PCB設(shè)計過程中通過對過孔的寄
2009-08-16 13:17:09
0 高速電路信號完整性分析與設(shè)計—時序計算:基本概念引入:在數(shù)字電路中,從一個芯片發(fā)信息A到另一個芯片變成信息B,那么這個數(shù)字系統(tǒng)失敗;如何保證信息不變?關(guān)鍵點,就
2009-10-06 11:08:19
0 高速電路信號完整性分析與設(shè)計—串擾串擾是由電磁耦合引起的,布線距離過近,導(dǎo)致彼此的電磁場相互影響串擾只發(fā)生在電磁場變換的情況下(信號的上升沿與下降沿)
2009-10-06 11:10:15
0 高速電路信號完整性分析與設(shè)計—阻抗控制:阻抗控制目的為了最小化反射的負面影響,一定要有解決辦法去控制它們。本質(zhì)上,有三個方法可以減輕反射的負面影響。
2009-10-06 11:18:14
0 高速電路信號完整性分析與設(shè)計—信號完整性仿真:仿真信號仿真中有兩類信號可稱之為高速信號:高頻率的信號(>=50M)上升時間tr很短的信號:信號上
2009-10-06 11:19:50
0 高速電路傳輸線效應(yīng)分析與處理
隨著系統(tǒng)設(shè)計復(fù)雜性和集成度的大規(guī)模提高,電子系統(tǒng)設(shè)計師們正在從事100MHZ以上的電路設(shè)計,總
2009-11-17 13:57:07
781 目錄 1. 緒論 1.1 問題的提出 1.2 國內(nèi)外研究現(xiàn)狀及動態(tài) 1.3 本書主要內(nèi)容 2. 高速信號完整性的基本理論 2.1 基本電磁理論 2.2 高速電路的基本知識 2.3 信號完整性的基本概念 3 高速邏輯電
2012-05-25 15:50:35
1038 高速電路PCB設(shè)計技巧分享,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
2016-01-18 15:41:19
0 高速電路PCB設(shè)計實踐,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
2016-01-18 15:41:19
0 高速電路繪制實例集合,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
2016-01-20 15:22:24
0 高速電路PCB板級設(shè)計技巧,很有用
2016-12-16 21:20:06
0 高速電路PCB板級設(shè)計技巧
2017-01-28 21:32:49
0 高速電路信號完整性分析與設(shè)計 超清書簽版
2017-09-19 09:11:25
0 在高速電路中經(jīng)常會遇到跨分割設(shè)計,在2017年的時候也寫過一篇跨分割設(shè)計的文章。
今天給大家分享一篇跨分割設(shè)計對信號的影響。
2018-01-23 15:49:53
7590 ![](https://file.elecfans.com/web1/M00/45/44/pIYBAFpm6fKAP7TeAAAPmeXuhSQ354.png)
在高速電路中信號的頻率的變高、邊沿變陡、電路板的尺寸變小、布線的密度變大,這些因素使得在高速數(shù)字電路的設(shè)計中,信號完整性問題越來越突出,其 已經(jīng)成為高速電路設(shè)計工程師不可避免的問題。
2018-06-29 14:07:51
9843 ![](https://file.elecfans.com/web1/M00/55/D0/o4YBAFs1zHaARvDyAADWGa4TzO0600.jpg)
所謂寄生效應(yīng)就是那些溜進你的PCB并在電路中大施破壞、頭痛令人、原因不明的小故障(按照字面意思)。它們就是滲入高速電路中隱藏的寄生電容和寄生電感。其中包括由封裝引腳和印制線過長形成的寄生電感;焊盤到地、焊盤到電源平面和焊盤到印制線之間形成的寄生電容;通孔之間的相互影響,以及許多其它可能的寄生效應(yīng)。
2019-01-08 09:56:01
4368 ![](https://file.elecfans.com/web1/M00/81/F0/pIYBAFw0A7yAPNgyAAAi-nhsvU0917.jpg)
高速電路--數(shù)模混合電路最新PCB創(chuàng)新技術(shù) 大家好!在這里,為大家介紹一種新的PCB設(shè)計創(chuàng)新技術(shù),下面的圖為設(shè)計好的PCB文件的底層放大局部視圖;該PCB文件為4層電路板,圖中的過孔與底層覆銅的地線
2020-05-06 10:06:17
966 印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計過程的最后幾個步驟之一。高速PCB布線有很多方面的問題,關(guān)于這個題目已有人撰寫了大量的文獻。本文主要從實踐的角度來探討高速電路
2020-10-13 12:34:46
1949 ![](https://file.elecfans.com/web1/M00/CA/2F/pIYBAF-FJlmAYxabAAFW2IP7S10878.png)
印制電路板(PCB)布線在高速電路中具有關(guān)鍵的作用,但它往往是電路設(shè)計過程的最后幾個步驟之一。高速PCB布線有很多方面的問題,關(guān)于這個題目已有人撰寫了大量的文獻。本文主要從實踐的角度來探討高速電路
2020-10-13 14:07:58
1050 ![](https://file.elecfans.com/web1/M00/C9/B6/o4YBAF-FQ_aAPFwLAAEc-YWbyUo294.png)
高速電路中我們的電容作用:高速中電源的負載是動態(tài)的,使我們的高速運行的器件工作電壓保持穩(wěn)定,高速設(shè)計的電容帶有電感,電阻成分。 作用如下:電荷緩沖,高頻濾除,交流耦合。 比如我們在設(shè)計主控板和業(yè)務(wù)
2020-10-11 09:29:44
2856 電子發(fā)燒友網(wǎng)為你提供高速電路幾種端接方式的區(qū)別和優(yōu)缺點資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-03-27 08:40:42
3 電子發(fā)燒友網(wǎng)為你提供實踐探討高速電路布線問題資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-03-28 08:40:36
1 電子發(fā)燒友網(wǎng)為你提供高速電路上串聯(lián)電阻的兩個作用資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-03-29 16:55:14
0 電子發(fā)燒友網(wǎng)為你提供干貨|高人圖解高速電路PCB回流路徑資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-04-20 08:48:35
54 電子發(fā)燒友網(wǎng)為你提供高速電路連接器設(shè)計的并發(fā)開關(guān)噪聲資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
2021-04-27 08:42:31
2 AN-214:高速電路的基本規(guī)則
2021-05-10 10:41:28
4 高速電路PCB設(shè)計與EMC技術(shù)分析.pdf
2021-11-21 10:09:40
0 高速電路信號完整性分析與設(shè)計—調(diào)試技巧
2022-02-10 13:56:45
6 高速電路信號完整性分析與設(shè)計--傳輸線理論
2022-02-10 16:34:25
0 高速電路信號完整性分析與設(shè)計 —阻抗控制
2022-02-10 16:36:42
0 高速電路信號完整性分析與設(shè)計—端接與拓撲
2022-02-10 16:38:28
0 高速電路信號完整性分析與設(shè)計—時序計算
2022-02-10 17:16:41
0 高速電路信號完整性分析與設(shè)計—串擾
2022-02-10 17:23:04
0 高速電路信號完整性分析與設(shè)計—信號完整性仿真
2022-02-10 17:29:52
0 高速電路信號完整性分析與設(shè)計—PCB設(shè)計1
2022-02-10 17:31:51
0 高速電路信號完整性分析與設(shè)計—PCB設(shè)計2
2022-02-10 17:34:49
0 在一塊PCBA中,我們所看到的器件最多的一定是電阻。如果說芯片是電路的大腦,那么電阻便是連接各肢體的神經(jīng)元。在高速電路設(shè)計中電阻的應(yīng)用主要有4點。
1、限流作用
在高速電路中同時存在很多TTL芯片
2022-02-11 10:41:22
0 然而,高速電路是什么,什么信號才屬于高速信號?這是筆者曾在一次面試中被問到過的一個問題,當時腦袋中迅速閃過圖像數(shù)據(jù)處理、音頻處理等設(shè)計,但是如何定義所謂的“高速”卻一下子想不出來如何定義這個基本概念。
2022-06-24 11:16:50
6005 在工作中經(jīng)常會遇到有人問什么是高速電路,或者在設(shè)計高速電路的時候需要注意什么。每當遇到這種問題就頭腦發(fā)懵,其實不同的產(chǎn)品、不同的人對其都有不同的理解。今天簡單總結(jié)一下最基本的一些概念包括對高速電路的理解、什么是信號完整性還有信號的帶寬等。
2022-07-13 09:09:32
1147 大家在電子行業(yè)工作的工程師們,所做的產(chǎn)品多種多樣,所設(shè)計的電路模塊也多種多樣,那么有某些產(chǎn)品他的電路組成模塊就會設(shè)計到我們的高速電路,大家可能如果之前沒有接觸高速電路的話,可能對“ 高速 ”沒有概念
2023-03-26 02:30:05
546 高速電路通常是指信號的上升沿足夠快,以致于不能忽略信號在PCB板上的傳輸時間延遲。一般來說,當PCB板上的傳輸延遲大于信號上升沿的二分之一時,該電路就可以被認為是高速電路。
2023-09-25 11:31:18
1258 ![](https://file1.elecfans.com/web2/M00/A7/C2/wKgZomUQ_sqAKA3iAAFsn0wgA78426.jpg)
高速電路PCB板級設(shè)計技巧
2022-12-30 09:22:19
39 高速電路PCB板級設(shè)計技巧
2023-03-01 15:37:57
2 高速電路無疑是PCB設(shè)計中要求非常嚴苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB設(shè)計的過程中就需要避免或降低這種情況的發(fā)生。 在具體的高速電路布局布線中,這些知識技能需要掌握
2023-11-06 14:55:20
255 高速電路無疑是PCB設(shè)計中要求非常嚴苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB設(shè)計的過程中就需要避免或降低這種情況的發(fā)生。 在具體的高速電路布局布線中,這些知識技能需要掌握
2023-11-06 15:14:06
263 PCB設(shè)計之高速電路
2023-12-05 14:26:22
288 ![](https://file1.elecfans.com/web2/M00/B0/1F/wKgaomVdjUyAFvAJAABUllVymuQ606.png)
高速電路:數(shù)字邏輯電路的頻率達到或超過50MHz,而且工作在這個頻率之上的電路占整個系統(tǒng)的1/3以上,就可以稱其為高速電路
2023-11-27 09:55:26
241 ![](https://file1.elecfans.com/web2/M00/B3/13/wKgZomVj93eARkDgAABLcby8bHY138.png)
評論