在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR5的基本信號完整性 DDR5頻率相關損耗和反射

454398 ? 來源:是德科技 ? 作者:Tim Wang Lee ? 2021-01-22 15:29 ? 次閱讀

2020年7月,DDR 5新標準誕生,令人興奮的DDR5技術保證了更高的數據速率和更低的功耗。這是接口設計人員熟悉的承諾。但是,就像生活中的大多數事情一樣,沒有免費的午餐。降低功耗和提高速度的進步伴隨著設計復雜性的增加。 DDR5與前幾代產品之間最顯著的區別是判決反饋均衡的引入,這是串行鏈路系統中用于改善接收信號完整性的一項技術。

隨著新技術的發展,本文將研究DDR5上下文中的一些基本信號完整性概念。第一部分介紹了眼圖:確定信號完整性的指標。第二部分通過檢查單脈沖響應來描述信號完整性問題的根本原因。第三部分規定了信號完整性發生問題時的解決方案。

眼圖確定信號完整性

眼圖是評估通道信號完整性的主要指標。它是通過對通道接收的偽隨機二進制序列(PRBS)的適當處理而創建的。為了在存儲器操作的“寫”周期的上下文中創建眼圖,控制器(發送器)通過通道發送PRBS到達存儲器模塊(接收器)。在存儲模塊上接收到的PRBS模式被劃分為具有相同時間間隔的段。然后將具有相同時間間隔的這些片段彼此堆疊以創建眼圖。

在圖1中,有兩個藍色的眼圖和紅色的眼圖模板。通過將通道輸出端的眼圖與模板進行比較,可以確定通道的信號完整性。模板是接收閾值的圖形表達。模板顯示對于給定的誤碼率(BER),接收信號的可接受時序和幅度。

如圖1左側所示,眼睛是張開的。當輸出眼圖和眼圖模板之間沒有重疊時,該通道具有良好的信號完整性。如果輸出眼圖與模板不重疊,則接收器可以根據接收到的模擬電壓電平和時序確定數字1或數字0。另一方面,如果存在違反模型的情況(如圖1右側所示),則眼睛會閉合,接收器無法區分數字1或數字0。

4273-khxeamv9184185.jpg

眼圖為工程師提供了給定通道性能的指標。當接收器的眼睛合上時,需要其他分析技術來確定閉眼的根本原因。

DDR5中的頻率相關損耗和反射

DDR5標準中指定的主要問題是反射和與頻率有關的損耗[1]。圖2顯示了從控制器到存儲模塊的DQ線的單脈沖響應。單脈沖響應是從控制器發送單脈沖(數字脈沖)時在存儲模塊上接收到的波形。

在圖2中,紅色虛線是通道中沒有反射或與頻率相關的損耗的理想情況。以藍色表示,隨著理想脈沖的擴展,觀察到通道的頻率相關損耗。通道中的反射會在稍后出現。由于單個脈沖的擴散和反射會干擾其他脈沖,因此人們常將其稱為符號間干擾(ISI)。

782b-khxeamv9184183.jpg

由頻率相關損耗引起的ISI在串行鏈路通道中很常見,而由阻抗不連續性引起的反射問題則是DDR特有的。

DDR5中的決策反饋均衡

如果信號完整性問題的根本原因是與頻率有關的損耗,那么最直接的解決方案是減少通道的長度或在制造過程中使用低損耗的材料。為了使反射量最小,走線應設計為可控阻抗。如果通過適當的通道長度,制造材料和阻抗控制使眼圖保持閉合,則接收器處的均衡可以幫助進一步改善/張開接收器中的眼圖。

在DDR5中,指定了四抽頭決策反饋均衡(DFE)來減輕損耗和反射,而不放大噪聲。每個抽頭代表一個單位間隔,四抽頭DFE在當前接收的比特之后最多校正四個單位間隔。顧名思義,決策反饋均衡算法對每個接收到的比特做出決策,并將比特的修改反饋給接收器。

在DFE算法中,接收到的模擬波形首先到達符號檢測器。符號檢測器確定接收到的模擬波形代表數字1還是數字0。如果檢測到的符號是數字符號,則模擬波形的縮放版本將是加入原始數字以強調下一個數字0。如果檢測到的符號是數字0,則將模擬波形的縮放版本添加到原始波形中,以強調下一個數字1。

圖3的左側顯示了幾乎閉合的眼圖。通過應用DFE,幾乎可以閉眼。如圖3的右側所示,DFE算法成功地打開了幾乎閉合的眼睛圖。 DFE均衡眼圖的另一個獨特功能是睜眼前后的扭結。

5c61-khxeamv9184388.jpg

隨著數據速率的提高,人們看到了串行鏈路和DDR之間的技術融合。在DDR5之前,無需進行均衡即可使接收器處的像樣張開。隨著對更高速度和更低功耗的推動,均衡已經成為適當睜眼的必要條件。

盡管在接收器處配備一個均衡器以改善眼圖是令人欣慰的,但仍然需要適當地設計信道損耗和走線阻抗,以便均衡可以對系統性能產生最積極的影響。

為了更好地理解不同通道設計和均衡功能之間的平衡,使用電子設計自動化(EDA)軟件作為虛擬原型環境驗證也已成為必需。通過將虛擬樣機的結果和實際設計的測量結果相結合,可以形成一個強大的設計工作流程,以應對新的令人興奮的技術。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    730

    瀏覽量

    66330
  • 信號完整性
    +關注

    關注

    68

    文章

    1431

    瀏覽量

    96397
  • DDR5
    +關注

    關注

    1

    文章

    441

    瀏覽量

    24682
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    DDR4漲價20%,DDR5上調5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價達成一致。DDR4 DRAM價格平均上漲兩位數百分比;DDR5價格上漲個位數百分比。據稱 DDR4 上調 20%,DDR5 上調
    的頭像 發表于 05-13 01:09 ?4824次閱讀

    大型文件秒開、多開任務流暢——DDR5的優勢遠不止頻率

    如果把CPU比作廚師,內存就是廚房的操作臺,DDR5內存相當于給廚師換了一個更大、更快、更整潔的操作臺,做起菜來自然效率提升。隨著DDR5內存價格逐步下降,這項具備更高帶寬和超大容量的新技術,正在
    的頭像 發表于 04-18 10:34 ?71次閱讀
    大型文件秒開、多開任務流暢——<b class='flag-5'>DDR5</b>的優勢遠不止<b class='flag-5'>頻率</b>

    雷克沙推出全新戰神之翼系列DDR5內存條

    近期,雷克沙重磅推出全新戰神之翼系列 DDR5 內存條 ——ARESRGB DDR5 6000C26。此款內存條專為 AMD 平臺精心定制,具備卓越性能,不僅精準契合 AMD 官方力薦的理想頻率
    的頭像 發表于 12-12 14:51 ?764次閱讀

    DDR3、DDR4、DDR5的性能對比

    DDR3、DDR4、DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR
    的頭像 發表于 11-29 15:08 ?8412次閱讀

    DDR5內存與DDR4內存性能差異

    DDR5內存與DDR4內存性能差異 隨著技術的發展,內存技術也在不斷進步。DDR5內存作為新一代的內存技術,相較于DDR4內存,在性能上有著顯著的提升。 1. 數據傳輸速率
    的頭像 發表于 11-29 14:58 ?1800次閱讀

    DDR5內存的工作原理詳解 DDR5DDR4的主要區別

    DDR5內存的工作原理詳解 1. DDR5內存簡介 DDR5(Double Data Rate 5)是第五代雙倍數據速率同步動態隨機存取存儲器(SDRAM)。它是
    的頭像 發表于 11-22 15:38 ?4020次閱讀

    揭秘DDR5的讀寫分離技術奧秘

    在系統級仿真中,與DDR4-3200 相比,更高數據速率下的 DDR5 的有效帶寬幾乎是其兩倍。這種改進是通過提高數據速率和增強架構來實現的。DDR5 包含從 3200 MT/s 到 8800 MT
    的頭像 發表于 11-14 11:12 ?1369次閱讀
    揭秘<b class='flag-5'>DDR5</b>的讀寫分離技術奧秘

    順絡電子推出DDR5電感新方案,助力高效普及

    近日,順絡電子近期推出了全新的低損耗電感系列產品。這一創新方案由WT系列與WCX系列組合而成,旨在為用戶提供高性能、高可靠以及更低成本的電感解決方案,進一步推動DDR5技術的普及與發展。 WT系列
    的頭像 發表于 10-25 11:09 ?853次閱讀

    SK海力士DDR5芯片價格或將大幅上漲

    近日,據外媒報道,SK海力士已宣布將其DDR5 DRAM芯片價格上調15%至20%,這一舉動在業界引起了廣泛關注。供應鏈內部人士透露,此次漲價的主要原因在于HBM3/3E產能的大幅擴張,對DDR5的生產資源造成了明顯擠占。
    的頭像 發表于 08-14 15:40 ?994次閱讀

    Introspect DDR5/LPDDR5總線協議分析儀

    的誤碼測試儀(BERT), 適合用在DDR5 DRAM/RCD/DB等物理層接收機信號質量完整性測試及針對DDR5協議層之功能驗證. 目前
    發表于 08-06 12:03

    DDR5 MRDIMM內存標準將發,存儲廠商方案先行

    MRDIMM產品的研發,并發布了相關產品方案。DDR5 MRDIMM將為下一代高性能計算、AI應用提供動力。JEDEC固態技術協會提到,DDR5多路復用雙列直插式內存模塊(Multiplexed
    的頭像 發表于 07-31 18:26 ?5843次閱讀
    <b class='flag-5'>DDR5</b> MRDIMM內存標準將發,存儲廠商方案先行

    DDR5內存條上的時鐘走線

    DDR5標準JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細。不知道你開始使用DDR5沒有,你有關
    的頭像 發表于 07-16 17:47 ?3408次閱讀
    <b class='flag-5'>DDR5</b>內存條上的時鐘走線

    0706線下活動 I DDR4/DDR5內存技術高速信號專題設計技術交流活動

    01活動主題DDR4/DDR5內存技術高速信號專題設計技術交流活動時間:2024年7月6日(本周六)10:00地點:深圳市南山區科技南十二路曙光大廈1002(深圳地鐵1號線,高新園地鐵站D出口200
    的頭像 發表于 07-06 08:12 ?577次閱讀
    0706線下活動 I <b class='flag-5'>DDR</b>4/<b class='flag-5'>DDR5</b>內存技術高速<b class='flag-5'>信號</b>專題設計技術交流活動

    Rambus 通過 DDR5 服務器 PMIC 擴展適用于高級數據中心內存模塊的芯片組

    提供業界領先的 DDR5 服務器 PMIC,滿足AI及其他高級工作負載對最高性能與容量內存模塊的需求 通過全新PMIC系列支持多代基于 DDR5 的高性能服務器 為 DDR5 服務器內存模塊提供
    發表于 06-21 11:29 ?469次閱讀
    Rambus 通過 <b class='flag-5'>DDR5</b> 服務器 PMIC 擴展適用于高級數據中心內存模塊的芯片組

    Rambus通過全新PMIC系列支持多代基于 DDR5 的高性能服務器

    提供業界領先的 DDR5 服務器 PMIC,滿足AI及其他高級工作負載對最高性能與容量內存模塊的需求 通過全新PMIC系列支持多代基于 DDR5 的高性能服務器 為 DDR5 服務器內存模塊提供
    的頭像 發表于 06-20 15:13 ?1141次閱讀
    主站蜘蛛池模板: 美女把尿口扒开让男人桶出水 | 国产黄视频网站 | 永久网站色视频在线观看免费 | 欧美黑粗 | 五月婷六月丁香 | 啪啪黄色片 | 一级一片免费播放 | 日韩ab| 免费在线看片网站 | 青娱乐伊人 | 日韩欧美视频一区 | 黄色录像欧美 | 奇米4色| 亚洲xxx视频 | 看草逼| 特黄特级毛片免费视 | 天天干天天射天天舔 | 性色在线视频精品 | 福利色播 | 日本黄色高清视频 | 老汉影视永久免费视频 | 午夜在线观看视频 | 丝袜紧身裙国产在线播放 | 日本特级淫片免费看 | vvvv98国产成人综合青青 | 99久久无色码中文字幕 | 日本特级黄录像片 | 性欧美日本 | 四虎永久在线精品免费影视 | 午夜美女网站 | 四虎在线永久免费观看 | 美女扒开内裤让男人桶 | semimi亚洲综合在线观看 | 欧美三页 | 天天综合天天射 | 色偷偷成人网免费视频男人的天堂 | 成人黄色激情网 | 亚洲欧美高清在线 | 日韩黄a级成人毛片 | 国内露脸夫妇交换精品 | 男女交性视频免费播放 |