在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

以26位分頻器工程實(shí)例為藍(lán)本演示工程建立的細(xì)節(jié)及注意事項(xiàng)

電子工程師 ? 來源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2020-09-28 11:35 ? 次閱讀

一、概述
本文以簡單的26位分頻器工程實(shí)例為藍(lán)本,從頭至尾演示工程建立的所有細(xì)節(jié)及注意事項(xiàng),以便新手用戶快速掌握QuartusII的入門操作知識
二、聲明
本文以ALTERA QuartusII11.0版本進(jìn)行演示,雖然是針對CPLD EPM240T100開發(fā)平臺所做的入門指導(dǎo)書,但這些流程對于FPGA設(shè)計(jì)是完全通用的。另外,本文在行文時(shí)描述的QuartusII步驟操作,均使用菜單方式,事實(shí)上,大多數(shù)操作可以直接使用工具欄上的快捷按鈕,讀者可自行熟悉,執(zhí)行的結(jié)果與菜單操作都是一致的
三、基本思路
工程實(shí)例建立的基本步驟如下:
(1)工程建立:建立與您的開發(fā)平臺相對應(yīng)的工程,比如您的開發(fā)平臺是EPM3064,則后續(xù)的工程開發(fā)也應(yīng)該基于該芯片進(jìn)行
(2)邏輯設(shè)計(jì):這里包括很多設(shè)計(jì)手段,如AHDL、VHDL、Verilog HDL、原理圖等等 ,由于本文講的是QuartusII設(shè)計(jì)流程,不會過多關(guān)注此步驟
(3)邏輯綜合:邏輯綜合用于宏觀上您設(shè)計(jì)的邏輯判斷是否有錯(cuò),同時(shí)分析出邏輯設(shè)計(jì)中的IO引腳,以便后續(xù)進(jìn)行IO引腳的分配
(4)引腳分配:將邏輯設(shè)計(jì)中的IO分配到實(shí)際器件中的IO引腳
(5)邏輯編譯:全編譯工程邏輯,并生成可用于下載的燒錄文件
(6)邏輯下載:將邏輯下載到實(shí)際的開發(fā)平臺中進(jìn)行驗(yàn)證或使用
四、工程建立
下面我們來詳細(xì)描述一個(gè)實(shí)際工程是如何建立的:
(1)打開QuartusII后,初始界面應(yīng)如下圖所示:

(2)選擇菜單【File】→【New Project Wizard…】后,即可彈出如下圖所示的新工程向?qū)υ捒颍?br />
設(shè)置工程目錄位于D:/demo,并將工程名命名為“demo”,同時(shí)軟件會自動(dòng)將頂層設(shè)計(jì)模塊名填充為“demo”,因?yàn)镼uartusII的工程名必須與頂層設(shè)計(jì)文件的模塊名一致,否則編譯將出錯(cuò)
(3)選擇【Next >】后,即可進(jìn)入如下圖所示的添加文件頁表。此頁表適用于源碼文件已經(jīng)準(zhǔn)備完好的情況,這樣直接添加源文件即可將其加入當(dāng)前工程。本文為了更詳細(xì)展示設(shè)計(jì)流程,重新建立源碼文件,不進(jìn)行添加操作。

(4)選擇【Next >】后,即可進(jìn)入如下圖所示的器件選擇頁表項(xiàng)。您的開發(fā)平臺是什么芯片型號,就在此頁表選擇相對應(yīng)的器件型號,如果選擇的器件型號與您實(shí)際使用的芯片型號不一致,在邏輯下載步驟時(shí)將會出錯(cuò)(如果你手頭沒有開發(fā)板,只是為了學(xué)習(xí)HDL語言或熟悉軟件,隨意選擇一個(gè)資源多點(diǎn)的就可以,防止因?yàn)镠DL邏輯規(guī)模太大資源不夠用而出現(xiàn)編譯錯(cuò)誤)。
由于ALTERA的器件非常多,因此QuartusII提供一些過濾選項(xiàng),以協(xié)助我們快速找到對應(yīng)的器件。本文的開發(fā)平臺芯片型號為“EPM240T100I5N”,該芯片為MAXII系列(Family),封裝(Package)為“TQFP”,引腳數(shù)量(Pin count)為“100”,速度等級(Speed grade)為“5”,如下圖所示:(對于EPM3032/3064或FPGA也是同樣的方法,如果您按照此對話框設(shè)置后,沒有找到您需要的器件型號,說明您可能沒有安裝該芯片對應(yīng)的器件庫)

對于本工程實(shí)例,設(shè)置好器件型號后,就可以直接選擇【Finish】即可進(jìn)入“第五節(jié)邏輯設(shè)計(jì)”即可,但如果您想了解其它頁表項(xiàng),可繼續(xù)往下閱讀。
(5)選擇【Next >】后即可進(jìn)入EDA工具設(shè)置頁表項(xiàng)。QuartusII支持很多第三方工具,比如綜合工具、仿真工具等等,第三工具通常在某一方面更為專業(yè),特別是仿真工具,QuartusII已經(jīng)不再提供仿真功能,只能用第三方仿真工具,如Modelsim來進(jìn)行仿真。
由于我們的實(shí)例比較簡單,且僅注重開發(fā)流程,因此我們對此步驟不做調(diào)整(后續(xù)我們將詳述)

(6)選擇【Next >】后,即可進(jìn)行進(jìn)入如下圖所示的總結(jié)(Summary)頁表,這里簡要顯示了您之前所做的所有設(shè)置,如果沒有問題的話,選擇【Finish】即可

五、邏輯設(shè)計(jì)
工程建立完成后,就可以開始著手進(jìn)行邏輯的設(shè)計(jì)了
(1)選擇菜單【File】→【New…】即可彈出如下圖所示的新建(New)對話框,QuartusII支持很多的邏輯設(shè)計(jì)輸入方式,這里我們選擇“Verilog HDL File”,表示我們將使用Verilog HDL語言作為本工程的邏輯設(shè)計(jì)輸入方式。

(2)選擇【OK】后,QuartusII將默認(rèn)新建一個(gè)名為“Verilog1.v”的文件,我們將工程示例代碼拷貝進(jìn)去,此時(shí)應(yīng)如下圖所示:

注意:這個(gè)源代碼的模塊名demo是與左邊Project Navigator中工程名是一致的,而且是必須的
(2)選擇菜單【File】→【Save】后,將文件保存在工程目錄,并將其命名為“demo.v”即可,如下圖所示:

注意:文件名不一定必須是“demo.v”,QuartusII只要求模塊名與工程名相同,不要求與文件名相同
完成后此時(shí)應(yīng)如下圖所示:

六、邏輯綜合
邏輯設(shè)計(jì)完畢后,可以初步對邏輯進(jìn)行綜合,以判斷是否有諸如語法錯(cuò)誤、邏輯錯(cuò)誤等異常,并可初步對IO引腳進(jìn)行分析
(1)選擇菜單【Processing】→【Start】→【Start Analysis & Synthesis】后,即可開始進(jìn)行邏輯設(shè)計(jì)的綜合過程,完成后應(yīng)如下圖所示:


(2)菜單選擇【Tools】→【Netlist Viewers】→【RTL Viewer】后即可出現(xiàn)RTL(寄存器傳輸級)圖,通常,對于簡單的邏輯錯(cuò)誤,使用RTL可以看出來。本文要實(shí)現(xiàn)的是26位分頻器,下圖表示,每到來一個(gè)時(shí)鐘,即使用Add0加法器將當(dāng)前tmp寄存器中的值累加1,再通過一個(gè)clk_out~reg0將最高位輸出,這正好應(yīng)證了我們的設(shè)計(jì)思路。

七、引腳分配
邏輯綜合如果順利的話,設(shè)計(jì)中的輸入輸出引腳信息已經(jīng)被分析出來,我們要做的就是將邏輯中的引腳分配到實(shí)際器件的引腳
(1)選擇菜單【Assignments】→【Pin Planner】后,即可打開PinPlanner對話框。我們根據(jù)EPM240T100開發(fā)板規(guī)格書中的引腳說明(對于任何一塊開發(fā)板,都必將有一個(gè)開發(fā)板的原理圖或接口引腳號的說明書,用來描述開發(fā)板上主芯片與外圍的連接關(guān)系),將其引腳如下圖所示分配即可:

八、邏輯編譯
引腳分配完成后,就可以對工程進(jìn)行全編譯,這包括邏輯綜合、適配、時(shí)序分析等步驟,本文暫不關(guān)注這些細(xì)節(jié)
(1)選擇菜單【Processing】→【Start Compilation】后,即可開始全編譯過程,如果順利的話,:


在總結(jié)中顯示了當(dāng)前工程編譯后所占用的資源情況,本工程使用51個(gè)宏單元,占用總設(shè)計(jì)資源的21%,使用了2個(gè)引腳(即clk與clk_out),占用總引腳的3%

九、邏輯下載
邏輯全編譯后即可生成下載文件,對于CPLD開發(fā)平臺,通常是.pof文件,對于FPGA開發(fā)平臺,還可以是.sof、.jic等文件
(1)選擇菜單【Tools】 → 【Programmer】后,在彈出的對話框中勾選“Program/Configure”,表示我們將要進(jìn)行燒錄操作,

如果您沒有插上下載器或下載器有異常,上圖中USB-Blaster[USB-0]處將會顯示“NoHardware”,這時(shí)您應(yīng)該看看驅(qū)動(dòng)是否安裝,或下載器是否正常,如果確定都正常,可以點(diǎn)擊左側(cè)的Hardware Setup…按鈕,彈出的對話框中列表中將有Usb blaster項(xiàng),點(diǎn)擊即可。
(2)將開發(fā)平臺按規(guī)格書所述供好電源,再正確插上USB-Blaster JTAG口,點(diǎn)擊【Start】按鈕即可開始進(jìn)行文件燒錄過程

責(zé)任編輯:xj

原文標(biāo)題:最詳細(xì)FPGA/CPLD開發(fā)流程快速入門指南-基于Altera QuartusII

文章出處:【微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1644

    文章

    21993

    瀏覽量

    615436
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1257

    瀏覽量

    171176

原文標(biāo)題:最詳細(xì)FPGA/CPLD開發(fā)流程快速入門指南-基于Altera QuartusII

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    智多晶PLL使用注意事項(xiàng)

    在FPGA設(shè)計(jì)中,PLL(鎖相環(huán))模塊作為核心時(shí)鐘管理單元,通過靈活的倍頻、分頻和相位調(diào)整功能,系統(tǒng)提供多路高精度時(shí)鐘信號。它不僅解決了時(shí)序同步問題,還能有效消除時(shí)鐘偏移,提升系統(tǒng)穩(wěn)定性。本文將深入探討智多晶PLL在實(shí)際應(yīng)用中的關(guān)鍵
    的頭像 發(fā)表于 06-13 16:37 ?581次閱讀
    智多晶PLL使用<b class='flag-5'>注意事項(xiàng)</b>

    ADF4007高頻分頻器/PLL頻率合成器技術(shù)手冊

    /預(yù)分頻器組成。分頻器/預(yù)分頻器值可以通過兩個(gè)外部控制引腳設(shè)置四個(gè)值中的一個(gè)(8、16、32或64)。參考分頻器固定設(shè)置
    的頭像 發(fā)表于 04-27 15:23 ?193次閱讀
    ADF4007高頻<b class='flag-5'>分頻器</b>/PLL頻率合成器技術(shù)手冊

    HMC447LC3使用InGaP HBT技術(shù),4分頻,采用SMT封裝技術(shù)手冊

    HMC447LC3是一款低噪聲4分頻再生分頻器,采用InGaP GaAs HBT技術(shù)。 這款寬帶分頻器的工作輸入頻率10到26 GHz,可
    的頭像 發(fā)表于 04-18 09:25 ?222次閱讀
    HMC447LC3使用InGaP HBT技術(shù),4<b class='flag-5'>分頻</b>,采用SMT封裝技術(shù)手冊

    HMC434使用InGaP HBT技術(shù),8分頻,采用SMT封裝技術(shù)手冊

    HMC434是一款低噪聲、靜態(tài)、8分頻預(yù)分頻器單芯片微波集成電路(MMIC),利用磷化銦鎵/砷化鎵(InGaP/GaAs)異質(zhì)結(jié)雙極性晶體管(HBT)技術(shù),采用超小型6引腳SOT-23表貼封裝。
    的頭像 發(fā)表于 04-17 14:23 ?297次閱讀
    HMC434使用InGaP HBT技術(shù),8<b class='flag-5'>分頻</b>,采用SMT封裝技術(shù)手冊

    HMC433/433E使用InGaP HBT技術(shù),4分頻,采用SMT封裝,DC-8GHz技術(shù)手冊

    HMC433(E)是一款低噪聲4分頻靜態(tài)分頻器,使用InGaP GaAs HBT技術(shù),采用超小型表面貼裝SOT26塑料封裝。 此器件在DC(使用方波輸入)至8 GHz的輸入頻率下工作,使用+3V
    的頭像 發(fā)表于 04-17 14:05 ?256次閱讀
    HMC433/433E使用InGaP HBT技術(shù),4<b class='flag-5'>分頻</b>,采用SMT封裝,DC-8GHz技術(shù)手冊

    HMC432/432E使用InGaP HBT技術(shù),2分頻,采用SMT封裝,DC-8GHz技術(shù)手冊

    HMC432(E)是一款低噪聲2分頻靜態(tài)分頻器,使用InGaP GaAs HBT技術(shù),采用超小型表面貼裝SOT26塑料封裝。 此器件在DC(使用方波輸入)至8 GHz的輸入頻率下工作,使用+3V
    的頭像 發(fā)表于 04-17 13:57 ?227次閱讀
    HMC432/432E使用InGaP HBT技術(shù),2<b class='flag-5'>分頻</b>,采用SMT封裝,DC-8GHz技術(shù)手冊

    HMC365 InGaP HBT 4分頻芯片,DC-13GHz技術(shù)手冊

    HMC365是低噪聲的4分頻靜態(tài)分頻器,使用InGaP GaAs HBT技術(shù),擁有1.30 x 0.69 mm的小巧尺寸。此器件在DC(使用方波輸入)至13 GHz的輸入頻率下工作,使用+5V DC
    的頭像 發(fā)表于 04-17 10:53 ?245次閱讀
    HMC365 InGaP HBT 4<b class='flag-5'>分頻</b>芯片,DC-13GHz技術(shù)手冊

    ADF5001 4GHz 至18GHz 4分頻預(yù)分頻器技術(shù)手冊

    ADF5001預(yù)分頻器是一款低噪聲、低功耗、固定RF分頻器模塊 ,可用來將高達(dá)18GHz的頻率分頻至適合輸入到[ADF4156]或 [ADF4106]等PLL IC的較低頻率。ADF5001提供4
    的頭像 發(fā)表于 04-16 15:50 ?252次閱讀
    ADF5001 4GHz 至18GHz 4<b class='flag-5'>分頻</b>預(yù)<b class='flag-5'>分頻器</b>技術(shù)手冊

    ADF5002 4GHz至18GHz 8分頻預(yù)分頻器技術(shù)手冊

    ADF5002預(yù)分頻器是一款低噪聲、低功耗、固定RF分頻器模塊,可用來將高達(dá)18GHz的頻率分頻至適合輸入到 [ADF4156]或[ADF4106]等PLL IC的較低頻率。ADF5002提供8
    的頭像 發(fā)表于 04-16 15:46 ?331次閱讀
    ADF5002 4GHz至18GHz 8<b class='flag-5'>分頻</b>預(yù)<b class='flag-5'>分頻器</b>技術(shù)手冊

    ADF5000 4GHz 至18GHz 2分頻預(yù)分頻器技術(shù)手冊

    ADF5000預(yù)分頻器是一款低噪聲、低功耗、固定RF分頻器模塊,可用來將高達(dá)18 GHz的頻率分頻至適合輸入到[ADF4156]等PLL IC的較低頻率。ADF5000提供2分頻功能,
    的頭像 發(fā)表于 04-16 15:16 ?273次閱讀
    ADF5000 4GHz 至18GHz 2<b class='flag-5'>分頻</b>預(yù)<b class='flag-5'>分頻器</b>技術(shù)手冊

    HMC959LC3提供復(fù)位功能和可編程輸出電壓的26GHz 4分頻器件,采用SMT封裝技術(shù)手冊

    HMC959LC3是一款帶復(fù)位功能的4分頻器件,設(shè)計(jì)支持高達(dá)26 GHz的時(shí)鐘頻率。 正常工作時(shí),在復(fù)位引腳未置的情況下,輸出在時(shí)鐘正沿上從之前的狀態(tài)開始切換。 這樣便可實(shí)現(xiàn)4分頻時(shí)
    的頭像 發(fā)表于 04-16 14:16 ?229次閱讀
    HMC959LC3提供復(fù)位功能和可編程輸出電壓的<b class='flag-5'>26</b>GHz 4<b class='flag-5'>分頻器</b>件,采用SMT封裝技術(shù)手冊

    HMC859提供復(fù)位功能和可編程輸出電壓的26 GHz 8分頻器件技術(shù)手冊

    HMC859LC3是一款帶復(fù)位功能的8分頻器件,設(shè)計(jì)支持高達(dá)26 GHz的時(shí)鐘頻率。 正常工作時(shí),在復(fù)位引腳未置的情況下,輸出在時(shí)鐘正沿上從之前的狀態(tài)開始切換。 置復(fù)位引腳可迫使Q
    的頭像 發(fā)表于 04-16 11:36 ?242次閱讀
    HMC859提供復(fù)位功能和可編程輸出電壓的<b class='flag-5'>26</b> GHz 8<b class='flag-5'>分頻器</b>件技術(shù)手冊

    HMC-C040 InGaP HBT 10分頻模塊技術(shù)手冊

    HMC-C040是一款低噪聲10分頻靜態(tài)分頻器,使用InGaP GaAs HBT技術(shù),封裝在微型密封模塊中,帶有可更換的SMA連接。 該器件在0.5至17 GHz的輸入頻率范圍內(nèi)工作,使用單個(gè)
    的頭像 發(fā)表于 04-03 17:00 ?266次閱讀
    HMC-C040 InGaP HBT 10<b class='flag-5'>分頻</b>模塊技術(shù)手冊

    分頻器的定義和作用

    分頻器是一種電子電路或裝置,其核心功能是將輸入信號分離成多個(gè)具有不同頻率范圍的輸出信號。這些輸出信號的帶寬均小于原始輸入信號的帶寬,使得每個(gè)頻段的信號都能針對性地進(jìn)行處理或應(yīng)用。分頻器廣泛應(yīng)用于通信、測量、音頻處理等領(lǐng)域,是電子系統(tǒng)中不可或缺的重要組件。
    的頭像 發(fā)表于 10-09 15:12 ?6202次閱讀

    CC13xx/CC26xx硬件配置和PCB設(shè)計(jì)注意事項(xiàng)

    電子發(fā)燒友網(wǎng)站提供《CC13xx/CC26xx硬件配置和PCB設(shè)計(jì)注意事項(xiàng).pdf》資料免費(fèi)下載
    發(fā)表于 09-03 11:12 ?0次下載
    CC13xx/CC<b class='flag-5'>26</b>xx硬件配置和PCB設(shè)計(jì)<b class='flag-5'>注意事項(xiàng)</b>
    主站蜘蛛池模板: 欧美一级黄视频 | 在线视频一区二区 | 六月婷婷久久 | 天天干天天操天天透 | 天天草天天射 | 操美女在线看 | 久久婷婷是五月综合色狠狠 | 天天在线天天看成人免费视频 | 欧美综合色区 | h视频免费在线 | 国产精品视频一区国模私拍 | 视频在线你懂的 | 亚洲1234区乱码 | 国产婷婷综合丁香亚洲欧洲 | 最新精品| 国产片无遮挡在线看床戏 | 一级片在线观看免费 | 色盈盈| 天堂网www在线资源链接 | 自拍偷自拍亚洲精品被多人伦好爽 | 69午夜视频 | 黄视频在线免费看 | 永久在线免费观看 | 天天综合色天天综合网 | 天天色图片 | 久久亚洲成人 | 日本69xxxx| 全国男人的天堂天堂网 | 性欧美精品xxxx | xxxx久久| 毛片其地 | 又大又粗又爽黄毛片 | 日韩一区二区三区在线 | 午夜欧美| 成人久久久精品乱码一区二区三区 | 欧美黄色免费看 | 久久免费公开视频 | 亚洲日本免费 | 狠狠做久久深爱婷婷97动漫 | 永久黄网站色视频免费观看 | 欧美大黄 |