在FPGA設(shè)計(jì)與開發(fā)中,Device視圖和Package視圖發(fā)揮著重要的作用。在Device視圖下:
可以查看FPGA芯片可用資源
例如:LUT、FF、BRAM、DSP、URAM等的個(gè)數(shù);
可以查看關(guān)鍵資源的分布情況
例如:PCIE的位置,高速收發(fā)器的位置,因?yàn)檫@些位置直接影響到PCB設(shè)計(jì)以及FPGA內(nèi)部的數(shù)據(jù)流。
可用查看MMCM等時(shí)鐘資源的位置
時(shí)鐘的拓?fù)浣Y(jié)構(gòu)的質(zhì)量直接影響到設(shè)計(jì)后期的時(shí)序收斂,在多die芯片中,這一點(diǎn)尤為重要。例如:某個(gè)芯片是3個(gè)die,設(shè)計(jì)中的一個(gè)時(shí)鐘要給這3個(gè)die使用,那么最好將該時(shí)鐘分配在中間那個(gè)die上,這樣跨die次數(shù)最小,比較時(shí)鐘跨die會(huì)增加Clock Skew。
那么如何打開Device視圖呢?一種可行的方法是創(chuàng)建Vivado I/O工程,但這仍然顯得繁瑣。這里我們介紹一種更為直接的方法,就是使用Tcl命令link_design。打開Vivado,在Tcl Console中直接輸入如下圖所示命令:
link_design -part xcvu7p-flva2104-1-e
此時(shí),該命令后只需跟隨一個(gè)選項(xiàng),即-part,-part用于指明具體的芯片型號(hào)。這樣就打開了Vivado,之后選擇Window,點(diǎn)擊Device即可打開Device視圖,點(diǎn)擊Package即可打開Package視圖。
責(zé)任編輯:xj
原文標(biāo)題:不建Vivado工程,也能看Device視圖
文章出處:【微信公眾號(hào):Lauren的FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
-
FPGA
+關(guān)注
關(guān)注
1643文章
21985瀏覽量
615000 -
Vivado
+關(guān)注
關(guān)注
19文章
832瀏覽量
68352
原文標(biāo)題:不建Vivado工程,也能看Device視圖
文章出處:【微信號(hào):Lauren_FPGA,微信公眾號(hào):FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
如何使用One Spin檢查AMD Vivado Design Suite Synth的結(jié)果

Vivado 2018.3軟件的使用教程

一文詳解Vivado時(shí)序約束

Vivado FIR IP核實(shí)現(xiàn)

AMD Vivado Design Suite IDE中的設(shè)計(jì)分析簡(jiǎn)介

Vivado Design Suite用戶指南:邏輯仿真

每次Vivado編譯的結(jié)果都一樣嗎

使用Vivado通過AXI Quad SPI實(shí)現(xiàn)XIP功能

Vivado使用小技巧

Vivado編輯器亂碼問題

評(píng)論