領先的移動和汽車SoC半導體IP提供商Arasan Chip Systems今天宣布,用于臺積公司22nm工藝技術的eMMC PHY IP立即可用
加利福尼亞州圣何塞2021年1月21日 /美通社/ -- Arasan Chip Systems為臺積公司(TSMC)行業領先的22nm工藝技術擴展其IP產品,用于臺積公司22nm工藝SoC設計的eMMC PHY IP立即可用。臺積公司22nm工藝中的eMMC PHY IP可與Arasan的eMMC 5.1主機控制器IP和軟件無縫集成,從而為客戶提供基于臺積公司22nm工藝的完整eMMC IP解決方案。
Arasan憑借其D-PHY v1.1 IP @1.5ghz、D-PHY v1.2 IP @2.5ghz、C-PHY/D-PHY Combo @2.5ghz和現在可用于此工藝的eMMC PHY,為臺積公司22nm工藝提供全面的IP產品組合。除標準Tx/Rx IP外,所有MIPI PHY均可僅作為Tx或僅作為Rx使用。
與28nm高性能緊湊型(28HPC)技術相比,臺積公司的22nm超低功耗(22ULP)技術可為諸多應用將面積減少10%、速度增益提高30%以上或將功耗降低30%以上,這些應用包括圖像處理、數字電視、機頂盒、智能手機和消費產品。同時,TSMC 22nm超低泄漏(22ULL)技術可顯著降低功耗,這對物聯網和可穿戴設備領域的設計至關重要。
我們的Total eMMC IP解決方案經過硅驗證,也可用于TSMC的40nm、28nm、16nm、12nm和7nm工藝。一款包含臺積公司12nm FFC測試芯片的eMMC HDK現已推出,可提供給希望進行SoC原型制造的客戶。
JEDEC的eMMC 5.1規范通過“指令隊列”提高了以3.2Gbps運行的HS400速度,通過將軟件開銷卸載到控制器中,使數據傳輸獲得很高的效率。eMMC 5.1通過在PHY層利用“增強選通脈沖”進一步提高了運行的可靠性。eMMC 5.1向后兼容現有的eMMC 4.51和eMMC 5.0設備。
自成立以來,Arasan一直是JEDEC eMMC標準機構的成員。在eMMC之前,Arasan從2001年開始提3供多媒體卡(MMC)解決方案。
責任編輯:xj
-
芯片
+關注
關注
459文章
52253瀏覽量
437041 -
IP
+關注
關注
5文章
1789瀏覽量
151537 -
emmc
+關注
關注
7文章
228瀏覽量
53779
發布評論請先 登錄
性能殺手锏!臺積電3nm工藝迭代,新一代手機芯片交戰
Cadence攜手臺積公司,推出經過其A16和N2P工藝技術認證的設計解決方案,推動 AI 和 3D-IC芯片設計發展
臺積電2nm制程良率已超60%
消息稱臺積電3nm、5nm和CoWoS工藝漲價,即日起效!
臺積電設立2nm試產線
臺積電2025年起調整工藝定價策略
臺積電2nm工藝將量產,蘋果iPhone成首批受益者
羅姆與臺積公司攜手合作開發車載氮化鎵功率器件
臺積電3nm制程需求激增,全年營收預期上調
8月啟動臺積電 TSMC 開始建設其布局歐洲的首座晶圓廠

評論