在最近的IEEE國際可靠性物理研討會上,SK海力士分享了其近期和未來的技術目標愿景。SK海力士認為,通過將層數增加到600層以上,可以繼續提高3DNAND的容量。此外,該公司有信心借助極紫外(EUV)光刻技術將DRAM技術擴展到10nm以下,以及將內存和邏輯芯片整合到同一個設備中,以應對不斷增加的工作負載。
SK海力士首席執行官李錫熙說:“我們正在改進DRAM和NAND各個領域的技術發展所需的材料和設計結構,并逐步解決可靠性問題。如果以此為基礎,并取得創新,將來有可能實現10nm以下的DRAM工藝和堆疊600層以上的NAND。”
3DNAND未來將達到600層以上
歷史的經驗早已證明,3DNAND無論是在性能還是在可拓展方面,都是一種非常高效的體系結構,因此,SK海力士將在未來幾年繼續使用它。早在2020年12月,SK海力士就推出了具有1.6Gbps接口的176層3DNAND存儲器,且已經開始和SSD控制器制造商一起開發512GB的176層存儲芯片,預計在2022年會基于新型3DNAND存儲器進行驅動。
就在幾年前,該公司認為可以將3DNAND擴展到500層左右,但是現在它已經有信心可以在不久的將來將其擴展到600層以上。隨著層數的增加,SK海力士以及其他3DNAND生產商不得不讓每一層變得更薄,NAND單元更小,并引入新的電介質材料來保持均勻電荷,從而保持可靠性。
SK海力士已經是原子層沉積領域的領導者之一,因此其下一個目標是實現高深寬比(A/R)接觸(HARC)刻蝕技術。同樣,對于600層以上的3DNAND,可能還需要學會如何將多層晶圓堆疊起來。
行業何時才能有600層以上的3DNAND設備以及如此驚人的層數將帶來的多大的容量,SK海力士沒有給出具體預測,不過該公司僅憑借176層技術就已經著眼于1TB的產品,因此600層以上的產品容量將是巨大的。
DRAM的未來:EUV低于10nm
與美光科技不同,SK海力士認為采用EUV光刻技術是保持DRAM性能不斷提高,同時提高存儲芯片容量、控制功耗最直接的方法。借助DDR5,該公司不得不推出容量超過16GB的存儲設備,數據傳輸速率可達6400GT/s,這些存儲設備將堆疊在一起以構建大容量的DRAM。
由于未來的存儲器產品必須滿足高性能、高容量以及低功耗等要求,因此先進的制造技術變得更加重要。為了成功實施EUV技術,SK海力士正在開發用于穩定EUV圖案和缺陷管理的新材料和光刻膠。另外,該公司正在尋求新的電池結構,同時通過使用由高介電常數材料制成更薄的的電介質來保持其電容。
值得注意的是,SK海力士現在也在尋找減少“用于互連的金屬”電阻的方法,這表明DRAM晶體管的尺寸已經變得非常小,以至于其觸點將成為瓶頸。借助EUV,晶體管將縮小尺寸,提升性能并降低功耗,接觸電阻將成為10nm以下的瓶頸。不同的芯片生廠商用不同的方式來解決這一問題:英特爾決定使用鈷代替鎢,而臺積電和三星則選擇了選擇性鎢沉積工藝。SK海力士未詳細說明其抗接觸電阻的方法,只是表明正在尋求下一代電極和絕緣材料并引入新工藝。
融合處理和內存的近內存處理
除了使DRAM速度更快并提高容量外,SK海力士還期待融合內存和處理技術。如今,用于超級計算機的尖端處理器使用通過插入器連接到它們的高帶寬(HBM),SK海力士將此概念稱之為PNM(近內存處理),并斷言下一步將是處理器和內存存在于單個封裝中的PIM(內存中處理),而該公司最終將尋找CIM(內存中計算),將CPU和內存集成到一起。
SK海力士的CIM在很大程度上與今年2月推出的三星PIM(內存處理)概念相似,并可能滿足HJEDEC定義的工業標準。三星的HBM-PIM將以300MHz運行的32個支持FP16的可編程計算單元(PCU)嵌入到4GB內存裸片中。可以使用常規存儲命令控制PCU,并執行一些基本計算。三星聲稱其HBM-PIM內存已經在領先的AI解決方案提供商的AI加速器中進行了試驗,該技術可以使用DRAM制造工藝制造,對于不需要高精度但可以從數量眾多的簡化內核中受益的AI和其他工作負載意義重大。
目前尚不清楚SK海力士是否將根據三星提出的即將發布的JEDEC標準實施CIM,或者采用專有技術,但可以確定的是,全球最大的DRAM制造商對融合的存儲器和邏輯設備都抱有相似的愿景。
邏輯和內存的融合對于利基應用非常有意義,同時,還有更多常見的應用程序可以從內存,存儲和處理器更緊密的集成中受益。為此,SK海力士正在開發緊密集成異構計算互連封裝技術,這些封裝包含處理IP、DRAM、NAND、微機電系統(MEMS)、射頻識別(RFID)和各種傳感器。不過,該公司尚未提供許多詳細信息。
本文由電子發燒友綜合報道,內容參考自雷鋒網,轉載請注明以上來源。
SK海力士首席執行官李錫熙說:“我們正在改進DRAM和NAND各個領域的技術發展所需的材料和設計結構,并逐步解決可靠性問題。如果以此為基礎,并取得創新,將來有可能實現10nm以下的DRAM工藝和堆疊600層以上的NAND。”
3DNAND未來將達到600層以上
歷史的經驗早已證明,3DNAND無論是在性能還是在可拓展方面,都是一種非常高效的體系結構,因此,SK海力士將在未來幾年繼續使用它。早在2020年12月,SK海力士就推出了具有1.6Gbps接口的176層3DNAND存儲器,且已經開始和SSD控制器制造商一起開發512GB的176層存儲芯片,預計在2022年會基于新型3DNAND存儲器進行驅動。
就在幾年前,該公司認為可以將3DNAND擴展到500層左右,但是現在它已經有信心可以在不久的將來將其擴展到600層以上。隨著層數的增加,SK海力士以及其他3DNAND生產商不得不讓每一層變得更薄,NAND單元更小,并引入新的電介質材料來保持均勻電荷,從而保持可靠性。
SK海力士已經是原子層沉積領域的領導者之一,因此其下一個目標是實現高深寬比(A/R)接觸(HARC)刻蝕技術。同樣,對于600層以上的3DNAND,可能還需要學會如何將多層晶圓堆疊起來。
行業何時才能有600層以上的3DNAND設備以及如此驚人的層數將帶來的多大的容量,SK海力士沒有給出具體預測,不過該公司僅憑借176層技術就已經著眼于1TB的產品,因此600層以上的產品容量將是巨大的。
DRAM的未來:EUV低于10nm
與美光科技不同,SK海力士認為采用EUV光刻技術是保持DRAM性能不斷提高,同時提高存儲芯片容量、控制功耗最直接的方法。借助DDR5,該公司不得不推出容量超過16GB的存儲設備,數據傳輸速率可達6400GT/s,這些存儲設備將堆疊在一起以構建大容量的DRAM。
由于未來的存儲器產品必須滿足高性能、高容量以及低功耗等要求,因此先進的制造技術變得更加重要。為了成功實施EUV技術,SK海力士正在開發用于穩定EUV圖案和缺陷管理的新材料和光刻膠。另外,該公司正在尋求新的電池結構,同時通過使用由高介電常數材料制成更薄的的電介質來保持其電容。
值得注意的是,SK海力士現在也在尋找減少“用于互連的金屬”電阻的方法,這表明DRAM晶體管的尺寸已經變得非常小,以至于其觸點將成為瓶頸。借助EUV,晶體管將縮小尺寸,提升性能并降低功耗,接觸電阻將成為10nm以下的瓶頸。不同的芯片生廠商用不同的方式來解決這一問題:英特爾決定使用鈷代替鎢,而臺積電和三星則選擇了選擇性鎢沉積工藝。SK海力士未詳細說明其抗接觸電阻的方法,只是表明正在尋求下一代電極和絕緣材料并引入新工藝。
融合處理和內存的近內存處理
除了使DRAM速度更快并提高容量外,SK海力士還期待融合內存和處理技術。如今,用于超級計算機的尖端處理器使用通過插入器連接到它們的高帶寬(HBM),SK海力士將此概念稱之為PNM(近內存處理),并斷言下一步將是處理器和內存存在于單個封裝中的PIM(內存中處理),而該公司最終將尋找CIM(內存中計算),將CPU和內存集成到一起。
SK海力士的CIM在很大程度上與今年2月推出的三星PIM(內存處理)概念相似,并可能滿足HJEDEC定義的工業標準。三星的HBM-PIM將以300MHz運行的32個支持FP16的可編程計算單元(PCU)嵌入到4GB內存裸片中。可以使用常規存儲命令控制PCU,并執行一些基本計算。三星聲稱其HBM-PIM內存已經在領先的AI解決方案提供商的AI加速器中進行了試驗,該技術可以使用DRAM制造工藝制造,對于不需要高精度但可以從數量眾多的簡化內核中受益的AI和其他工作負載意義重大。
目前尚不清楚SK海力士是否將根據三星提出的即將發布的JEDEC標準實施CIM,或者采用專有技術,但可以確定的是,全球最大的DRAM制造商對融合的存儲器和邏輯設備都抱有相似的愿景。
邏輯和內存的融合對于利基應用非常有意義,同時,還有更多常見的應用程序可以從內存,存儲和處理器更緊密的集成中受益。為此,SK海力士正在開發緊密集成異構計算互連封裝技術,這些封裝包含處理IP、DRAM、NAND、微機電系統(MEMS)、射頻識別(RFID)和各種傳感器。不過,該公司尚未提供許多詳細信息。
本文由電子發燒友綜合報道,內容參考自雷鋒網,轉載請注明以上來源。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
DRAM
+關注
關注
40文章
2326瀏覽量
183868 -
NAND
+關注
關注
16文章
1692瀏覽量
136465 -
光刻機
+關注
關注
31文章
1158瀏覽量
47586 -
SK海力士
+關注
關注
0文章
973瀏覽量
38731
發布評論請先 登錄
相關推薦
SK海力士考慮提供2.5D后端工藝服務
與測試)市場,這將標志著其在AI芯片產業鏈上的布局進一步向下延伸。此舉不僅有助于SK海力士擴大整體利潤規模,更能在一定程度上緩解下游外部先進封裝廠產能瓶頸對其HBM(高帶寬存儲器)銷售的限制。 通過提供2.5D后端
SK海力士調整生產策略,聚焦高端存儲技術
限的產能轉向更高端的產品線,如人工智能用存儲器及先進DRAM產品。 SK海力士的這一決策可能與其重點發展高端存儲技術研發和生產有關。近日,該
SK海力士引領未來:全球首發12層HBM3E芯片,重塑AI存儲技術格局
今日,半導體巨頭SK海力士震撼宣布了一項業界矚目的技術里程碑,該公司已成功在全球范圍內率先實現12層HBM3E芯片的規模化生產,此舉不僅將HBM存儲器的最大容量推升至史無前例的36GB新高度,更進一步鞏固了
SK海力士率先展示UFS 4.1通用閃存
在最近的FMS 2024峰會上,SK 海力士憑借其創新實力,率先向業界展示了尚未正式發布規范的UFS 4.1通用閃存新品,再次引領存儲技術的前沿。此次展示不僅彰顯了SK
SK海力士FMS 2024峰會揭秘:UFS 4.1存儲新品引領未來性能飛躍
在近日舉行的FMS 2024峰會上,SK海力士震撼發布了其存儲技術的最新成果,其中最為引人注目的便是尚未正式公布標準的UFS 4.1通用閃存技術預覽。這一前瞻性的展示,不僅彰顯了海力士
SK海力士即將亮相FMS 2024,展示AI存儲器技術新突破
SK海力士即將在8月6日至8日于美國圣克拉拉舉辦的全球半導體存儲器峰會FMS 2024上大放異彩,向全球業界展示其在存儲器技術領域的最新進展與對人工智能(AI)
SK海力士考慮讓Solidigm在美上市融資
據最新消息,SK海力士正醞釀一項重要財務戰略,考慮推動其NAND與SSD業務子公司Solidigm在美國進行首次公開募股(IPO)。Solidigm作為SK海力士在2021年底通過收購
SK海力士攜手臺積電,N5工藝打造高性能HBM4內存
在半導體技術日新月異的今天,SK海力士再次引領行業潮流,宣布將采用臺積電先進的N5工藝版基礎裸片來構建其新一代HBM4內存。這一舉措不僅標志著SK海
SK海力士豪擲748億美元加碼存儲器芯片投資,聚焦HBM技術引領AI未來
在全球半導體產業與人工智能(AI)技術日新月異的今天,SK海力士以其前瞻性的戰略眼光和雄厚的資金實力,再次成為業界的焦點。據最新報道,SK海力士計劃在2028年前投資高達103兆韓元(
SK海力士HBM4E存儲器提前一年量產
SK海力士公司近日在首爾舉辦的IEEE 2024國際存儲研討會上,由先進HBM技術團隊負責人Kim Kwi-wook宣布了一項重要進展。SK海力士
SK海力士聯手TEMC開發氖氣回收技術,年度節省400億韓元
SK海力士聯合 TEMC 研發出一套氖氣回收裝置,用以收集及分類處理光刻工藝環境中的氖氣,然后交予 TEMC 進行純化處理,最后回流至 SK 海力士
剛剛!SK海力士出局!
來源:集成電路前沿,謝謝 編輯:感知芯視界 Link 3月25日消息,據報道,由于SK海力士部分工程出現問題,英偉達所需的12層HBM3E內存,將由三星獨家供貨,SK海力士出局! 據了
SK海力士重組中國業務
SK海力士,作為全球知名的半導體公司,近期在中國業務方面進行了重大的戰略調整。據相關報道,SK海力士正在全面重組其在中國的業務布局,計劃關閉運營了長達17年的上海銷售公司,并將其業務重
SK海力士擴大對芯片投資
SK海力士正積極應對AI開發中關鍵組件HBM(高帶寬存儲器)日益增長的需求,為此公司正加大在先進芯片封裝方面的投入。SK海力士負責封裝開發的
鎧俠向SK海力士提議在日產非易失性存儲器,推動合作達成
去年,鎧俠與西數的合并談判因韓企 SK 海力士阻撓而被擱置,其顧慮在于合并后的企業體量過大。為打破僵局爭取 SK 海力士的支持,鎧俠提出借助其實施的日本產 3D NAND 晶圓廠,提供
評論