由于測(cè)試芯片的復(fù)雜性和覆蓋范圍的原因,單個(gè)小芯片對(duì)復(fù)合材料成品率下降的影響正在為晶圓測(cè)試帶來(lái)新的性能要求。從測(cè)試的角度來(lái)看,使小芯片成為主流技術(shù)取決于確保以合理的測(cè)試成本獲得“足夠好的模具”
在異構(gòu)集成系統(tǒng)中,由于單個(gè)小芯片而導(dǎo)致的復(fù)合成品率下降的影響,就晶圓復(fù)雜度和測(cè)試復(fù)雜性而言,為晶圓測(cè)試帶來(lái)了新的性能要求。
從測(cè)試的角度來(lái)看,使小芯片成為主流技術(shù)取決于確保以合理的測(cè)試成本獲得“足夠好的模具”。 晶圓級(jí)測(cè)試在小芯片制造過(guò)程中扮演著至關(guān)重要的角色。以HBM(高帶寬內(nèi)存)為例,它可以及早發(fā)現(xiàn)有缺陷的DRAM和邏輯芯片,以便可以在復(fù)雜而昂貴的堆疊階段之前將其刪除。堆疊后晶圓的進(jìn)一步測(cè)試可確保完成的堆疊在切割成獨(dú)立組件之前具有完整的功能。
理想情況下,每個(gè)DRAM芯片在堆疊之前都應(yīng)進(jìn)行已知良好芯片(KGD)測(cè)試,以獨(dú)立驗(yàn)證其性能。但這在經(jīng)濟(jì)上通常是不可行的。在某些時(shí)候,測(cè)試成本超過(guò)了系統(tǒng)完成后增加的價(jià)值。
因此,需要一種平衡測(cè)試成本和未做芯片不良率檢測(cè)的測(cè)試策略,以將異構(gòu)集成引入大批量生產(chǎn)。得益于MEMS探針卡技術(shù)的創(chuàng)新,F(xiàn)ormFactor的產(chǎn)品可以幫助客戶實(shí)現(xiàn)全流程的KGD測(cè)試(例如支持45μm柵格陣列間距微凸點(diǎn)測(cè)試的Altius?探針卡,用于高速HBM和Interposer插入連接器的良品率驗(yàn)證),并且可以接受有限的測(cè)試成本(例如SmartMatrix?探針卡,通過(guò)同時(shí)測(cè)試300mm晶圓上的數(shù)千個(gè)芯片,大大降低了每個(gè)芯片的測(cè)試成本)。
最終,我們?cè)谛⌒托酒圃爝^(guò)程的每個(gè)階段獲得有關(guān)產(chǎn)品性能和成品率的更多信息,從而幫助客戶降低總體制造成本。
審核編輯:符乾江
-
芯片
+關(guān)注
關(guān)注
459文章
52252瀏覽量
436907 -
晶圓測(cè)試
+關(guān)注
關(guān)注
1文章
39瀏覽量
13635
發(fā)布評(píng)論請(qǐng)先 登錄
主流汽車(chē)電子SoC芯片對(duì)比分析
Marvell展示2納米芯片3D堆疊技術(shù),應(yīng)對(duì)設(shè)計(jì)復(fù)雜性挑戰(zhàn)!

PXI能超越VXI成為電子測(cè)量領(lǐng)域主流?

一文解析多芯片封裝技術(shù)

薄膜發(fā)電為什么不能成為主流
QC快充芯片,因高效而兼容性好而成為手機(jī)標(biāo)配的充電解決方案!
當(dāng)前主流的大模型對(duì)于底層推理芯片提出了哪些挑戰(zhàn)
板載芯片技術(shù)COB:揭秘三大主流焊接方式

主流芯片架構(gòu)包括哪些類型
億鑄科技談大算力芯片面臨的技術(shù)挑戰(zhàn)和解決策略
天合光能:TOPCon組件成為主流,700W+大勢(shì)所趨

評(píng)論